Report과목명 : 전자회로설계및실험2학 과 : 전자통신공학과학 번 : 2008709062이 름 : 정명수1. 실험 목적(1) 공통 베이스 및 이미터폴로어(공통 컬렉터) 증폭 ... 은 전류이득* 그림: 전압분배 바이어스를 가진 이미터폴로어 회로.입력 : 결합 커패시터 C1을 통해 베이스에 인가.출력 : 이미터에서 결합 커패시터 C2를 통해 부하와 연결.1) 전압 ... 이 같고, 전압이득 AV1이므로,출력전압의 위상과 진폭은 입력전압을 쫓아감 (follow)⇒ ∴ 이 회로를 ‘이미터폴로어(Emitter-Follower; EF)'2) 입력저항? EF
게 손상시키지 않는다.④ 둘째단- 둘째 단 또는 중간단은 Q16, Q17, Q13B와 두 개의 저항 R8, R9 으로 구성된다.- 트랜지스터 Q16은 이미터폴로어로 동작하여 둘째 단 ... 에 큰 입력 저항을 제공한다. 이는 입력단에 대한 부하 효과를 최소화하여 이득의 손실을 피하게 해 준다.- 트랜지스터 Q17은 이미터에 저항이 연결된 공통 이미터 증폭기로 동작 ... 적 큰 부하 전류를 공급할 수 있어야 한다.- 741은 AB급 출력단(CLASS AB output stage)이라 불리는 효과적인 출력단을 사용한다.- 이미터 follower