• 통합검색(19,387)
  • 리포트(18,087)
  • 자기소개서(959)
  • 논문(184)
  • 시험자료(127)
  • 방송통신대(20)
  • 서식(4)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로실험" 검색결과 1,961-1,980 / 19,387건

  • [전자회로실험 예비레포트]A급 B급 전력 증폭기
    기초전자회로실험 예비리포트실험8A급 및 B급 전력 증폭기학번:이름:목적A급 및 B급 전력증폭기의 DC전압, AC전압, 입력전력과 출력전력을 계산하고측정한다.실험장비계측기 ... }(pnp)차단Q _{2}(pnp)도통,Q _{1}(npn)차단입력전압 (+)Q _{1}이 부하측으로 전류를 밀어냄 ; push⇒푸시풀 회로(push-pull circuit)입력전압 (
    리포트 | 3페이지 | 2,000원 | 등록일 2017.06.10 | 수정일 2019.01.07
  • [A+]아주대 전자회로실험 설계3 결과보고서
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2016 / 12 / 19과목명: 전자회로실험교수명: 홍송남 교수님학 번 ... -pass filter의 회로를 구성하고 실제 회로가 Band-pass filter에 맞게 동작하는 지 확인해 보는 실험이었다. 우선 Carrier frequency는 49.895 ... 했다. 또한 ?15dB가 되는 지점의 frequency는 8.5562kHz로 10kHz와는 어느 정도 차이가 존재했다.4) 실험 결과- High-pass filter 회로 구성f = 4
    리포트 | 13페이지 | 1,000원 | 등록일 2017.06.10
  • [A+]아주대 전자회로실험 설계2 결과보고서
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2016 / 12 / 05과목명: 전자회로실험교수명: 홍송남 교수님학 번 ... urrentI _{DS}를 측정한다.V _{GS} =2V일 때,V _{DS} 전압을 변화시키면서 drain currentI _{DS}를 측정한다.3) 실제 실험 결과회로 구성-V _{DS ... 을 사용하여 2.83V/V이 나왔다.3) 실제 실험 결과회로 구성바이어스 전압V _{GS} ,`V _{DS} 그리고 전류I _{DS}의 값을 측정하면 다음과 같다.V _{GS
    리포트 | 9페이지 | 1,000원 | 등록일 2017.06.10
  • 아주대 전자회로실험 설계예비1 C 측정회로
    : 전자회로 실험교수명: 최연익 교수님분 반: 화요일 원천관 333호학 번:성 명:설계1 C 측정회로―――――――――――――――1. 목 적555를 이용한 Sq Wave ... 를 생성하는 회로이다. 흔히들 말하는 적분기가 Miller Integrator에 포함이 되며 실험 4에 만들었던 Miller Integrator, 그리고 실험 7에서 만든 삼각파 발생 ... REPORT 설계 1 Miller Integrator전자공학도의 윤리 강령 (IEEE Code of Ethics)(출처: http://www.ieee.org)나는 전자공학도
    리포트 | 5페이지 | 1,500원 | 등록일 2014.10.05 | 수정일 2017.08.03
  • 판매자 표지 자료 표지
    전자회로실험_접지개념(예비)
    전자회로실험전자회로실험(예비보고서)1. 접지 개념(1) 목적? 접지의 개념 및 중요성: 접지가 무엇인지 알아보고 실험에 있어서 어디로 잡아야만 하는지 등 중요성을 인식 ... ? 실험방향 :? 접지개념에 대해 더 알아보고 오실로스코프의 xy모드에 대해 알아본다.실험2) 함수발생기의 전원 플로그를 접지가 연결이 되지 않도록 하여 그림과 같은 RC 직렬회로 ... 수 따라 리사주패턴이 어떻게 달라지는지 알아보자.(2) 이론적인 배경? 접지 :? 접지란 기본적으로 대지에 전기적 단자(접지전극)를 접속하는 것.? 전기 성질을 이용하는 모든 회로
    리포트 | 5페이지 | 1,000원 | 등록일 2012.10.20
  • 판매자 표지 자료 표지
    전자회로실험_부하효과(결과)
    전자회로실험전자회로실험(결과보고서)1. 부하 효과(1) 사용 장비 및 부품? 오실로스코프? 함수발생기? 전원공급장치? 디지털멀티미터? 저항 1MΩ 2개 , 51Ω 1개(2) 실험 ... 방법실험1) 전압 분배기 회로를 구성 하고 전원을 10V로 맞춘 다음 프로브를 X1과 X10 상태에서 오실로스코프로 각각 전압을 측정하고, 또한 디지털 멀티미터를 사용하여 전압 ... 을 측정하시오.? 실험 회로? 이상적인 측정 예상 값? 고찰 :1) 본 회로에서 이상적인 측정이 된다면 2번째 저항에 걸리는 양단의 전압은 5V가 되어야 한다. 왜냐하면 두 저항
    리포트 | 7페이지 | 1,000원 | 등록일 2012.10.20
  • 아주대 전자회로실험 예비7 삼각파 발생 회로
    실험 7. 삼각파 발생 회로● 목적연산증폭기를 이용한 슈미트 트리거 회로와 적분기의 동작을 기초로 한 구형파 및 삼각파 발생회로의 구성과 동작특성을 이해한다.● 이론(1) 삼각파 ... 발생 회로우리가 실험에서 흔히 사용하는 파형발생기의 사각파 삼각파의 발현 원리인 삼각파 발생회로는 오른쪽 그림과 같이 A1이 슈미트 회로, A2가 적분회로로 동작함을 알 수 있 ... = ∞), 영 옴의 출력저항(Rout= 0), 무한대의 대역폭( B = ∞), 영의 오프셋 전류 등의 가정을 만족 시키면 이상적인 연산증폭기라고 할 수 있다.● 실험 절차(1) 그림의 회로
    리포트 | 2페이지 | 1,500원 | 등록일 2014.10.05 | 수정일 2017.08.03
  • A+ 전기전자기초실험2 연산증폭기를 이용한 RC 필터회로 예비보고서
    10장 RC, RL 회로의 주파수 응답학 번성 명1. 그림 10.2 회로에 주파수응답곡선을 PSpice를 사용하여 그림 10.1의 형태로 구하세요2. 그림 10.3 회로에 주파수 ... 은 대역 주파수의신호가 통과하는 것을 어렵게 하는 필터이다.RL 회로에서 임피던스는 주파수에 비례한 점을 이용하여 주파수값이 작아질수록 임피던스는 작아지므로 낮은 대역 주파수는 통과 ... 하지 못하여 HPF 회로를 구성할 수 있다.RC 회로에서 임피던스는 주파수에 반비례한 점을 이용하여도 HPF를 회로를 구성 할수 있다.4. LPF를 설명하세요로우패스필터(low
    리포트 | 1페이지 | 1,000원 | 등록일 2020.02.01
  • [경희대] 2016-2 전자회로실험 pspice 자료입니다.
    경희대 2016-2 전자회로실험 모든 pspice 회로도 자료입니다.모든 실험의 예비보고서에 필요한 자료들입니다. (컴퓨터실습 등)한 학기 편안하게 보내시길 바랍니다!
    리포트 | 4,000원 | 등록일 2016.12.26 | 수정일 2017.02.10
  • frequency response of transistor 보고서, 기회실2 보고서, 전자회로실험, 기초회로실험2 결과보고서
    다른 값을 얻었는데 이는 회로 안에서의 저항과 측정에 있어서의 약간의 오차라고 생각된다. 특히 두 번째 실험에서는 캐패시터를 변경하여 dominant한 시상수가 에서 으로 바뀐 것을 조심해야했다. ... Frequency Response of Transistors1. 서론공통 이미터 트랜지스터(common-emitter transistor) 증폭기는 널리 이용된다. 이 회로 ... 측에서 본 증폭기의 임피던스이다. 출력 임피던스 는 부하에서 출력단 쪽으로 들여다 본 증폭기의 임피던스이다. 전압 분배기 직류 바이어스 회로에서 모든 직류 바이어스 전압
    리포트 | 4페이지 | 1,500원 | 등록일 2018.03.15
  • common source amplifiers 보고서기초회로실험2 보고서, 기회실2, 전자회로실험 보고서
    에도 적용이 된다. 이미 언급한 바와 같이 파라미터와 특성이 BJT와 FET 사이에 차이는 있지만 증폭회로로 사용될 때 소신호를 원하는 양으로 증폭한다는 최종목적은 동일하다. 더욱이 ... 기 회로 내에 있는 모든 캐패시터를 개방시킨 후 얻어지는 직류 등가회로를 해석해야 한다.2. 교류해석(AC analysis)교류 등가회로를 얻기 위해서는 먼저 캐패시터의 리액턴스 ... 가 신호 주파수에 대해 충분히 작다는 가정하에 단락시키고, 다음으로 직류 전압원의 내부저항을 0으로 가정하여 직류 전압원을 접지시킨다. 이러한 과정을 통해 얻어지는 회로를 교류등
    리포트 | 4페이지 | 1,500원 | 등록일 2018.03.15
  • 전자회로실험 실험6 결과
    1.실험결과1) Series Regulator(2) 제너다이오드 양단의 전압 VREF를 측정하여라.6.12V(3) 출력전압을 계산하여라.= 12.24V(4)을 측정하여 계산값 ... 에 기술한 바와 같이 제너다이오드가 breakdown 영역에서 동작하지 않아서이다. 실제 실험을 하면 Power supply에 의해 전류가 같이 공급되어 제너 다이오드가 제너전압 ... ㎃로 제한된다고 기술되어 있지만, 실제 실험에서는 약 45.2 mA가 흐르는 것으로 측정되었다. 저항 10Ω의 측정 값은 11.3Ω으로 이론상 61.8㎃로 제한될 것이다. 측정된 값
    리포트 | 5페이지 | 1,500원 | 등록일 2011.06.11
  • 전자회로실험 실험8 결과
    VEmitter 전류Collector 전류0A0ABase 전류0A회로의 바이어스 전압을 살펴보면 왼쪽의 Pspice를 이용한 시뮬레이션 결과와 실험1의 측정 결과를 비교해 볼 때 전압 ... mABase 전류0A회로의 바이어스 전압을 살펴보면 왼쪽의 Pspice를 이용한 시뮬레이션 결과와 실험1의 측정 결과를 비교해 볼 때 전압의 경우는 시뮬레이션 결과와 측정 결과가 비슷 ... 실험8. Output Stage1.결과 데이터1) Class A Output StageNode A 전압Node B 전압Node C 전압Node D 전압Node E 전압Node F
    리포트 | 9페이지 | 1,500원 | 등록일 2011.06.11
  • 전자회로실험 실험5 결과
    적인 전압이득에 못미치게된다(2) 그림 5-5의 회로에서 이론적인 차단 주파수는 얼마인가? 측정치와 이론치가서로 다른 이유를 설명하라.- 이론적인 차단주파수가 되며, 실험 ... 1. 실험결과1) 1차 저역 통과 필터이득10010.9980.998-0.017420010.9920.992-0.069850010.9520.952-0.4273110.8260.826 ... 이 고, 1.591㎑이다- 위의 공식을 이용하여 계산한 값과 실험에서 측정한 값들을 비교해보면 100㎐ 를 제외하고 거의 비슷한 값들이 나온 것을 알 수 있다. 입력이 1V보다 작
    리포트 | 12페이지 | 1,500원 | 등록일 2011.06.11
  • 2학년 기초전자회로실험 전압분할 및 전류분할 회로 설계
    기 초 전 자 회 로 실 험1. 실험 목적1-1 전압분할 및 전류분할 회로 설계(1) 지정된 전압, 전류 조건을 만족하는 전압?전류 분할기를 설계한다.(2) 회로를 구성하고 실험 ... 적으로 입증한다.1-3 중첩의 정리(1) 중첩의 정리를 실험적으로 입증한다.2. 실험 이론1-1 전압분할 및 전류분할 회로 설계전류분할 회로를 설계해야 할 필요가 종종 있다. 시행착오 ... 의 대수적 합과 같다. 또한 임의의 소자에 걸리는 전압은 개별 전압원에 의해 생성된 전압의 대수적 합과 같다.3. 실험 기구 및 재료1-1 전압분할 및 전류분할 회로 설계1)전원장치
    리포트 | 3페이지 | 1,000원 | 등록일 2015.12.11
  • [A+]아주대 전자회로실험 실험7 Output stage 결과보고서
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과제출일: 2016 / 11 / 7과목명: 전자회로실험교수명: 홍송남 교수님학 번 ... 측정- 실험 2. 회로 구성- 실험 2. 시뮬레이션실험 2의 회로의 구성은 예비 보고서에서 구성했던 PSpice 시뮬레이션 회로를 바탕으로 구성을 하였다. 우선 입력 신호 ... kHz 삼각파형을 인가해주어, 입력과 출력의 전압이득을 구하고 peak전압을 구하고 입력 전압과 출력 전압의 관계를 살펴보았다.결과 값 측정- 실험 3. 회로 구성- 실험 3
    리포트 | 9페이지 | 1,000원 | 등록일 2017.06.09
  • 전자회로실험 예비4 MOSFET 기본특성
    다. 게이트에 약간의 양의 전압이 인가되었다고 해서 n형 채널이 형성되지 않고, 문턱 전압 이상이 인가될 경우 충분한 양의 전자가 쌓여서 채널이 형성된다. 만약, 게이트에V _{th ... } 이상의 전압이 인가되어 채널이 형성된 후,V _{DS}에 적은 양의 전압이 인가될 경우의 전류의 흐름을 보여 주고 있다. 전자가 소스 단자에서 드레인 단자로 이동하므로, 전류 ... 하게 분포되어 있다. 이와 같이 채널이 드레인 영역까지 이어져 있는 경우에는 드레인 전압을 올릴수록 소스로부터 드레인으로 더 많은 전자들이 이동하게 되고, 따라서 드레인 전류가 증가
    리포트 | 12페이지 | 1,000원 | 등록일 2014.08.15
  • 전자회로실험 예비7 차동 증폭기 기초 실험
    1.565V347.2nA17MOMEGA 4.5V3.086V1.565V413.8nA17MOMEGA 5V2.483V실험 절차 (1)과 같은 회로를 구성하고, 공통 모드 전압을 변화 ... 예 비 보 고 서1. 예비 퀴즈 문제(2) 차동 증폭기에서 공통 모드 입력 범위가 존재하는 이유를 설명하시오. pspice 모의실험을 바탕으로 공통 모드 입력 범위를 구한 결과 ... 의 드레인은 저항을 통하여 정전압원으로 연결된다. 이러한 구성이 기본적인 MOSFET 차동 구조이다.MOSFET 차동 증폭 회로를 구성하기 위하여 우선 필요한 것은 MOSFET이 허용
    리포트 | 4페이지 | 1,000원 | 등록일 2014.08.15
  • 전자회로실험 결과7 차동 증폭기 기초 실험
    결 과 보 고 서1. 실험 절차 및 결과 보고(1) 증폭기 설계를 위해서는 MOSFETM _{1} ,`M _{2}의 동작점을 먼저 결정해야 한다.M _{1} ,`M _{2 ... 을 다음과 같은 표의 형태로 기록하고, 출력의 공통 모드 전압이V _{DD}/2(=3V)가 나오기 위한R _{D}값을 찾으시오.다음과 같이 회로를 구성하고 디지털 멀티미터를 이용하여 값 ... 의 값이 증가한다.(4) 실험 절차 (1)에서 정한I _{SS} 전류가 흐르기 위해서 R과M _{4}로 구성된 정전류원을 구성해야 한다. 저항 값 R을 변화시키면서I _{REF
    리포트 | 6페이지 | 1,000원 | 등록일 2014.08.15
  • 전자회로실험 결과10 연산 증폭기 기본 실험
    할 수 있다.(8) 실험회로 2와 같이 회로를 구성하고 입력 전압의 스텝 입력을 인가하되, 스텝의 크기를 10mV ~ 10V까지 증가시키면서 출력 파형을 관찰한다. 스텝의 크기 ... (mV)슬루율(MV/s)1000.1428572000.2222223000.244000.2666672. 고찰 사항(1) 실험회로 2에서 슬루율을 향상시키기 위한 방안을 설명하시오.연산 ... 결 과 보 고 서1. 실험 절차 및 결과 보고(3) 공통 모드 전압 이득을 구하기 위해서는 연산 증폭기의 두 입력을 공통 모드 전압에 묶고, 10kHz의 사인파를 입력한 후, 표
    리포트 | 6페이지 | 1,000원 | 등록일 2014.08.15
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 06일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:19 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감