• AI글쓰기 2.1 업데이트
  • 통합검색(567)
  • 리포트(533)
  • 시험자료(18)
  • 자기소개서(11)
  • 방송통신대(4)
  • 논문(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"MUX의 회로" 검색결과 161-180 / 567건

  • VHDL 디지털 시계 digital watch
    한 로직을 부품으로써 사용하여 전체 시스템을 구조적, 계층적으로 표현하는데 사용한다. Top Disign의 VHDL의 설계에 사용하고 시그널을 사용해서 회로간 연결한다. 자세 ... .(3) MUX디지털 시계에서 MUX의 용도는 RUN과 SET를 구분하기 위해서다. RUN은 SW를 밑으로 내릴 때를 나타내고 초 카운터가 59초에서 0초가 될 때 자리올림 클락 ... 이 발생한다. SET는 SW가 위로 올릴 때를 나타내고 KEY 카운트를 전달한다. 즉, MUX는 카운터의 캐리나 키 신호를 전달한다.하나의 프로젝트 안에 하위 디자인 세 개 추가And
    Non-Ai HUMAN
    | 리포트 | 15페이지 | 2,000원 | 등록일 2017.11.26 | 수정일 2019.06.14
  • 서강대학교 디지털논리회로실험 레포트 9주차
    를 입력하는데 사용되고 그 수에 해당하는 패턴을 두 7-segment displays에 표시하기 위한 회로이다. MAX_CLK_OUT가 low인 동안 MUX에 의해 선택된 DIP_SW ... 그림 \* ARABIC 15. STEP1의 회로STEP 1) 그림 15-(a)와 같이 KIT에 장착된 EPROM의 OH-FH번지에 저장된 데이터를 이용해서 DIP switches ... 의 입력에 해당하는 값을 두 개의 7-segment display에 표시하는 회로를 구성해 본다.DIP_SW[3:0]와 DIP_SW[7:4]가 각각 4-bit으로 구성된 두 수
    Non-Ai HUMAN
    | 리포트 | 30페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 결과보고서 - Register
    에 이미 만들었던 2 to 1 MUX와 D Flip-Flop을 아래 그림처럼 조합하여 만들 수 있다.module Mux_2to1 ( input x0, x1, s, output y ... Fli1bit_NoReset ( input clk, write, wdata_1bit, output rdata_1bit );wire D, Q_bar;Mux_2to1 MUX1 ... 에는 Reset이 있는 레지스터를 만든다. reset 값이 1일 때 4 to 1 MUX에서 입력 신호 2, 3번을 고르게 되어 있으며, 이 값이 D Flip-Flop으로 들어가게 된다. 이
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 2,000원 | 등록일 2017.11.08
  • Lab#05 Combinational Logic Design 2
    Post-Lab ReportLab#05 Combinational Logic Design 2@ Decoder, Encoder and Mux담당 교수강 상 혁담당 조교실 험 일실 험 ... Mux9다. Prelab3. 2bit 2:1 Mux11라. Prelab4. 4:1 Mux134. Result of the lab15가. Inlab1. 2bit 2:1 Mux15 ... 나. Inlab2. 4:1 Mux17다. Inlab3. BCD to Excess-3195. Disscussion22가. 실험 결과 해석22나. 개선점246. Conclusion267
    Non-Ai HUMAN
    | 리포트 | 26페이지 | 1,500원 | 등록일 2016.09.11
  • 부경대 디지털 회로 3장 과제
    와 하나의 8×2 AND 게이트와 하나의 OR 게이트를 사용하여 8-to-1-라인 멀티플렉서를 설계하라.연습문제 3-44. 조합회로가 아래의 3가지 부울 함수로 정의되어 있다.F ... }} +YZ#F _{3} =YZ+XY#F _{4} = {bar{X}} Y+XY {bar{Z}} 그 회로를 디코더 1개와 외부 OR 게이트들로 설계하라.문제풀이> 3-to-8 라인 ... 000000001100100001110100101010011000111010000100101010010111110011101111101111114x1MUX연습문제 3-52. 감수의 2의 보수를 취하여 다음의 무부호 2진수로 지정된 감산을 계산하라.문제
    Non-Ai HUMAN
    | 시험자료 | 13페이지 | 4,000원 | 등록일 2020.04.21 | 수정일 2022.11.11
  • 예비 Multiplexer & Demultiplexer
    (Multiplexer): 여러 개의 입력선 중에서 하나를 선택하여 출력선에 연결하는 조합 논리회로이다. 선택선의 값에 따라 한 개의 입력선을 선택한다. 일반적으로 입력선2 ^{n}개와 선택선 n개 ... 는 간단히 ‘MUX’ 또는 ‘data selector’라고 불리기도 한다.디멀티플렉서(demultiplexer): 정보를 한 선으로 받아서 가능한 출력선2 ^{n}개 중 하나를 선택 ... 하여, 받은 정보를 전송하는 회로이다. 선택선(selection line) n개의 값에 따라서 출력선 한 개를 선택한다. 멀티플렉서와는 반대되는 기능을 구현하며 디멀티플렉서는 간단히
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2013.12.26
  • 논치회로실험 결과 4
    입력선이 사용되었다.실험1.1 ? Basic Gate를 이용한 구현MUX의 첫 번째 실험은, 멀티플렉서의 기본 이론을 토대로 실제 회로의 입력과 출력을 통해 이와 같은 동작 ... )만으로 이를 구현할 수 있기 때문에 Chip을 보다 간소화 할 수 있었다. 아래는 MUX의 기본 회로도와 이를 토대로 작성한 예상결선도, 진리표이다. 입력은 다음 페이지의 셀 색상과 같 ... following this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과과목명: 논리회로실험교수명: 이정원 교수님학
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,500원 | 등록일 2016.09.24 | 수정일 2018.10.08
  • Combinational-Logic-Design-Ⅱ-Decoder, Encoder and Mux
    (Abstract) >이번 실험의 경우 전반적으로 조합논리회로를 이해하고 이를 직접 설계해보고 다른 회로에도 응용하여 설계하는 목적에 맞게 MUX회로를 설계해보고 이를 응용 ... 실험 순서Inlab 1. 2비트 2 : 1 MUX 회로Project Navigator를 실행한다.New Project를 HDL로 만들고 프로젝트를 실행할 폴더를 생성한다.다음 ... 과 같이 Setting한 후 생성을 완료한다.2비트 2 : 1 MUX 회로를 설계하기 위해 Source를 작성한 후 프로젝트에 Source를 추가한다.2비트 2 : 1 MUX 회로
    Non-Ai HUMAN
    | 리포트 | 19페이지 | 3,000원 | 등록일 2016.04.06 | 수정일 2017.03.08
  • 결과보고서 - 4bit ALU
    : 전기전자전파 공학부 ㅇㅇㅇ 학번 :실험조 : 7조 실험일 :실험제목4-Bit ALU구현실험목표4-bit ALU 디지털 회로를 설계한다.실험 결과하위 모듈을 이용하여 16 to 1 ... Mux을 만들기 위해 먼저 2 to 1 Mux를 만들었다.module mux2to1 (x0, x1, s, y);input [4:0] x0, x1; input s; output [4 ... endmodule위에서 만들 2 to 1 Mux를 이용하여 4 to 1 Mux를 만든다.이전 페이지의 그림을 참고하여 코드를 살펴보자. 4 to 1 Mux를 만들기 위해 2 to 1 Mux
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 2,000원 | 등록일 2017.11.08
  • 디지털 논리 TFF 회로 설계
    소개글스위치 레벨로 구현된 비동기 제어 입력 신호 t을 갖는 tff회로 설계 및 검증논리회로아래와 같은 진리표를 갖는 tffT clk Q1 rising 토글(Toggle,현재상태 ... 를 반전시킴)0 X 래치(현재 상태를 유지함)목차dlatch_p (switch 레벨 소스)dlatch_n (switch 레벨 소스)Mux_n (switch 레벨소스)Not_c ... U2 (q,clk,n);mux_n U3 (d,d,qn,t);not_c #(40) U4 (qn,q);endmodule`timescale 1ps/1psmodule dlatch_p
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 5,000원 | 등록일 2012.08.11
  • 실험4결과[1].MUX&DEMUX
    을 연결하고 만들었던 MUX 회로가 간단하게 하나의 IC chip으로 만들어져 있었다. 입력과 출력만 연결하면 MUX 회로를 쉽게 구성할 수 있어서 IC chip의 용이함을 잘 알 ... 1. 실험 결과실험1. 멀티플렉서Enable 입력을 갖는 4x1 멀티플렉서를 74HC20과 74HC04를 이용하여 다음 회로와 같이 구성한다. 여기서, E가 enable 입력이고 ... S0, S1은 선택입력, 그리고 D0~D3이 4개의 데이터 입력이다.회로 SEQ 회로 \* ARABIC 1. Multiplexer다음 표와 같이 입력을 가한 뒤에 출력 Y를 측정
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2011.06.27
  • 금오공대 전자공학부 컴퓨터구조 ㅅㅇㅎ 2015년 2학기 중간시험 족보
    .2. 조합회로와 순차회로의 중요한 차이점 2가지를 설명하시오.3. 기본 컴퓨터의 ALU는 조합회로인가 순차회로인가4. 2x1 MUX를 AND게이트, OR게이트, Inverter
    Non-Ai HUMAN
    | 시험자료 | 2페이지 | 15,000원 | 등록일 2018.05.05 | 수정일 2022.05.07
  • Thumb Instruction / Power Saving in Cortex M0 / Interrupt vector 구조 / Interrupt priority / SPI interface / UART interface 조사
    로 프로세스를 설계하였을 경우에 전력소모 및 코드규모에 대한 개선책으로 사용되었으며 ARM 명령어의 하위집합을 제공하는데 MUX를 사용하여 ARM 명령어와 함께 사용할 수 있다. 이 ... 이 일반적으로 UART 바깥의 특정한 드라이버 회로를 통해 관리를 받는다는 뜻이다.통신 데이터는 메모리 또는 레지스터에 들어 있어 이것을 차례대로 읽어 직렬화 하여 통신한다. 최대 ... 화 하여 통신하는 개별 집적 회로이다. 비동기 통신이므로 동기 신호가 전달되지 않는다. 따라서 수신 쪽에서 동기신호를 찾아내어 데이터의 시작과 끝을 시간적으로 알아 처리할 수 있
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 2,000원 | 등록일 2020.04.15
  • Combinational Logic Design Ⅱ Decoder, Encoder and Mux
    )Introduction (실험에 대한 소개)Purpose of this Lab : 조합논리회로에 대해서 알아보고 디코더 및 MUX회로를 ISE 프로그램을 이용하여 설계해본다. 이를 이용 ... 8개의 출력선을 갖는 디코더MUX(Multiplexer)멀티플렉서 또는 데이터 선택기여러 개의 데이터 입력을 받아 그 중 하나를 선택하여 출력하는 논리 회로출력할 데이터의 입력 ... 하고 칩의 오른쪽 버튼을 눌러 장치로 확인한다.Inlab 2. 2x1 MUX 회로다른 것들은 위의 반가산기와 같이 실행한다.Source는 다음과 같이 작성한다.핀설정은 다음과 같이 한다
    Non-Ai HUMAN
    | 리포트 | 16페이지 | 1,000원 | 등록일 2016.04.06
  • [VHDL]실험11. MUX와 DEMUX
    년도?학기2011년 1학기과목명디지탈논리회로실험LAB번호실험 제목11MUX와 DEMUX실험 일자제출자 이름제출자 학번팀원 이름팀원 학번Chapter 1. 관련 이론 ... 을 설명한다.1) 다중화기(MUX : Multiplexer)MUX는 입력되는 신호들 가운데 선택된 하나의 입력 신호를 출력으로 공급하는 회로이다. MUX의 입력으로서 2의 n승 개 ... 의 데이터 입력 가운데 하나만을 선택하기 위하여 N개의 선택 제어 신호와 1개의 출력 신호를 얻기 위한 회로이다.?2 입력 MUX그림 8-3은 2입력 MUX의 논리회로와 논리식을 표현
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2011.06.08
  • 05-논리회로설계실험-예비보고서
    - MUX : multiplexer- 다중화기, 데이터 선택기- 여러 개의 입력 신호 중 하나를 선택하여 출력에 전달해주는 역할을 하는 회로이다.여기서 X는 “0”또는 “1”어느 경우 ... 도 가능함을 의미Y = S1’* S0’I0 + S1’* S0 * I1 + S1 * S0’* I2 + S1 * S0 * I3(4) 디멀티플렉서 (DEMUX)- MUX의 반대개념의 회로 ... 과 목 : 논리회로설계실험과 제 명 : #5 조합회로 설계 (예비)담당교수 : 국태용 교수님담당조교 : 김태경 이희준 조교님학 과 : 전자전기공학과학 년 : 3반 & 조 : A반
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 2,000원 | 등록일 2016.05.13 | 수정일 2021.07.28
  • 실험4예비[1].MUX&DEMUX
    역할을 하는 A와 B는 Inverter와 연결된다. 그리고 각 AND gate는 A와 B를 바로 입력회로 SEQ 회로 \* ARABIC 1. MUX받거나 Inverter 후에 입력 ... . Gate로 만든 MUX4x1 멀티플렉서 IC인 74HC153을 이용하여 다음 회로를 구성한다.회로 SEQ 회로 \* ARABIC 4. 74HC153을 이용한 MUX입력출력ES1 ... 4. 문 제다음 회로도의 AND gate, OR gate와 Inverter를 결선하여 2x1 Mux를 설계해 보시오.※ 도움말 : AND 게이트와 OR 게이트의 bit mask
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2011.06.27
  • 결과보고서 - NH800 을 위한 ALU Decoder
    MUX를 만들 차례이다. MUX는 복수의 입력신호 중에서 선택제어 신호에 의해 어느 하나의 입력신호를 선택하여 출력회로에 실어주는 기능을 하는 유닛이다. 두 개의 인풋 신호 중 ... 하나는 s와 and연산을, 나머지 하나는 s를 반전시킨 후 and연산을 하여 둘 중 하나의 신호만 살리고 나머지는 0으로 보내게 된다.하위 모듈을 이용하여 16 to 1 Mux ... or w1; w0 for x1, w1 for x0endmodule위에서 만든 2 to 1 Mux를 이용하여 4 to 1 Mux를 만든다.4 to 1 Mux를 만들기 위해 2 to 1
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 2,000원 | 등록일 2017.11.08
  • 디지털논리실험 이병기저 실험2 부호기 예비보고서 입니다.
    기 때문에, 데이터 선택기(data selector)라고 부르기도 한다. 또한 멀티플렉서는 MUX라는 약어로 표현되기도 한다.논리회로도를 보면, 네 개의 입력선 D0~D3는 각각 ... 의 입력 핀, 2 개의 선택 라인 및 1 개의 출력이 있습니다. 따라서 최소 4 개의 4 : 1 MUX를 사용하여 16 개의 입력 라인을 확보해야하고 4 개의 출력 핀을 가진 로직을 사용하게 됩니다. 선택신호를 이용해 원하는 데이터를 출력하는 회로입니다. ... 디지털 논리 실험 및 설계예비보고서실험3- 조합논리회로2 : 멀티플렉서조합논리회로의 또 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.NOT 게이트
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2017.04.30
  • 전자전기컴퓨터설계실험2(전전설2) (3) Logic Design using Verilog HDL
    프리미티브를 이용한 모델링, 반가산기 회로)[사진 4] 베릴로그 HDL 모델링의 예시(행위수준 모델링(조합논리회로), 2-to-1 MUX)[사진 5] 베릴로그 HDL 모델링의 예시 ... HDLpost-lab reportⅠ. 서론1. 실험 목적본 실험에서는 Verilog HDL의 사용법을 익히고 이를 사용하여 디지털 논리회로를 설계하는 여러 가지 방법을 다룬다 ... . 실험 이론2.1. HDL전자공학에서 하드웨어 기술 언어(Hardware Description Language)는 전자회로를 정밀하게 기술하는 데 사용하는 컴퓨터 언어이다. 흔히
    Non-Ai HUMAN
    | 리포트 | 84페이지 | 2,000원 | 등록일 2019.10.11 | 수정일 2021.04.29
  • 전문가 요청 쿠폰 이벤트
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 05일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:28 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감