• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(739)
  • 리포트(681)
  • 자기소개서(52)
  • 논문(2)
  • ppt테마(2)
  • 시험자료(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그및디지털회로설계실습" 검색결과 161-180 / 739건

  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계
    10-1. 실습 목적7-segment와 Decoder를 이해하고 관련 회로설계한다.10-2. 실습 준비물부품저항 330 Ω, 1/2W, 5% : 8개Decoder 74LS47
    리포트 | 5페이지 | 1,000원 | 등록일 2023.06.23
  • [A+] 중앙대 아날로그디지털회로 설계실습12 Stopwatch 설계 예비보고서
    아날로그디지털 회로 설계 실습-실습 12 예비보고서-Stopwatch 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.12.XX(X)조 :X요일 ... X조학번 / 이름 : XXXXXXXX / XXX12-1. 실습 목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 ... 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로설계할 수 있는 능력을 배양한다.12-2. 실습 준비물부품Inverter 74HC04: 8개NAND gate
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.09.06
  • 판매자 표지 자료 표지
    A+ 아날로그디지털회로설계 실습 예보 접촉식 초전형 적외선 센서
    Non-Ai HUMAN
    | 리포트 | 1페이지 | 1,000원 | 등록일 2022.03.27
  • [A+]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계 과제
    sheet를 참고하여, 74HC86 XOR gate의 Vcc와 GND가 몇 번 pin인지 쓰시오.문제 3XOR gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그디지털회로설계실습 5주차 전압제어 발진기 예비 리포트
    설계실습 5. 전압제어 발진기요약: 슈미트 회로를 학습하고 슈미트 회로와 적분기를 이용한 전압제어 발진기를 설계했으며 Vc, Capacitor, 저항비 값을 바꾸 ... 며 Simulation해 보았다.서론: 슈미트 회로를 이론적으로 배우며 Orcad로 슈미트 회로, 슈미트 회로와 적분기를 이용한 전압제어 발진기를 설계했으며 PSPICE로 Simulation해보 ... = 200V/mVInput resistance = 2MΩ이 특성들에 맞게 설계하면 회로가 올바르게 동작할 것이다.Simulation tool (PSPICE)을 이용하여 슈미트 트리거
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그디지털회로설계실습 1주차 초전형(Pyroelectric) 적외선 센서 과제
    초전형 적외선 센서 과제UA741CP의 datasheet를 참고해서 아래 문제에 답하시오.Datasheet에서 Typical, =25 일 때 gain을 찾으시오. (찾아서 사진도 첨부하시오.) 에서 open-loop gain=A 라는 유한한 값을 가질 때의 gain을 ..
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 래치와 플립플롭
    8-1. 실습 목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다.8-2. 실습 준비물부품NAND gate 74HC ... upply) : 1대함수발생기 (Function generator) : 1대점퍼선 : 다수8-3. 설계실습 계획서8-8-1 RS 래치의 특성 분석(A) RS 래치의 진리표를 나타내 ... 고, 아래 그림 RS 래치의 이론적인 상태도를 그린다.Ans.NAND 게이트로 구성한 RS래치 회로는 다음과 같다.
    리포트 | 4페이지 | 1,000원 | 등록일 2023.06.23
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 신호발생기
    4-1. 실습 목적Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.4-2. 실습 준비물부품Op amp. (UA741CN ... (Bread board) : 1개파워서플라이(Power supply) : 1대점퍼선 : 다수4-3. 설계실습 계획서4-3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien ... bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로설계하시오. 다이오드 달기 전과 후
    리포트 | 6페이지 | 1,000원 | 등록일 2023.06.23
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)10. 7-segment Decoder 회로 설계
    에 대해 배울 수 있었다. 회로설계하여 입력에 대한 출력을 확인해보고 올바른 회로설계하였다는 것을 알 수 있었다.실습을 진행해주신 조교님께 감사인사드린다.1. 중앙대학교 전자전기공학부, “아날로그디지털 회로 설계 실습”, 75-86 ... 설계실습을 통하여 무엇을 배웠는가?디지털 회로의 명확한 결과가 나오는 것이 매력적이라고 생각한다. 이번 실습을 통해 7-segment와 Decoder의 구조를 학습하고 역할 ... 실습 10. 7-segment / Decoder 회로 설계(학생이름, 학번, 학수번호, 실험조의 번호, 실험조원의 이름, 실험날짜, 제출날짜)요약 :7-segment
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.09.10
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서11 카운터 설계
    아날로그및디지털회로설계실습 05분반 13주차 예비보고서설계실습 11. 카운터 설계11-3-1- 4진 비동기 카운터 회로도- 파형Q1신호의 주파수 = 1/T1 = 1/2us = 0 ... .5MHz , Q2신호의 주파수 = 1/T2 = 1/4us = 0.25MHz11-3-2- 8진 비동기 카운터 회로도: CLK 입력을 switch로 설정하였고 변화하는 파형을 관찰 ... 가 바뀌도록 하였다.11-3-3- 10진 비동기 카운터 회로도: CLK 입력을 switch로 설정하였고 변화하는 파형을 관찰하기 위해 임의의 시간을 설정하였다. 출력부분에는 LED
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.10.09
  • [A+] 중앙대학교 아날로그디지털 회로 설계실습 예비보고서 12. Stopwatch 설계
    (A) 12-4-1 기본적인 클럭 생성 회로 및 카운터 회로 테스트Function generator를 이용하여 실습서와 동일하게 Frequency는 1 [Hz
    리포트 | 5페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.09
  • [A+] 중앙대학교 아날로그디지털 회로 설계실습 예비보고서 11. 카운터 설계
    를 구한다. 또한, 입력 신호, Q1 신호, Q2 신호의 파형을 함께 그린다.[그림 1]에 이론부의 [그림 14-2]의 비동기식 4진 카운터 회로를 나타내었다. High 신호는 5 ... [V]로 표현하였다. 이 회로에 1 [MHz]의 구형파 즉, 1 [us]를 주기로 갖는 구형파를 인가하였다. JK Flip Flop은 CLR이 High일 때 우리가 알고 있는 동작
    리포트 | 5페이지 | 1,000원 | 등록일 2023.02.06
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서12 Stopwatch 설계
    아날로그및디지털회로설계실습 05분반 14주차 예비보고서설계실습 12. Stopwatch 설계12-3
    Non-Ai HUMAN
    | 리포트 | 1페이지 | 1,000원 | 등록일 2021.10.09
  • [A+] 중앙대 아날로그디지털회로 설계실습11 카운터 설계 예비보고서
    아날로그디지털 회로 설계 실습-실습 11 예비보고서-카운터 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.12.XX(X)조 : X요일 X조학번 ... / 이름 : XXXXXXXX / XXX11-1. 실습 목적JK Flip Flop를 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작 ... 할 수 있는 능력을 배양한다. 또한 chattering 방지 회로에 대하여 학습한다.11-2. 실습 준비물부품JK Flip Flop 74HC73: 4개NAND gate 74HC00
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.09.06
  • [A+]중앙대학교 아날로그및디지털회로설계실습 Stopwatch 설계 예비보고서
    를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로설계할 수 있는 능력을 배양한다. ... 크게 BCD to 7 Segment decoder 와 BCD 카운터, Binary 카운터 두 가지만 정리하겠다.BCD to 7 Segment decoder디지털 회로의 출력은 대 ... 를 선택하며 74HC192/193 칩은 up 카운트용 클럭 핀과 down 카운트용 클럭핀이 별도로 있어서 목적에 맞는 클럭 핀에 클럭을 인가하면 된다. 실습목적Stopwatch 설계
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.09.02
  • [A+]중앙대학교 아날로그및디지털회로설계실습 카운터 설계 예비보고서
    카운터 등의 디지털 회로를 제작하다 보면 전원 및 작동을 위하여 다양한 종류의 스위치를 사용하게 된다. 대개 전원용으로는 토글 스위치를 사용하며, 동작용으로는 버튼 스위치를 많이 ... 상태가 될 수도 있다. 스위치를 끌 때도 마찬가지다. 이러한 현상을 chattering 현상이라고 하는데, 경우에 따라서는 회로 오동작의 원인이 되기도 한다.실습목적JK Flip ... Flop을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 chattering 방지 회로에 대하
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그디지털회로설계실습 6주차 위상 제어 루프(PLL) 예비 리포트
    설계실습 6. 위상 제어 루프(PLL)요약: 이번 보고서를 통해 위상 제어 루프를 학습했다. 위상제어루프의 구조나 역할등을 확인하고 XOR을 이용한 위상검출기의 동작 ... 상 과 이 같을 때(High, Low 둘 경우 모두) 이 Low이고 다를 때 High이다.교재의 그림 6-2의 회로를 Simulation tool (PSPICE)로 설계한다. 이 ... 을 PSPICE를 통해 확인했으며 그 후 위상제어루프를 설계하고 파형을 확인했다. 그 후 대비 VCO의 주파수의 변화를 알아보았으며 Loop Filter의 1/2RC값을 바꿔 필터효과를 바꿔보
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,000원 | 등록일 2021.09.02
  • 아날로그디지털회로설계실습 2주차 Switching Mode Power Supply(SMPS)과제
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • [결과보고서]중앙대학교 아날로그및디지털회로설계실습 신호 발생기
    실습 내용 및 분석4-4-1 설계한 Wien bridge oscillator 구현(A) 계획서의 4-3-1에서 설계한 대로, 그림 4-1에 주어진 Wien bridge 발진기를 제작하시오.이 때 Op-amp는 ±  전압을 공급하시오. ... 는   , 발진주파수가 1.613 kHz가 나왔다. 첫 번째, 두 번째 실험의 출력파형을 비교해보고, 설계회로로 이득을 변화시켜가며 왜곡된 파형과 출력 파형의 최대치 ... 을 목적으로 한다.Op amp에 인가되는 저항의 크기로 원하는 주파수와 gain을 설정하고, 다이오드를 연결하여 왜곡이 덜 발생하는 회로를 구성하였다.2. 실험결과4-4. 설계
    리포트 | 7페이지 | 1,000원 | 등록일 2023.06.23
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 논리함수와 게이트
    : 다수7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도 ... 를 그리고, XNOR (Excllulsive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다.Ans.1. NAND 게이트첫 번째로 NAND ... 게이트를 먼저 설계하였으며 AND, NOT 게이트를 활용하여 NAND 게이트를 구성하였다.다음페이지에서 회로와 Simulation 결과를 확인할 수 있다.그림에서 빨간색과 초록색
    리포트 | 8페이지 | 1,000원 | 등록일 2023.06.23
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 26일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:13 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감