• 통합검색(8,893)
  • 리포트(8,390)
  • 자기소개서(352)
  • 논문(90)
  • 시험자료(41)
  • 방송통신대(12)
  • 이력서(3)
  • ppt테마(3)
  • 서식(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털회로실험" 검색결과 161-180 / 8,893건

  • 광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 결과레포트 [참고용]
    1. 실험 명M2. 아날로그 및 디지털 기초 회로 응용2. 실험 개요앞서서 진행했던 아날로그 및 디지털 기초 회로의 동작을 아두이노를 이용해 되풀이하고 패키지 소자들을 이용 ... 하여 하드웨어 수작업으로 구현했던 회로와 비교했을 때 어떤 부분에서 프로그램으로 대체가능한 지 검증 및 이해한다.3. 실험결과3-1. KCL, KVL 현상 확인 (회로 내 모든 저항 ... 은 330Ω으로 통일)구성한 회로 만능기판 구성 회로V1 노드 전압 V2 노드 전압V3 노드 전압 저항 측정방법실험설계 내용: 만능기판에 위 그림과 같은 회로를 구성하고, 회로
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.02
  • 광운대학교 전기공학실험 M2. 아날로그 및 디지털 기초 회로 응용 예비레포트 [참고용]
    1. 실험 명M2. 아날로그 및 디지털 기초 회로 응용2. 실험 개요앞서서 진행했던 아날로그 및 디지털 기초 회로의 동작을 아두이노를 이용해 되풀이하고 패키지 소자들을 이용 ... 우노 보드, 브레드보드, 전선, 저항, 스위치, LED, 디지털테스터,AND, XOR, OR게이트5. 예비보고서 문제 풀이1. 직류회로에서의 측정 실험의 그림2 회로의 저항 양단 ... 논리연산자의 연산 법칙을 이용해 최대한 간단히 정리하시오.6. 실험순서6-1. KCL, KVL 현상 확인[아두이노 활용, KCL, KVL 확인 회로 구성]구성할 회로[ 측정값
    리포트 | 8페이지 | 1,500원 | 등록일 2024.01.02
  • 서강대학교 디지털논리회로실험 4주차 - Multiplexers, Three-state devices and Exclusive-OR
    ● MultiplexerMultiplexer는 여러 입력신호 중 하나를 선택해 단일 출력신호로 내보내는 회로로서 간단하게 MUX라고 하기도 한다.3. 결과 분석1) STEP 1~2이 실험은 Three ... 1. 실험 목적Multiplexer, Three-state, 그리고 Exclusive-OR gate의 동작원리와 활용방법을 이해한다.2. 실험 이론 ... -state device의 성질, 그리고 동작을 확인하기 위한 실험으로써, 두 입력 신호를 각각 Three-state buffer의 입력에 연결했고, 오실로스코프를 이용해 출력신호
    리포트 | 21페이지 | 1,500원 | 등록일 2024.08.17
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 2주차 보고서 (A+자료) - Logic Gates, FPGA
    디지털논리회로실험 2주차 실험 보고서목적- TTL logic gates의 동작 방법을 익히고, Logic level과 noise margins, fanout에 대해 이해한다. ... 해 디지털 논리 회로를 구현할 수 있다.이렇게 truth table을 통해 기본적인 논리 함수들의 입, 출력 값을 확인할 수 있다.2.2 Transistor-Transistor ... Logic: TTL논리 회로 소자에는 TTL과 CMOS가 있는데, 이번 실험에서는 TTL을 이용한다. TTL 논리회로에서는 입력과 출력 전류, 전압에 대한 기준이 있다. 먼저 전압에 대
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 8주차 결과레포트 (A+자료) - Shift Register, Multiplier, 4-digit 7-segment display
    디지털논리회로실험 8주차 실험 보고서목적-Shift registers의 구조와 동작원리를 이해한다.-Multiplier 설계를 통해 shift register의 활용방법을 익힌다 ... .-4-digit 4-segment display의 구동원리를 이해하고 활용을 위한 회로를 설계한다.이론2-1. Shift registersshift register는 flip ... 으로 입low로, 한 후, 해당 digit의 A~DP 신호를 선택하여 입력시켜주면 된다. clock의 주기가 매우 짧다면 시각의 잔상효과에 의해 계속 켜진 것처럼 보이게 될 것이다.실험
    리포트 | 33페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    [A+보장]한양대에리카A+맞은 레포트,논리설계실험,디지털 IC 개요, 조합논리회로,Combinational Logic Circuit
    Chapter 1. 실험 목적디지털 IC 개요 알 수 있고, 조합논리회로를 활용하여 카르노 맵을 이해할 수 있다.Chapter 2. 관련 이론1. 디지털 IC아날로그 회로는 연속 ... 적인 범위의 전압을 입출력하며, 논리 게이트와 같은 디지털 회로는 0과 1을 나타내기 위해 이산적인 범위의 전압으로 제한한다.예를 들어 전선의 전압, 진동하는 신호의 주파수, 또는 ... 는 이진 표현방법을 사용한다. 0과 1의 값을 가지는 2진 변수를 사용하는 디지털 회로를 중점적으로 다룬다. 조지 부울은 부울 논리라고 하는 2진변수에 대한 논리 연산 체계를 개발
    리포트 | 9페이지 | 2,500원 | 등록일 2024.05.21
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 6주차 결과레포트 (A+자료) - Flip-flop, Registers
    디지털논리회로실험 6주차 실험 보고서목적- Flip-flop의 종류를 파악하고 각각의 동작원리를 이해한다.*SR-, D-, JK- flip-flop*setup time과 hold ... circuit은 현재의 입력 뿐만 아니라, 이전의 입-출력에 의해 만들어진 현재의 state에 의해서도 출력이 결정되는 회로이다. Sequential 회로는 Latch와 Flip ... 별로 저장하기도 한다.실험결과STEP 3:그림3-1 – SR latch그림3-1처럼 NOR로 구성된 SR latch를 구현한다. 그 후 BTN_0와 BTN_1의 조합과 출력의 이전 상태
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 3주차 결과레포트 (A+자료) - Decoder, 7-Segment Display
    디지털논리회로실험 3주차 실험 보고서목적- 일반적인 binary decoder와 encoder의 동작 원리를 이해한다.- 7-segment decoder의 동작원리를 이해한다. ... 는 DIO0, Y는 DIO1, Z는 DIO2이고 F는 DIO4이다.이 회로를 FPGA를 통해 구현한 후, Digital Reader를 통해 출력값을 읽어보면그림26측정한 출력값을 토대 ... 로 다yDAQ에 연결하였다.그림33그림34 – 좌상단부터 00, 01, 10, 11Digital Writer를 이용해 DIO0와 DIO1에 디지털값을 입력해주었더니,표7의 진리표에 맞
    리포트 | 34페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 7주차 결과레포트 (A+자료) - Counter, State Machine, State Diagram
    디지털논리회로실험 7주차 실험 보고서목적- Counter의 구조와 동작 원리를 이해한다. (비동기/동기 counters)- State machine을 분석하고 설계할 수 있 ... equation도 작성한다.작성된 equation을 combinational circuit을 구현하듯, 회로에 구현하기만 하면 state machine이 완성된다.실험결과STEP 1 ... 하는 순차 논리회로이다. 일반적으로 000->001->…->111->000과 같이 n-bit 숫자가 증가/감소하는 기능을 수행한다. counter는 여러 개의 flip-flop
    리포트 | 28페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 9주차 결과레포트 (A+자료) - ROM, RAM, Dot matrix, key matrix
    디지털논리회로실험 9주차 실험 보고서목적- 메모리 소자들(ROM, RAM)의 동작 원리와 활용 방법을 이해한다.- Address decoding의 개념과 구현 방법을 이해한다. ... LED들이 계속 켜진 것처럼 보이게 되는 것이다.실험결과STEP 1:그림1-1 4x4KeyScan의 block diagram그림1-1을 이용하여, key matrix의 16개 ... 의 스위치에 해당하는 숫자를 7-segment display에 표시하는 회로를 구현하고자 한다.Cmod S6가 제공하는 기본 CLK의 주파수는 8MHz로 알려져 있다. 하지만 이
    리포트 | 35페이지 | 3,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 4주차 결과레포트 (A+자료) - Multiplexer, Tri-State, Exclusive-OR gate
    디지털논리회로실험 4주차 실험 보고서목적-Multiplexer의 동작원리와 활용방법을 이해한다.-Three-state 소자의 동작원리와 활용방법을 이해한다.-Exclusive ... -OR gate의 동작원리와 활용방법을 이해한다.이론2.1 MultiplexersMultiplexer(MUX)는 n개의 입력으로부터 한 개를 선택해서 출력과 연결해주는 digital ... 는(RMS) 약 600mV에서 1.7V를 왔다갔다하는 모습을 보였다. 그리고 마치 사인파와 같은 형태를 보였다. 이는 lab2 실험의 step6 실험에서 보았듯이, 아무것도 연결
    리포트 | 35페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 5주차 결과레포트 (A+자료) - Half-Adder, Full-Adder, 2's complement
    2.1 비교회로 (Comparators)두 이진수의 비교를 수행하고, 같은지 다른지 혹은 어떤 수가 더 크거나 작은지를 판단하는 것이 comparator(혹은 magnitude ... 의 경우 회로 연결을 위한 신호들 사이의 관계는AGTBOUT = (A>B) + (A=B)*AGTBINAEQBOUT = (A=B)*AEQBINALTBOUT = (A
    리포트 | 29페이지 | 2,000원 | 등록일 2022.09.18
  • 디지털회로실험 텀 프로젝트
    가산기를 이용하여 두 자리 덧셈을 할 수 있는 회로를 만들고 구현해보는 실험이었다. 내가 회로를 만들어야하는 실험은 처음이라서 엄청 막막했다. 그래서 칩들의 데이터시트 해석부터 먼저 ... 실험보고서텀 프로젝트1. 실험목적3비트 전가산기를 이용해 두 자리 덧셈을 하고 그 결과를 7-세그먼트에 나타낸다.2. 실험재료칩소켓 - 16pin(4개), 14pin(2개)칩 ... _{} ^{} 30001111000XXXX01XX001111XX100011a=sum _{ } ^{ }3( sum _{ } ^{ }4+ sum _{ } ^{ }2)3.3 회로도4. 고찰이번 실험은 3비트 전
    리포트 | 4페이지 | 2,000원 | 등록일 2020.04.26 | 수정일 2020.05.14
  • 디지털회로실험 교안.hwp
    디지털회로실험4디지털회로 실험부경대학교전자컴퓨터정보통신공학부NEXT 통신시스템 프로그램디지털회로실험∧교안∨전자컴퓨터정보통신공학부NEXT통신시스템프로그램- 목 차 -실험 1. 논리 ... 263. 예비 보고서 314. 실험 기자재 및 부품 335. 실험 방법 및 순서 336. 실험 결과 34실험 5. 산술논리연산회로(1) 35실험 6. 산술논리연산회로(2) 351 ... 으로, 24. 실험 기자재 및 부품1.1. 사용기기- 오실로스코프- 디지털 멀티미터- 함수발생기- 전원공급기2.2. 사용부품- TTL 게이트- 74LS1535. 실험 방법 및 순서1.1
    리포트 | 79페이지 | 1,000원 | 등록일 2017.10.23 | 수정일 2020.11.26
  • 디지틀논리회로실험 10 플립플롭
    , 회로구성의 변화로써 오동작은 방지한다 . 이번실험에서 가장 인상깊었던것은 교수님이 응용과제로 내 주신 T-FF 를 이용한 2 분주 회로인데 각 회로에 펄스를 입력시킨후 회로 ... 실험 10. 플립플롭실험 목적 RS 플립플롭의 기본개념을 파악하고 RS-latch 와의 차이점을 발견한다 . D 플립플롭의 기본개념을 파악하고 D-latch 와의 차이점을 발견 ... 하는 방법으로는 에지 트리거 JK 플립플롭을 쓰지만 입력 펄스의 상승시간이 길면 오동작을 할 위험성을 갖고 있으므로 마스터 슬레이브 JK 플립플롭을 사용하게 된다 .실험 순서 7400
    리포트 | 12페이지 | 4,000원 | 등록일 2019.11.05 | 수정일 2021.11.15
  • 디지털회로실험 예비보고서1
    디지털회로실험< 실험1 예비보고서. 게이트, 스위치, LED, 그리고 logic 프로브 >-예비보고서-1. 목적1)TTL소자의 패키징 및 핀 번호를 확인하기 위한 데이터시트를 찾 ... 를 추가하게된다.참고문헌 : 디지털회로실험, 예윤해 외2인, GS인터비전, p.1~93. 사용 계기 및 부품- 전원공급기 : -1-- 오실로스코프 : -1-- 브레드보드 : -1- ... 를 한동안 반복하다가 어느 한 값으로 안정되게 되는 현상. 그리고 이를 제거한 회로를 debouncer라고 한다.3)로직프로브에 대해 조사하라신호를 검출할 때 쓰이는 디지털회로 실험
    리포트 | 7페이지 | 1,000원 | 등록일 2019.09.25
  • 전자회로실험 결과보고서 디지털집적회로
    실험22. 디지털 집적회로1. 실험제목디지털 집적회로: AND, OR, NAND, NOR gate2. 목적1) AND gate와 OR gate가 복합된 회로의 진리표를 실험 ... 을 통하여 작성한다.2) 인버터와 NOR 게이트의 진리표를 실험을 통하여 작성한다.3) 다른 게이트를 이용하여 NAND 게이트를 설계한다.3. 실험 과정? PMOS NMOS비에 따른 ... Voltage Transfer Charateristic그림 1과 같은 회로를 구성하고 Vin 전압을 바꾸어가며 Vout을 측정한다. 그림 2와 같이 M2와 M1의 병렬로 연결
    리포트 | 8페이지 | 3,000원 | 등록일 2019.10.03
  • 서강대학교 디지털논리회로실험_2 Digital logic gate
    디지털 논리회로 실험 결과 보고서2주차 Digital logic gate5조 20161510 윤수찬1. 실험제목 : Digital Logic gate2. 실험 목표- TTL ... 되는 설계도구의 사용방법을 단계적으로 익힌다.3. 이론logic signals and gates디지털 논리회로에서 bit 표현에 사용되는 논리값 0(low)과 1(high)은 활용 ... (low)은 0-0.8V, 1(high)은 2-5.0V의 전압으로 표현된다. 디지털 논리회로에서 기본적인 함수는 AND, OR, NOT로 구성되며 이들을 이용해 임의의 조합형 디지털
    리포트 | 21페이지 | 1,000원 | 등록일 2020.08.12
  • 판매자 표지 자료 표지
    디지털 공학 실험 논리 회로의 간소화 결과레포트
    결과 레포트디지털 공학 실험논리 회로의 간소화무효 BCD-코드 감지기 진리표에 대한 Karnaugh 맵● 실험 결과입력출력D C B AX0 0 0 000 0 0 100 0 1 ... 실험에서는 논리 회로의 간소화 실험을 했다. 113페이지의 실험디지털 공학 시간에 배운 BCD 코드에 관련된 내용이여서 이해가 쉬웠다. 1010 이상의 수는 무효하기 때문에 출력 ... )무효 BCD-코드 감지기에 대한 진리표실험순서 5 : 무표 BCD-코드 감지기 회로실험순서 6에서 구성한 무표 BCD-코드 감지기에 대한 진리표입력출력D C B AX0 0 0
    리포트 | 4페이지 | 1,500원 | 등록일 2020.05.04
  • 디지털회로실험 ---6장
    의 동작을 확인한다.(4) 가산과 감산을 할 수 있는 회로를 설계하는 방법을 익힌다.2. 실험 결과[표 6 ? 2]AnBnCn-1SnCn ... 하였다.이 때 논리식은 Sn = An?Bn?Cn-1이고, Cn = Cn-1(An?Bn)+AnBn 이다. .실험(3)에서는 반감산기 회로를 직접 구성하여, 입력 A, B에 따른 출력 ... 이 발생한다.논리식은d=bar { A}B+A bar { B}b= bar { A} BULLETB이다.실험(5)에서는 2-bit 병렬 2진 가산기 회로를 결선한 다음 입력변화에 따른
    리포트 | 6페이지 | 1,000원 | 등록일 2019.12.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 15일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:27 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감