• 통합검색(192)
  • 리포트(187)
  • 논문(4)
  • 자기소개서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"RF회로 레포트" 검색결과 121-140 / 192건

  • PLL 위상고정회로- PLL을 이용한 FM 검파
    정보통신실험Ⅰ-Main-Report00대학교 정보통신학과제출일 : 2006. 11. 27학번 :성명 :Pages : 9제목 : PLL 위상 고정회로101. 실험 제목PLL 위상 ... 로 조정하고, 채널 1을 RF에 연결하자.베이스 유닛에 있는 NEGATIVE SUPPLY 손잡이를 완전히 반시계방향으로 돌리자.4.VCO-LO 회로블럭의 포텐쇼미터 손잡이를 돌려 ... 를 VCO 입력에 연결하자. 전압계의 접지단자는 회로보드에 접지시키자. 다음 과정을 하는 동안, 오실로스코프로 RF와 VCO의 신호를 관찰하고, 전압계로 VCO 입력전압(VI)을 관찰하자
    리포트 | 9페이지 | 1,000원 | 등록일 2009.12.14 | 수정일 2015.09.08
  • 결과09_DAC&ADC
    하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 10.11.22 (월)과목명: 논리회로실험조교명: 유창승분 반: 월 ... 으로 single pulse를 가하여 D/A converter의 출력을 측정한다.3) 주파수 발생기를 이용하여 계단 파형(1KHz)이 나오는지 관찰하고 파형을 그려라.4) 저항 Rf ... 를 2.7KΩ으로 바꾸고 출력 파형을 그려라.5) 저항 Rf를 4.7KΩ으로 바꾸고 다음 핀을 개방시켜 계단 파형의 영향에 주의하여 파형을 그려라.i) 7404 핀 2와 7405 핀
    리포트 | 4페이지 | 3,000원 | 등록일 2010.11.25
  • 결과3_적분회로
    하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 11.03.21 (월)과목명: 전자회로실험조교명: 이준석분 반: 월 ... F학 번: 200920148성 명: 이슬기결과3_적분회로.hwpI. 실험 결과1) 미분기Rs : 2.195kΩ, Rf : 22.79kΩ, C : 3.9nF입력전압 : Vp-p ... 할 수 있다. 삼각신호를 미분하면 기울기가 양일 때 일정한 값을 갖고 음일 때도 일정한 값을 갖는다. 따라서 위의 회로는 미분기로 동작하는 것을 알 수 있다. 오실로스코프를 통해
    리포트 | 4페이지 | 3,000원 | 등록일 2011.10.06
  • [아주대 전자회로실험] 예비1장. 부궤환 회로
    전자회로실험예비레포트제출일 : 2011. 3. 14제 1장 부궤환 회로5 -1. 실험목적가) 연산증폭기의 이득에 영향을 미치는 부궤환 루프의 영향을 실험적으로 이해한다.나) 반전 ... 다. 이 회로는 일정한 이득을 제공하는 작동을 한다. 입력신호 Vin은 Rin을 통하여 (-) 입력 단자에 연결되어 있다. 출력은 저항 Rf를 통하여 (-) 입력단자에 귀환 연결 ... 다. 연산증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있으므로, 연산자의 의미에서 연산증폭기라고 부른다. 연산증폭기를 사용하여서 미분기 및 적분기를 구현할 수 있다. 연산
    리포트 | 6페이지 | 1,000원 | 등록일 2011.06.26
  • 계측시사용보고서
    51 2 3 43. 실험결과① 도면을 참조하여 회로를 구성하라도면사진비반전 증폭기의 구성도면사진반전 증폭기의 구성SMPS② Function Generator를 이용하여 발생 입력 ... 로 사용하여 비반전 증폭기에서 나오는 신호와 입력신호를 비교하라.RF(pp)전압이득이론 출력전압오차10K4.6V9.25.5V16.36%30K10.8V21.615.5V30.32%47 ... , 47④ Function Generator에서 발생된 신호를 반전 증폭기의 입력신호로 사용하여 반전 증폭기에서 나오는 신호와 입력신호를 비교하라.RF(pp)전압이득이론 출력전압오차
    리포트 | 5페이지 | 1,000원 | 등록일 2010.03.25
  • Ansoft Designer를 활용한 윌킨슨 분배기 설계 보고서
    윌킨슨 분배기 설계 및 측정 보고서RF 회로 설계1. 실험 목적입력 전력이 단일 소자의 용량 한계보다 훨씬 높을 경우에 전력 분배기가 필요하다. 이를 RF회로 설계 수업에서 배운 ... 이론을 바탕으로 분배기를 시뮬레이션하고 실제로 설계하여 전력 분배과정과 회로를 이해하는 실습을 할 수 있도록 한다.2. 실험 내용(1) 설계 이론Z0Z0Z0sqrt {2}Z0s ... 기 위해 [Circuit]→[Create Report]를 선택한다.23. 아래와 같이 출력 Report에대한 옵션 선택창이 나타난다. Rectangular Pot를 선택
    리포트 | 35페이지 | 5,000원 | 등록일 2010.08.20
  • AM 수신-믹서, IF 필터, 포락선 검파기
    에 나타나를 조절한다.14.RF AMPLIFIER 출력의 최대 첨두-첨두 AM 신호를 얻도록 RF AMPLIFIER 콜렉터 회로의 가변 인덕터(L5)를 조절한다.=>믹서에 최대 출력신호 ... 00대학교 정보통신학과제출일 : 2006. 10.학번 : -성명 :Pages : 8제목 : AM 수신정보통신실험Ⅰ-Main-Report1. 실험 제목AM 수신-믹서, IF 필터 ... 결과1.AM 송신기 회로를 그림 3-20처럼 접속한다.2.VCO-Lo 회로 블록에서 2핀 커넥터를 1000kHz 위치에 끼워라.3.스위치S1과 S2를 OFF로 두어라.4.S3을 ON
    리포트 | 8페이지 | 1,000원 | 등록일 2009.12.14 | 수정일 2015.09.08
  • 전자회로실험 결과보고서- 연산증폭기를 이용한 반전증폭기와 비반전증폭기
    결과 REPORT실험 29. 연산증폭기를 이용한 반전증폭기와 비반전증폭기1. 실험목적이 실험의 목적은 741 연산증폭기를 이용한 반전증폭기와 비반전증폭기의 회로의 동작을 알아보 ... 는 데에 있다. 그리고 반전증폭기와 비반전증폭기의 이득을 크게 만들거나 작게 만드는 요소를 알아보는 것에 있다.2. 배선(회로)도< 741 연산증폭기의 핀 구성도 >3. 실험에 사용 ... .476.12%1㏀1.09V1.091.10.91%Data값에 대한 분석(결론)이번 실험의 목적은 우리가 사용한 741연산증폭기를 이용하여 반전증폭기와 비반전증폭기의 회로의 동작특성
    리포트 | 7페이지 | 1,000원 | 등록일 2009.06.22
  • 결과1_부궤환 회로
    하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 11.03.21 (월)과목명: 전자회로실험조교명: 이준석분 반: 월 ... F학 번: 200920148성 명: 이슬기결과1_부궤환 회로.hwpI. 실험 결과1) 연산 증폭기실험 파형GainPhase[°]InputOutput1-1.1-1.1180°1-2 ... 전압에 반전된 출력 전압(180°의 위상차)을 얻을 수 있었다. 또 이득은의 식으로 구할 수 있는데, 이 회로를 ideal하다고 가정하고의 값과 일치하는지 확인해 볼 수 있다.=10
    리포트 | 6페이지 | 3,000원 | 등록일 2011.10.06
  • [예비]ESR레포트
    1. 실험 목적우리는 이 실험에서 전자스핀공명)(ESR) 현상이 일어남을 정성적으로 보이고, 약한 자기장에 놓인 전자가 고주파 진동회로에서 발생한 광자를 흡수하는 과정을 정량 ... 의 ESR실험의 발전과정은 Oxford 연구진이 Reports on Progress in Physics에 발표한 두 개의 해설문에 잘 요약되어있다.그림2. 298K, 2.75㎓로 얻 ... 에 가깝다.그림3. 국내 최최의 ESR 공명장치의 발진기와 자기회로B. 관련 이론ESR이라 함은 전자가 가지고 있는 스핀자기모멘트에 자기장을 가해 에너지 분리를 만들고, 이 에너지 차
    리포트 | 10페이지 | 1,500원 | 등록일 2011.12.15
  • 아주대 전자회로실험A+보고서 [예비] 2장 전류전압변환회로
    ode of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부과목명: 전자회로실험교수명:분 반:학 번:성 명:Ⅰ.실험 목적 ... 에도 이용된다.④실제 적분기에서는 커페시터 양단에 Rf를 연결하는데 이는 회로의 저주파 이득을 제한하는 역할을 한다. 즉 연산증폭기가 포화되는 것을 방지한다. 또한 입력 바이어 ... 전압-전류 변환기, 전류-전압 변환기, 전류 증폭기에 대해 알아본다.Ⅱ.이론(1) 전압증폭기아래 그림은 비반전 연산증폭기 회로이다. 이 회로는 안정된 전압 이득 그리고 고입력
    리포트 | 13페이지 | 1,500원 | 등록일 2011.12.21
  • Single Balanced passive Mixer Design
    기의 ∑-port에 인가되는 RF 또는 LO 신호의 우수(even) 고조파가 IF 회로에서 상쇄된다.[3]그림 1. Single Ended Mixer (SEM) [2]일반적인 평형 ... Single Balanced passive Mixer DesignAbstract : In this report, theory and design procedure of ... . 서 론주파수 혼합기는 어떤 전기적인 신호의 주파수를 변환 하는 장치로서, LO(Local oscilator) 신호와 RF(Radio Frequency) 신호를 입력으로 받
    리포트 | 8페이지 | 2,500원 | 등록일 2009.04.21
  • [결과레포트]기계 실험 op amp 반전 비반전 증폭기
    Function generator에서 1kHz, 0.5Vpp의 정현파를 발생하여 비반전 증폭기의 입력신호로 사용한다.Bread board 상의 비반전 증폭기 회로에서 Rf를 조건 ... 신호로 사용한다.Bread board 상의 반전 증폭기 회로에서 Rf를 조건에 맞추어 변화시켰을 때의 출력신호와 입력신호를 비교한다.결과▣ Rf변화에 따른 출력전압과 전압이득 ... OP AMP의 반전 증폭기와 비반적 증폭기 특성 실험1. 실험개요① 주어진 도면을 이용하여 Bread board에 OP AMP와 저항소자를 이용하여 반전및 비반전 회로를구성
    리포트 | 6페이지 | 1,000원 | 등록일 2009.03.08
  • PLL 위상고정회로-PLL을 이용한 FM 검파
    --대학교 정보통신학과제출일 : 2006. 10학번 :성명 :Pages : 3제목 : PLL 위상고정회로정보통신실험Ⅰ-Pre-Report1. 실험제목PLL 위상고정회로-PLL ... 은 직류전압 차성분도 변화시킨다. VCO에 피드백 되는 직류전압은 fvco를 변화시킨다. PLL회로로 입력되는 RF신호가 FM신호일 경우, 연속된 FM 주파수 편차는 fi ... .● PLL회로가 어떻게 FM신호를 복조하는지 설명.3. 배경이론● 위상검파기의 입력주파수가 어떻게 출력신호에 영향을 주는가 설명PLL의 위상검파기는 입력신호를 합성하여 합주파수와 차
    리포트 | 3페이지 | 1,000원 | 등록일 2009.12.12 | 수정일 2015.09.08
  • 공통 이미터 회로에서의 전류이득 예비 레포트
    공통 이미터 회로에서의 전류이득1. 실험목적1) lb의 변화가 lc에 미치는 효과를 측정한다.2) 베타(b)를 결정한다.2. 기초이론저번 예비레포트에서 트랜지스터의 원리 구성 ... 에 대해 자세히 알아보았다. 요번에 실험할 것은 그런 트랜지스터의 회로 구성을 통한 1) 공통 이미터, 2)공통 콜렉터, 3)공통베이스에 대해 알아볼 것이다.3. 트랜지스터의 접속 ... 다. 이들은 각각의 특성을 가지고 있어 구현하고자 하는 용도에 따라 실제 회로에 적용을 하면 된다. 여기에서 공통(Common) 이라는 말은 입력 신호와 출력 신호가 같은 단자
    리포트 | 4페이지 | 4,000원 | 등록일 2009.03.11
  • op-amp 이상적인 특성 예비레포트
    실 험 1예비Report(op-amp의 특성 및 회로)학과학번성명과목명담당교수제출일▣ OP-AMP(Operational Amplifier)이상적인 연산증폭기 특성을 보면 입력저항 ... 사용되는 것이다. 출력신호는 입력신호의 위상을 반전시키고 R1과 Rf에 의해 주어지는 상수를 입력신호에 곱하여 얻을 수 있다.이 회로에서, 신호전압에서 우측을 들여다 본 입력저항 ... (offset)이 0이다. (zero offset) ⑧ CMRR이 무한대이다.(차동증폭회로) - offset voltage : 입력 회로의 신호가 제로 임에도 불구하고 출력이 발생
    리포트 | 3페이지 | 1,000원 | 등록일 2010.04.06
  • 아주대 전자회로실험A+보고서 [설계결과2] CMOS OP AMP
    development and to support them in following this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약 ... 합니다.학 부: 전자공학부과목명: 전자회로실험교수명:분 반:학 번:성 명:-설계 2. CMOS OP AMP-1) DC operation- Setup:a) 전원 전압 = ± 7.5 V ... 한다.c) C1=0.1uF 커패시터를 output (F) 과 GND 사이에 연결한다.시뮬레이션 회로 구성실제 회로 구성- Measurement:a) 입력이 없을 때, node F
    리포트 | 10페이지 | 3,000원 | 등록일 2011.12.21
  • RF 증폭기 설계(Design of RF Amplifier) 최종결과레폿
    RB1 = 470Ω RB2 = 360Ω RC = 470Ω RE = 620ΩVc 의 측정값은 3.83v 이며 VE의 측정값은 1.656v이 나왔으므로 이 두 값을 빼 주면VCE의 값 2.2v가 나옴.Ic 는 옴의 법칙에 의해 Rc/VRC의 수식이성립이 되므로 위와 같은 ..
    리포트 | 18페이지 | 2,000원 | 등록일 2013.06.15
  • 설계2_결과보고서_이슬기
    하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 11.05.30 (월)과목명: 전자회로실험교수명: 최연익분 반 ... : 월번: 200920148성 명: 이슬기설계2_결과보고서_이슬기.hwp1. 설계 목적CMOS OP Amp 회로를 설계하고 phase margin을 구한다.2. 설계 요구 및 준비사항 ... 그림 12-2의 회로를 참고하여 two-stage CMOS op amp를 설계하고 SPICE 시뮬레이션 하시오. 이 때, 전원 전압은 VDD=-VSS=±7.5V로 설정하고, 각
    리포트 | 6페이지 | 4,000원 | 등록일 2011.10.06
  • 실제 미적분기 설계 예비 레포트
    기계공학 기초실험 3주차 예비REPORT3 - 11. Practical 적분기 설계법말 그대로 입력신호를 적분한 형태의 출력신호로 나타 낼 수 있는 회로를 이야기 한다.이상적인 ... 수 있다.실제 적분기 회로이와 같은 저항 Rf가 직류경로를 제공한다. 따라서 적분기 회로의 직류 문제는 적분기 커패시터 C양단에 저항 Rf을 접속함으로써 다소 해결할 수 있을 것 ... 회로가 시간 t=0에서 동작을 시작한다고 가정하면, 임의의 시간 t에서 커패시터는 상당한 전류를 저장하게 되고 커패시터 전압을V _{c} (t)라고 하면V _{c(t)} =V
    리포트 | 5페이지 | 1,500원 | 등록일 2009.03.08 | 수정일 2015.12.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 29일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:02 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감