• 통합검색(2,571)
  • 리포트(2,047)
  • 자기소개서(505)
  • 시험자료(7)
  • 서식(4)
  • 이력서(3)
  • ppt테마(3)
  • 논문(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로설계실습" 검색결과 121-140 / 2,571건

  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서6
    예비 보고서설계실습 6. Common Emitter Amplifier 설계1. 목적= 50Ω, =5kΩ, =12V인 경우, β=100인 NPN BJT를 사용하여 이 kΩ이고 ... (Fairchild) 2개Resistor 100kΩ 5% 1/4W : 1개가변저항 50kΩ 1/4 W : 4개가번저항 1kΩ 1/4W : 4개3. 설계실습 계획서3.1 ... Emitter 저항을 삽입한 Common Emitter Amplifier 설계*모든 계산 결과는 반올림하여 유효숫자 세 자리까지만 사용한다.위 회로와 같이 Emitter 저항을 사용
    리포트 | 12페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서5
    예비 보고서설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로1. 목적BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch ... Ω 5% 1/4W : 1개가변저항 50kΩ 1/4 W : 4개가번저항 1kΩ 1/4W : 4개3. 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531 ... 회로설계, 구현하여 relay, 또는 LED를 구동하고 그 동작을 측정, 평가한다.2. 준비물 및 유의사항Function Generator 1대Oscilloscope(2 c
    리포트 | 8페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서2
    예비 보고서설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계 ... • Variable Resistor(가변저항) 20kΩ, 1/2 W: 2개• 점퍼선: 다수• 스위치: 1개• Bread Board:1개3. 설계실습 계획서3.1 Offset Voltage ... /V), 1000 (V/V) 인 Inverting Amplifier를 설계하고 회로도를 제출한다.이상적인 Op Amp라면 inverting amp의 closed loop gain값
    리포트 | 12페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서4
    예비 보고서설계실습 4. MOSFET 소자 특성 측정1. 목적MOS Field-Effect Transistor(MOSFET) 소자의 특성(VT, kn, gm)을 Data ... ) : 1개점퍼 와이어 키트 : 1개MOSFET : 2N7000 : 1개저항 100 Ω 1/2W : 1개3. 설계실습 계획서3.1 MOSFET의 특성 parameter 계산(A ... )= () = 229m X 0.6 = 0.138 A/V 이다.3.2 MOSFET 회로도 구성 및 시뮬레이션 (OrCAD PSPICE)(A)OrCAD를 이용하여 그림 1의 회로도를 설계
    리포트 | 5페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서9
    : BL-B4531 : 1개저항(1kΩ) : 4개저항(100Ω) : 2개가변저항(10kΩ) : 1개3. 설계실습 계획서3.1 Series-Shunt 피드백 회로 설계(A) 그림 ... 예비 보고서설계실습 9. 피드백 증폭기1. 목적피드백을 이용한 증폭기의 동작을 이해한다. 입력이 전압이고 출력도 전압인 Series-Shunt 구조의 피드백 증폭기와 입력이 전압 ... Series-Series 피드백 회로 설계(A) 그림 2 회로를 simulation하기 위한 PSPICE schematic을 그린다. 전원 전압원은 12V로 고정하고 입력저항
    리포트 | 11페이지 | 2,000원 | 등록일 2024.03.10
  • [예비] 설계실습 11. Push-Pull Amplifier (중앙대/전자회로설계실습)
    (C) 그림 1(b) 회로를 simulation 하기 위한 PSpice schematic 을 그리고 Simulation Profile 에서 Analysis type 을 Time
    리포트 | 9페이지 | 1,000원 | 등록일 2021.03.09
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 예비보고서 6_Common Emitter Amplifier 설계
    설계실습 6. Common Emitter Amplifier 설계3. 설계실습 계획서$$ 3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계위 ... 하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 반올림하여 유효숫자 ... 회로와 같이 emitter 저항을 사용한 Common Emitter Amplifier에서 , , 인 경우, 인 BJT를 사용하여 이 kΩ 단위이고 amplifier gain()이
    리포트 | 6페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 예비보고서 8_MOSFET Current Mirror 설계
    설계실습 8. MOSFET Current Mirror 설계3. 설계실습 계획서3.1 단일 Current Mirror 설계그림1의 회로와 같이 Current Source에서 , 로 ... 은 줄어들어도 상관없다.(D) ==10mA인 전류원을 ORCAD로 설계하여 회로도를 제출한다. (=500Ω으로 설계)(E) PSPICE를 이용하여 시뮬레이션 하고, 시뮬레이션 값 ... 한다면, 를 어떻게 구할 것인지 설명하라.의 값을 최댓값 이하인 범위에서 변화시켜가며 , 를 구하여 식으로 구한다.3.2 Cascode Current Mirror 설계(A) 그림2의 회로
    리포트 | 4페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 판매자 표지 자료 표지
    전자회로설계실습 11 예비보고서 Push-Pull Amplifier 설계
    전자회로설계 실습(14주차 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 11. Push-Pull Amplifier 설계실습날짜교과목 번호제출기한작성자제출 ... distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험한다.3. 설계실습 계획서3.1 Classic Push-Pull Amplifier 특성* 모든 계산결과는 반올림 ... 하여 유효숫자 세 자리까지만 사용한다. 위 왼쪽 회로와 같이 설계한 Push-Pull Amplifier에서 RL = 100 Ω, VCC = 12 V로 하여, Dead zone
    리포트 | 6페이지 | 1,000원 | 등록일 2022.03.29 | 수정일 2022.03.31
  • A+ 전자회로설계실습_Op Amp의 특성측정 방법 및 integrator 설계
    설계실습 2. Op Amp의 특성측정 방법 및 integrator 설계목적 Op Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정 ... , 평가한다.설계실습 계획서Offset Voltage, Slew RateOffset Voltage 개념아래의 그림 4.1과 같이 두 입력단자를 모두 접지시키면 입력단자간의 전위차가 존재 ... Inverting Amplifier를 설계하고 회로도를 제출한다.아래는 순서대로 Gain이 100(V/V)인 Inverting Amp의 회로도, Gain이 1000(V/V)인 Inverting
    리포트 | 10페이지 | 1,000원 | 등록일 2024.08.21
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비3. Voltage Regulatior 설계 A+
    를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7 KΩ으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다.위 회로 ... (A) 설계: 아래 그림 6-1에서 5KΩ의 부하(RL)에 걸리는 직류전압의 최대치 (Vp)가 4.4 V이며, ripple (Vr)이 0.9 V이하가 되도록 교류입력전원의 크기 ... 는 브리지 방식 정류회로에 캐패시터(준비물에 C의 크기 :   )와 저항이 연결된 회로이다. 이때 교류입력전원의 크기( )를 결정하기 위해 Vp, 과 을 활용하여 식으로 나타내면 다음과 같다.
    리포트 | 2페이지 | 1,000원 | 등록일 2024.11.13
  • [A+]중앙대 전자회로설계실습 예비보고서 설계실습 3. Voltage Regulator 설계
    1. 목적전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기 (DC power Supply)를 설계, 구현, 측정, 평가한다.< 중 략 >3. 설계 ... 실습 계획서* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. (A) 설계: 아래 그림 6-1에서 5 KΩ의 부하(RL)에 걸리는 직류전압의 최대치 (Vp)가 4.4 V ... 이 며, ripple (Vr)이 0.9 V이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한 다. 이때 diode의 저항은 0.7 KΩ으로 가정한다. 이론부와 교과서(Sedra)를 참조한다
    리포트 | 3페이지 | 1,000원 | 등록일 2022.01.08
  • [전자회로설계실습]실습1(Op Amp를 이용한 다양한 Amplifier 설계)예비보고서
    전자회로설계실습설계실습1. Op Amp를 이용한 다양한 Amplifier 설계예비보고서제출자 성명:제출자 학번:1. 목적출력저항이 큰 센서의 출력신호를 증폭하는 Inverting ... %: 1개Variable Resistor 20kΩ, 1/2W: 4개점퍼선: 다수3. 설계실습 계획서3.1 센서 측정 및 등가회로출력신호가 주파수 2kHz의 정현파인 어떤 센서 ... 한 inverting amplifier가 된다. 이렇게 설계회로와 입출력파형은 다음과 같다.Figure SEQ Figure \* ARABIC 3 Inverting amp 설계2
    리포트 | 10페이지 | 1,000원 | 등록일 2022.04.11
  • [전자회로설계실습]실습5(MOSFET와 BJT를 사용한 LED 구동회로 설계)_예비보고서
    전자회로설계실습설계실습5. MOSFET와 BJT를 사용한 LED 구동회로 설계예비보고서제출자 성명:제출자 학번:1. 목적BJT와 MOSFET을 이용하여 TTL 레벨이 전압(5V ... 100kΩ, 5% 1/4W: 1개가변저항 50kΩ, 1/2W: 4개가변저항 1kΩ, 1/2W: 4개3. 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531 ... )으로 동작하는 RTL switch회로설계, 구현하여 relay, 또는 LED를 구동하고 그 동작을 측정, 평가한다.2. 준비물 및 유의사항Function Generator: 1
    리포트 | 6페이지 | 1,000원 | 등록일 2022.04.11
  • 판매자 표지 자료 표지
    [예비보고서]중앙대학교전자회로설계실습 10주차 Oscillator 설계
    (C) 설계한 Oscillator 의 동작원리를 기술한다. (이론부 참고) Oscillator 는 Positive feedback 회로이다. 회로의 동작원리를 이해하기 위하 ... 설명한대로 v-(= )는 RC 회로를 통해 C harge 와 Discharge 과정이 반복되므로 시정수가 τ=RC 로 주어지는 1 차 RC 회로 특유의 곡선 모양을 갖게 되
    리포트 | 8페이지 | 1,000원 | 등록일 2024.03.24
  • [결과보고서]중앙대학교 전자회로설계실습 MOSFET Current Mirror 설계
    요약MOSFET을 이용하여 전류 전원회로(current source)를 구현할 수 있다. 이번 실험에서는 Cascade Current Mirror를 구현 및 측정을 하였다. 크기
    리포트 | 3페이지 | 1,000원 | 등록일 2023.06.22
  • (A+) 중앙대학교 전자회로설계실습 3 Voltage Regulator 설계
    , diode는 D1N914/EVAL, 변압기는 XFRM_NONLINEAR/BREAKOUT 이용)회로설계 과정(수식 등)1. data sheet를 조사한다.Pspice model ... editor에 들어가 datasheet를 확인한다.BV(Breakdown voltage)가 100V라는 점을 인지하고 회로 설계에 들어간다.또한 VJ가 0.75V이기 때문 ... (A) 설계: 아래 그림에서 5 kΩ의 부하(RL)에 걸리는 직류전압의 최대치 (Vp)가 4.4 V이며, ripple (Vr)이 0.9 V이하가 되도록 교류입력전원의 크기를 결정
    리포트 | 6페이지 | 1,000원 | 등록일 2022.03.01 | 수정일 2022.03.07
  • [예비] 설계실습 9. 피드백 증폭기 (Feedback Amplifier) (중앙대/전자회로설계실습)
    -Series 구조의 피드백 증폭기를 설계하고 실험한다. 2. 준비물 및 유의사항Function Generator Oscilloscope(2channel) 1대DC Power Supply ... haracteristic curve를 비교하고 분석하라.(a)와 (b)는 서로 다른 입력저항과 부하저항을 사용한 회로지만, (a)와 (b)의 characteristic curve 의 결과는 같 ... 다. 입력임피던스를 크게 출력임피던스를 작게 만들기 위해 Series-Shunt 구조의 피드백 기법을 사용한 회로이므로, 입력저항과 부하저항의 값은 입출력 이득의 값에 영향을 미치지 않고 이득은 일정하게 유지된다는 것을 알 수 있다.
    리포트 | 10페이지 | 1,000원 | 등록일 2021.03.09
  • [A+]중앙대 전자회로설계실습 예비보고서 설계실습 6. Common Emitter Amplifier 설계
    3.2 설계한 Amplifier의 측정 및 특성 분석(A) 100 kHz, 20 mVpp 사인파를 이 증폭기에 인가하려면 function generator의 출력전압(Vpp
    리포트 | 5페이지 | 1,000원 | 등록일 2022.01.08
  • 중앙대 전자회로설계실습 (예비) 3. Voltage Regulator 설계 A+
    전자회로설계실습 예비보고서(3. Voltage Regulator 설계)제출일 :3. 설계실습 계획서* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계 ... .1이다. 따라서 C의 크기는 0.1로 설계한다.그리고 이에 맞는 주파수를 구할 것이다.이지만 위의 식3은 반파정류회로에 대한 식이고, 우리가 구하는 것은 브릿지 정류회로이기 때문 ... 의 크기를 설계한다. 이때 diode의 저항은 0.7 KΩ으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다.- 이론부의 식
    리포트 | 2페이지 | 2,500원 | 등록일 2021.09.10 | 수정일 2021.10.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 25일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:02 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감