• 통큰쿠폰이벤트-통합
  • 통합검색(1,915)
  • 리포트(1,795)
  • 시험자료(69)
  • 자기소개서(39)
  • 방송통신대(8)
  • 논문(4)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리게이트" 검색결과 1,261-1,280 / 1,915건

  • 가산기, 감산기
    화 수의 가산기 설계를 완성한다.2. 실험부품 및 사용기기17404 인버터17410 3입력 NAND 게이트17485 4비트 크기 비교기174238 4비트 2진 가산기5LED1DIP ... 스위치1브레드 보드15V 직류전압전원1디지털 멀티미터저항기 330Ω, 1kΩ3. 이론요약1비트 2진 가산기는 반가산기(Half Adder)와 전가산기(Full Adder)로 나누 ... input > 1001, then add 10012) 설계로부터 회로를 구성한다. 진리표 7-3에 나열된 대로 모든 가능한 입력을 시험한다. 출력은 LED로부터 바로 읽어진다. 논리
    리포트 | 5페이지 | 1,000원 | 등록일 2012.11.20
  • 실험8. 인코더와 디코더 회로 결과
    요 및 이 론디코더(Decoder)는 코드화된 입력을 출력으로 변환하는 다중-입력, 다중-출력 논리회로이다. 입력코드의 수는 일반적으로 출력코드보다 적은 수를 가진다. 디코더는 조합 ... 하게 구분되는 4개의 출력으로 바꿔주는 회로를 말한다. 회로의 enable 입력이 존재한다면 반드시 정상적인 논리출력을 얻기 위해서는 enable 신호가 회로에 인가되어야 한다. 그렇 ... 00010000010011010010210001137-세그먼트는 디지털 신호에 의해 발광하는 LED가 7개의 세그먼트(선분)에 사용되는 디스플레이로 숫자를 표시할 수 있다. BCD-7 세그먼트 디코더(BCD to 7-s
    리포트 | 6페이지 | 1,000원 | 등록일 2013.02.02
  • 10진 카운터 제작 결과레포트
    74LS90 그리고 2진수를 입력 받아 7세그먼트를 구동 시켜주는 74LS47를 사용하여 세그먼트 LED를 구동해본다.2.예비레포트 (6장)- 논리게이트(OR, AND, NOT ... [실험3] 10진 카운터 제작1. 목적디지털 칩의 가장 기본이 되는 74시리즈를 다루어 봄으로서 디지털 이론을 공부해 본다. 실험에서는 7세그먼트를 구동하기위한 10진 카운터 ... , NOR, ……)- 디지털 IC의 종류와 특징 (TTL & C-MOS), 그 중 74LS90, 74LS47의 기능- 7 Segment- 74LS90의 리셋 방법(Data sheet
    리포트 | 3페이지 | 1,500원 | 등록일 2010.03.16 | 수정일 2016.11.04
  • SHIFT REGISTER 예비보고서
    -복호기가 필요하다진 리 표3. 실험 기구디지털 실험장치, 오실로프코포(또는 다른 측정장치), 펄스/구형파 발생기, D플리플롭 7474(2개), XOR 게이트 7486, 8비트 직렬 ... 예비보고서-SHIFT REGISTER-1. 목 적순서논리회로의 기본적인 응용회로가 되는 시프트 레지스터(shift register), 링 카운터(ring counter), 존슨 ... -자리이동이 CP입력 보다는 플립플롭의 입력 D를 이용하여 제어 된다-자리이동 레지스터가 사용된다면, 처럼 외부AND게이트를 사용하여 쉽게 제어할 수 있다?링카운터-링카운터는 임의
    리포트 | 4페이지 | 1,000원 | 등록일 2009.09.26
  • 디지털공학실험 8장 논리회로의 간소화 (결과)
    TTL레벨이 들어가지 않아서 인 것 같다.2NAND 게이트의접지선이 개방됨불이 전혀 켜지지 않는다. 소자에와 GND는 꼭 연결되어 있어야만 소자가 작동을 한다.3실수로 330저항 ... 지 않는다. LED는 다이오드의 종류이기 때문에 방향성을 가지고 있다.5스위치 D가 접지로단락됨불이 켜지지 않는다. 0의 입력이 들어가기 때문에 마지막의 게이트에서 무조껀 HIGH ... 으로 회로를 작성 할수 있으면 된다. 1학기때에 디지털공학에서 가장 중요하게 배웠고, 시험에까지 나왔던 것이 카르노맵에 관한 것이었다. 그래서인지 카르노맵을 사용하는 것은 생각
    리포트 | 10페이지 | 2,500원 | 등록일 2010.04.06
  • 부울대수 및 논리게이트에 대한 이론
    1. 부울 대수란?1. 부울대수란?부울대수는 논리회로를 수학적으로 해석하기 위해 영국의 수학자 불(boolean)이 제안한 것으로·컴퓨터는 디지털 회로로 구성된 디지털 시스템 ... ? ( A' + B ) = ( A ? A' ) + ( A ? B ) = 0 + ( A ? B ) = A ? B3. 논리 게이트 진리표 ( 3 input )1) ANDABCA?BA?B ... 으로 참(true) 거짓(false), 또는 1 , 전 기 신호의 유무등 두 가지 상태로 표현하여 처리하는 이진 논리회로로 구성되고, 이러한 이진 논리회로는 부울대수식으로 관계를 표현
    리포트 | 4페이지 | 1,000원 | 등록일 2009.12.10
  • 전문계_고등학교_수업지도안_논리합의 곱
    2. 단원 설정 이유디지털 기기들의 기본적 동작원리를 이해하는데 논리함수식을 이해하는 것은 필수적이다. 논리식과 회로도를 이해하기 위해 앞서 학습한 불대수의 성질과 논리게이트 ... 하면서 회로의 특성을 이해하는데 기본이 되며, 우리가 사용하는 디지털 기기들의 연산의 기본이 되는 불대수와 논리게이트들의 개념, 회로도와 더불어 이번 단원의 주 내용인 논리식 ... 2008학년도 2학기디지털 논리 회로 수업지도안과 목디지털 논리 회로일 시2008년 10월 24일 금요일 10교시장 소공대 1호관 440호대 상공업고등학교1학년학생수업교사홍길동결
    리포트 | 12페이지 | 3,500원 | 등록일 2008.12.10
  • 래치, 플립플롭, 시프트 디지털회로실험 결과보고서
    디지털회로실험 결과보고서-Lesson 7 래치, 플립플롭, 시프트실험7 래치, 플립플롭, 시프트1.실험목적1) 각종 래치의 동작 원리를 이해한다.2) 각종 플립플롭의 동작 원리 ... 를 이해한다.3) 시프트 레지스터의 동작 원리를 이해한다.4) 기본 논리 소자를 이용하여 래치를 구현하고 동작을 확인한다.5) D플립플롭 TTL을 사용하여 동작을 확인한다.6) D ... 게이트와 그 결과에 따른 피드백으로 회로를 구성한다. 게이트의 출력이 다른 게이트의 입력에 연결된다. 래치는 클럭을 사용하지 않고 상태를 기억하는 메모리 소자라는 점이 특징이
    리포트 | 6페이지 | 1,000원 | 등록일 2010.05.23
  • 실험9. PLD를 이용한 회로구성
    있다. 디지털 시스템의 설계를 위해서 PLD를 사용하게 되는데, 이것은 복잡한 논리함수를 하나의 집적회로로 프로그램할 수 있다는 장점이 있기 때문이다.PLD는 주로 AND 게이트 ... 디지털논리회로 실험예비 레포트한양대학교전자정보시스템전공 3학년실험9. PLD를 이용한 회로구성학 번2003040520성 명우 재 홍관련이론○ PLD란?프로그램이 가능한 논리장치 ... (PLD)는 프로그램이 가능한 전자퓨즈선으로 연결된 게이트들의 배열로 구성된 집적회로를 말한다. 따라서, 설계자는 설계를 위한 부울함수 또는 진리표를 이용하여 내부논리를 규정할 수
    리포트 | 4페이지 | 1,500원 | 등록일 2008.05.25
  • 홀소자를 이용한 저금통 동전 수 카운팅
    V, - 디지털 논리와 호환성이 있는 Open-collector 25mA 출력- 역전압 보호회로, -소형의 상용 영구자석으로 동작- 소형의 크기로 견고함, -고온에서 안정하며 자동 ... 명모델 및 사양(사진포함)수량7-Segment LED(HS-S1036A)274LS393174LS00(NAND게이트)174LS472A3144EU(Hall-Effect sensor ... 차 및 산업용으로 응용마) 회로도 : 홀센서를 이용한 카운터로서 홀센서에 논리를 입력하여 카운트를 하는 시스템입니다. 이 원리를 이용해서 돼지 저금통 구멍에 홀 센서를 부착
    리포트 | 4페이지 | 1,500원 | 등록일 2010.12.15
  • Flip Flop 예비보고서 플립플롭
    에도 RS 플립플롭과 마찬가지로 PR(preset)과 CLR(clear) 스위치를 삽입시킬 수 있다.4. 실험 순서(1) 디지털 실험기판 위에 7400 NAND 게이트를 이용 ... 하고 그 각각에 대하여 절차 (1)을 반복하여 표 1(b)에 기록하고 파형을 그림 1(b) 에 도시한다.(3) 7400 NAND 게이트를 이용하여 회로 (c)를 구성하고 데이터 스위치로 S, R, CLK의 논리 상태를 표 2와 같이 변화시키면서 오실로스코프로 Q와 ... 예비 보고서1. 실험제목Flip Flop2. 목적순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK 주종 플립플롭 등을 대상으로해 동작 원리를 살펴보고 전반적인 이해
    리포트 | 3페이지 | 1,000원 | 등록일 2009.03.27
  • 덧셈기 밸셈기
    디지털 시스템 설계덧셈기/뺄셈기 구현1. 실험목표- 조합회로에서 가장 기본이 되는 덧셈기 소자를 이용해서 4bit 덧셈기/뺄셈기 회로 구현- 기본소자를 이용하여 조합회로 설계능력 ... 위해서는 반가산기와 전가산기에 대해서 알아야 한다.□ 반가산기반가산기 회로는 아래와 같다a) 반가산기EX-OR 게이트와 AND 게이트를 한 개씩 사용한 회로이다. 이 회로의 SUM ... 이 회로에서 조금 응용하면 4bit 덧셈기/뺄셈기도 만들 수 있다.d) 4bit 덧셈기/뺄셈기위의 회로는 입력부분에 EX-OR 게이트를 연결하여 구현한 4bit 덧셈기/뺄셈기이
    리포트 | 6페이지 | 1,500원 | 등록일 2010.04.20
  • 디지털공학실험 17장 J-K 플립-플롭(예비)
    -R 플립-플롭과 혼돈을 피하기 위한 것이다.논리 게이트에서 입력이 출력에 영향을 미치기까지는 어느 정도 시간이 요구된다. 이 시간을 전파지연시간이라 부르며(propagation ... delay time), 논리 게이트의 계열에 따라 다르다. J-K 플립-플롭의 지연시간에 대해서는 심층 탐구에서 좀 더 상세히 알아 볼 것이다. 입력 데이터가 정확한 레벨에 도달하기 ... (toggle)이라 부르는 새로운 모드로 대치한 부가적인 논리를 가지고 있다. 토글이란 플립-플롭으로 하여금 상태를 현재 상태의 반대로 변환시키는 것을 의미한다. 이것은 마치 문
    리포트 | 7페이지 | 2,500원 | 등록일 2010.04.06
  • [디지털공학] 디지털 부호(Digital Codes)와 논리 케이트(Logic gate)
    {Hongik University{{{{{Communication & Signal Processing LAB.디지털 부호(Digital Codes)와 논리 케이트(Logic ... 조합 : N=2n{A BX0 00 11 01 10001ㆍ 논리 연산두 입력 AND게이트에서, X가 High이면 입력 A와 B 모두 High이다. X가 Low 이면 A와 B중 하나 ... 가 Low 이거나 둘 모두 Low이다.ㆍ펄스 연산{ㆍ AND 게이트논리 표현 - 곱셈 연산과 동일{{AㆍB = X0ㆍ0 = 00ㆍ1 = 01ㆍ0 = 01ㆍ1 = 1{rm X=AB
    리포트 | 48페이지 | 1,500원 | 등록일 2002.04.20
  • 쉬프트 레지스터 예비보고서
    로도 사용할 수 있다.레지스터는 디지털 시스템에서 매우 중요한 논리블럭이다. 쉬프트 레지스터는 플립플롭을 직렬로 접속하여 만들 수 있고 각 플립플롭의 출력은 다음 단 플립플롭에 접속 ... 가면서 계수회로의 상태표를 작성하라. 주기성이 나타날 때까지 실험하라.회로도시뮬 결과시뮬해석실험4번의 경우도 앞서 실험한 것들과 같이 쉬프트 레지스터에 관한 회로로써 AND게이트
    리포트 | 10페이지 | 1,000원 | 등록일 2014.06.03
  • 전자회로실험 예비 레포트 #6 -MOSFET의 특성
    수 있고 제조 공정이 간단해서 MOSFET만으로 디지털 논리 기능과 메모리 기능을 실현할 수 있다.② 전류 전도를 위한 채널의 형성 : NMOS 트랜지스터의 경우에는, 게이트 ... 가 소스에 대해서 양 전위를 가지고 있다면 자유 정공들을 채널 영역으로부터 밀어낸다. 이러한 정공들이 있던 자리에는 캐리어-공핍 영역이 남게 된다. 이때 양의 게이트 전압은 전자 ... 들을 n+소스 및 드레인 영역으로부터 채널 영역으로 끌어당기게 되고, 충분한 전자들이 게이트 아래의 기판 표면 근처에 축적되면서 n영역이 만들어져 소스와 드레인 사이를 전기적으로 연결
    리포트 | 5페이지 | 3,000원 | 등록일 2010.01.29 | 수정일 2023.06.21
  • 4bit Timing Signal Generator
    . Widmer, Gregory L.Moss5. 디지털 논리와 컴퓨터 설계 M.Morris Mano, Charles R.Kime, 2008 ... Digital Logic CircuitReport : 4bit Timing Signal Generator박선우 교수님제출일자 : 2009. 11. 17(水)2005890010 ... 도록 설계하였다.그 후 그 Counter 설계를 마친 후 AND 게이트 3개와 OR 게이트 1개 씩을 이용하여 각각에 D플립플롭에 들어가게 만들었다. 그 후 Load와 Counter 상태
    리포트 | 7페이지 | 1,000원 | 등록일 2009.12.03
  • 실험(1) 멀티플렉서 결과보고서
    데이터~중에서 선택신호에 의해서 지정되는 데이터 하나만 출력 데이터로 선택된다.그림 4-to-1 논리회로원리를 살펴보면,과 데이터 신호를 AND 게이트를 사용하여 input ... . Data input은 각각의 Data output과 연결된 AND 게이트에 연결되어 Data output을 결정하게 된다.그림 demultiplexer 논리 회로용도로는 FM ... 으로 주었다.를 조절하여 AND 게이트의 결과 값이 0혹은 1이 되도록 한다. 그걸 다시 OR 게이트로 묶어 결과값를 얻는 것이다.멀티플렉서는 주로 원격지에 위치한 다수, 즉 여러 대
    리포트 | 5페이지 | 1,500원 | 등록일 2009.05.25
  • 디지털공학실험 플립플롭 예비보고서
    표4.실험순서(1) 디지털 실험기판 위에 7400 NAND 게이트를 이용하여 RS flip-flop 회로 (a)를 구성하고 데이터 스위치로 S, R 의 논리 상태를 표 1과 같이 ... ) 7400 NAND 게이트를 이용하여 회로 (c)를 구성하고 데이터 스위치로 S, R, CLK의 논리 상태를 표 2와 같이 변화시키면서 오실로스코프로 Q와의 논리상태를 확인하여 표 ... 2에 기록한다.(4) 7400 NAND 게이트와 7401 NAND 게이트를 이용하여 회로 (d)를 구성하고 데이터 스위치로 S, R, CLK, PR, CLR의 논리상태를 표 3
    리포트 | 4페이지 | 1,000원 | 등록일 2009.03.27
  • AND, OR, NOT 게이트의 동작
    .2. 이론논리 게이트디지털 회로를 구성하는데 가장 기본이 되는 요소이다. 논리 게이트들은 입력신호의 상태에 따라 하나의 출력 신호를 갖는다. 이때 입력과 출력 신호는 전압이 ... 게이트를 사용하여 함수를 구현할 수 있다. 디지털 논리는 세 개의 AND 게이트와 두 개의 OR 게이트로 구성한다. TTL 7408과 7432를 사용하여 그림과 같은 회로를 구성 ... 에 가까운 높은 상태인 High(이하 1)이거나 전압이에 가까운 낮은 상태인 Low(이하 0)이다.(1) AND 게이트- AND 게이트는 모든 논리 기능을 형성하기 위해 조합될 수 있
    리포트 | 7페이지 | 1,000원 | 등록일 2008.04.15
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 28일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:36 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감