• 통큰쿠폰이벤트-통합
  • 통합검색(2,162)
  • 리포트(2,010)
  • 시험자료(75)
  • 자기소개서(50)
  • 방송통신대(22)
  • 논문(3)
  • 서식(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"조합논리회로" 검색결과 1,201-1,220 / 2,162건

  • 디지털 회로실험 예비 레포트 플립플롭에 대한 이론적인 레포트 입니다.
    나 CPU 캐시, 레지스터를 구성하는 기본 회로중 하나이다. 조합 회로를 단순하게 하여 조합 논리를 실현하는 회로가 아니고, 입력에 대하여 지연된 하나의 출력을 입력에 피드백 하 ... (SRAM)이라고 부른다.- 간단히 요약하자면 우리가 흔히 쓰는 메모리를 구성하는 기본 회로이다.- 조합논리회로와는 달리 정보를 저장할 수 있다는 것이 가장 큰 특징.- 종류 ... 는 것으로 정보를 보관 유지하는데 사용하는 특징이 있다. 이것을 조합 회로에서 일반적으로 음의 성질로 여겨지는 입력 신호에 대한 출력 신호의 지연을 피드백, 루프를 구성하는 것
    리포트 | 4페이지 | 1,000원 | 등록일 2010.04.17
  • 예비
    으면 출력값은 ‘0’ 값을 갖는다. 따라서, 회로조합에 의해논리곱(AND), 논리합(OR), 논리 부정(NOT)의 3가지를 모두 실현할 수 있으므로만능 논리 요소라고도 한다 이 논리 ... ' + B') = A'B + AB'나. 반가산기와 반감산기1) 반가산기반가산기(반덧셈기)는 디지털 회로내에서 두 값을 덧셈하기 위해 사용되는 논리 회로이다. 반가산기(반덧셈기)는 2 ... 수를 만들어 내는 논리회로 이다. 두 입력을 X(빼임수), Y(뺄수), 출력을 D(차), B(내림수)라 하면 아래과 같은 진리표에 의해 그 관계가 정의된다.입력 값출력 값ABB
    리포트 | 9페이지 | 1,000원 | 등록일 2011.03.28
  • 디지털 게이트의 전기적 특성
    회로의 입출력의 상태가 HIGH나 LOW만으로 표현되는 소자들로 구성되며, 이러한 디지털 회로논리동작은 부울대수의 기본연산인 AND, OR 및 NOT 연산을 사용하여 표현 될 수 ... 있다. 기본 논리동작을 수행하도록 다이오드, 트랜지스터, 저항들의 소자를 사용하여 구성한 디지털회로논리게이트라 하며, 기본 논리 게이트에는 AND, OR 및 NOT게이트가 있 ... )에서 첫글자를 따온 말이다. 디지털 회로에서 사용되는 각종 논리용 소자중에서, 입력을 트랜지스터로 받아들이고, 출력 또한 트랜지스터인 소자를 말한다. 표준TTL, 고속TTL(H
    리포트 | 8페이지 | 1,500원 | 등록일 2010.07.14
  • 레지스터 실험 예비보고서
    로 가는 것은 확률적으로 적다.그림 SEQ 그림 \* ARABIC 3. 링 카운터의 논리회로, 출력 파형도그러므로 클록펄스가 공급되기 이전에 카운터를 요구하는 초기 상태로 사전 조절 ... 은 클펄스를 인가하여 출력된 신호값은 표 12-1에 나타내고, 동작 특성은 그림 12-3의 타이밍도에 나타낸다.① 논리회로 실험장치 또는 전원공급기의 공급전압을 DC +5[V]로 설정 ... 한다.② 논리회로 실험장치 또는 브레드보드에 IC를 부착하고, 단선을 사용하여 14번핀에Vcc(+5[V]) 전원을 연결하고, 7번 핀은 접지(0[V])를 한다.③ 아래 그림과같이 각 소자
    리포트 | 7페이지 | 1,000원 | 등록일 2011.09.16
  • 전자계산기 구조
    동작을 수행하는 논리소자들을 사용하여 구성된 전자회로.1. 논리회로의 분류1) 조합논리회로(Combinational logic circuit)― 회로의 출력 값이 입력 값에 의해서 ... 전자계산기구조제1장 논리회로자격증 전문학원하얀 컴퓨터 학원제1장 논리회로(Logic Circuit)― 2진 정보를 기반으로 AND, OR, NOT 등과 같은 논리 연산에 따라 ... 만 정해지는 논리회로로서 기억능력이 없다. (반가산기, 전가산기, 디코더, 엔코더, 멀티플렉서, 디멀티플렉서)2) 순서논리회로(Sequential logic circuit)― 회로
    시험자료 | 16페이지 | 1,500원 | 등록일 2011.03.24
  • 실험3. 가산기와 감산기 예비보고서
    관찰을 바탕으로 카노맵을 이용하여 아래과 같은 전가산기의 부울 함수와 조합 회로를 구할 수 있다.000111100010111010000111100001010111(3) 이론의 반 ... 감산기의 진리표를 참고하여 부울 함수를 구하고 논리 회로를 구성하시오.INPUTOUTPUT00000111101011000100111001000110(4) 이론의 전감산기의 진리표 ... 를 참고하여 카노맵을 통해 부울 함수를 구하고 논리 회로를 구성하시오.INPUTOUTPUT
    리포트 | 5페이지 | 3,000원 | 등록일 2011.01.11
  • 4-5장 논리게이트 예비보고서
    값은 변하지 않으나 전류값만 증폭되는 버퍼(Buffer)가 있다.논리회로의 입력이나 출력은 그림 2-1과 같이 논리 0 또는 논리 1로 표현한다.논리 0과 논리 1은 다음 표 ... 다. Vcc와 접지를 해당 핀에 연결하라. 가능한 모든 입력의 조합을 연결하여 NAND 게이트와 NOR 게이트 각각 하나씩 테스트하라.(논리 1은 1KΩ의 직렬저항을 통해 연결 ... 하고, 논리 0은 접지에 직접 연결하라.출력전압 측정에는 디지털 멀티미터를 사용하라.)2. 아래 그림과 같이 회로를 구성하라.입력에 0과 1을 연결하고 각 경우의 출력전압을 측정하라
    리포트 | 5페이지 | 2,500원 | 등록일 2010.03.15
  • 카운터 예비와 결과
    1)실험제목 : 응용논리회로: 카운터2)목적조합논리회로와 순서논리회로에 대한 대표적인 응용회로인 카운터에 관해서 그 동작 특성을 실현한다. 구체적으로, 카운트-업(count-up ... 을 연결한 회로이며, 카운터회로에서는 주어진 플립플롭에 대하여 서로 다른 출력상태의 수가 최대가 되도록 회로를 연결한다. 또 입력 펄스에 대하여 출력상태가 규칙적으로 변한다.플립
    리포트 | 9페이지 | 2,500원 | 등록일 2010.06.27
  • 플립플롭에 대하여
    를 기억할 수 있는 기본적인 논리 게이트를 조합시킨 기억소자이다. 이 회로는 외부에서 주어진 입력 조건에 따라 1이나 0으로 정해진다. 그리고 새로운 조건이 주어질 때까지 출력 상태 ... )D플립플롭4)T플립플롭5. 플립플롭의 응용6. 참고 문헌1. 플립플롭이란?‘간단히 말하자면 클록 펄스에 의해서 출력이 결정되는 논리회로도이다.’컴퓨터 시스템의 주요기능으로 연산 ... -플립플롭의 특징플립플롭은 내부가 논리 회로로 구성되어 있기 때문에 논리 회로에 준하는 빠른 동작속도를 얻을 수 있다. 예시로 컴퓨터의 기억장치를 구성하는 회로에서 주로 사용
    리포트 | 30페이지 | 3,000원 | 등록일 2011.01.15
  • 디지털 갑종지도안
    ) XOR연산, 이와 관계된 논리 게이트의 동작원리를 이해하고, 실제IC를 이용하여 논리 회로를 구성하고, 측정 할 수 있다.5) 단원 선정 이유컴퓨터는 인간의 사고방식과 지식표현의 방법 ... 을 모방하는 시스템이라 할 수 있다. 그래서 학생들이 불대수가 인간의 지식이나 사고 과정의 논리를 수학적으로 해석하는 이론이었으며, 이를 디지털 논리회로에 적용한 것임을 이해 ... 하고, 관계된 기본 논리게이트의 동작을 이해하여 진리표를 작성할 수 있도록 교육한다. 또한 이를 바탕으로 실제논리회로를 구성하여 측정할 수 있도록 교육할 수 있도록 하는 것이 이 대단원
    리포트 | 24페이지 | 4,000원 | 등록일 2011.05.31
  • [의예과 독후감] 세포의 반란
    되었고, 우라늄 광산에서 일하는 사람은 폐암, X선에 많이 노출되는 사람들은 피부암과 백혈병이 많이 걸린다는 사실이 알려졌다. 이들을 조합해본 결과, 굴뚝에서 나오는 콜타르, 담배, X선 ... 로서 자신이 보유한 src유전자를 세포에 삽입하여 세포가 끊임없는 복제의 회로에 빠지게 한다. 이 src유전자가 암유전자이다. src유전자는 정상 세포 안에도 비활성 상태로 존재 ... 활성화시킨다. 논리적으로 이 유전자에 결함이 생겼을 때 ras단백질이 과다 작용하여 세포가 암세포의 길을 걷게 되는 것은 말이 된다.정상 세포가 암세포로 탈바꿈하기 위해서는 반드시
    리포트 | 5페이지 | 1,500원 | 등록일 2016.09.04 | 수정일 2021.02.04
  • 반가산기(Half Adder)와 전가산기(Full Adder)의 설계
    를 출력하는 조합회로이다. 논리회로 시간에 배웠던 가산기(전가산기,반가산기 포함)을 실제로 코딩 후 시뮬레이션을 통하여 이론 값을 재확인하였다. 저번 주 실습으로 자료흐름 ... 해 본다. 반가산기란 1비트의 2진수를 2개 더하는 논리회로이다. VHDL로 구현 후 Test Bench로 Simulation시켜 결과가 바르게 나오는지 확인한다. 실습으로는 반가산기 ... 를 토대로 전가산기(Full Adder)를 VHDL로 구현한다. 전가산기란 1비트의 2진수를 3개 더하는 논리회로이다. VHDL로 구현 후 Test Module, Test
    리포트 | 13페이지 | 1,500원 | 등록일 2010.06.24
  • 자동화실험
    되었는데, 그 대표적인 예가 PLC (Programmable Logic Controller)입니다.간단한 논리회로(AND, OR, NOT, NOR, NAND등)로부터, 거의 모든 FA공정 ... 타이머- 시간 지연 회로로 접점이 일정한 시간만큼 늦게 개폐 되는 장치- 인위적으로 일정한 시간을 유지하는 것으로 스위치와 계전기가 조합된 기능1-2 PLC의 장점기존의 릴레이 ... 되어 왔다.2. 실험 목표총 5가지의 실험을 통해 자동화 시스템을 알아보는 것으로 3가지 실험은 회로를 직접연결해서 하는 고전적인 실험이고 2가지 실험(실린더)은 PLC를 이용한 현대
    리포트 | 11페이지 | 2,500원 | 등록일 2012.04.30
  • 판매자 표지 자료 표지
    기초전자 실험 1학기 기말과제
    들이 결합되는 네 가지 조합에 대하여 논리곱과 동일한 결과를 출력하는 회로. HYPERLINK "javascript:self.close();" OR Gate입력단자가 A, B 두 개 ... 일 때, 이들이 결합되는 네 가지 조합에 대하여 논리합과 동일한 결과를 출력하는 회로. HYPERLINK "javascript:self.close();" NAND Gate, NOR ... 를 얻게 된다. 정밀한 장비에서는 RIPPLE전압이 치명적인 영향을 주기 때문에 복잡한 평활회로를 필요로 하게 된다.논리 GateAND Gate입력 단자가 A, B 두 개일 때, 이
    리포트 | 7페이지 | 1,500원 | 등록일 2010.10.19
  • 디지털공학실험 12장 멀티플렉서를 이용한 조합논리 (예비)
    12멀티플렉서를 이용한 조합논리■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 얼티플렉서를 이용한, 비교기 및 패리티 발생기 회로의 구성 및 시험● N-입력 ... )는 디지털 논리에서 널리 응용되고 있다. MUX의 한가지 유용한 응용은 진리표로부터 직접 조합논리 함수를 구현하는 것이다. 예를 들어 실험 11에서는 그림 12-2(A)의 진리표로 정의 ... -3(B)에 개념적으로 나타내었다. 이 회로는 그림 12-2(B)의 회로보다 간단하나 동일한 기능을 한다.이번 실험에서는 8:1 MUX 하나를 이용하여 4-입력 진리표(16개 조합
    리포트 | 9페이지 | 2,500원 | 등록일 2010.04.06
  • 7세그먼트에 관한 보고서
    )으로 나눌 수 있다. 이 2가지 방식 중에는 어느 것을 사용할 것인가 하는 문제는 7세그먼트 LED를 제어하는 회로의 출력단 데이터 논리상태나 각 세그먼트를 점등하기 위한 스위칭 소자 ... 되어 있다. 이 디코더의 논리는 하나 이상의 입력조합에 의한 출력이 이루어지므로 앞의 것보다 매우 복잡하다. 예를 들어 e세그먼트는 0,2,6,8의 숫자를 표시할 때 이것은 0000 ... 한 소자 2개를 사용한다.7세그먼트 LED는 각 세그먼트를 구성하는 LED의 회로구성에 따라 공통 애노드형(common anode)과 공통 캐소드형(common cathode
    리포트 | 8페이지 | 1,000원 | 등록일 2011.06.24
  • TTL/NOR 게이트의 정의와 동작
    를 늘리면 된다.(a) 입력에 저전압 공급(b) 입력에 고전압 공급3. TTL의 논리레벨-디지털 회로에 있어서 신호는 HIGH 레벨이나 LOW레벨의 조합으로 구성되어 있다.( 이하 H ... 과 같은 내역으로 학습한다.①TTL 게이트의 동작②TTL 게이트의 부하법의 결정③논리 1과 0의 레벨정의④TTL 게이트의 잡음내력⑤정논리와 부논리의 비교⑥TTL의 동작전환 속도 ... 되어 현재 가장 많이 사용되는 디 지털 집적회로이며, TTL 게이트의 여덟가지 종류의 이름과 특성 및 전파 지연 시간과 전력 소모 등이 아래 표에 표시되어 있다. TTL의 종류는 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2011.06.13
  • 디지털공학실험 5장 논리게이트-2(예비)
    대로 가능한 모든 입력의 조합을 연결하여 7432의 OR 게이트 하나를 테스트하라. 논리 1은 1K의 직렬저항을 통해 연결하고, 논리 0은 접지에 직접 연결하라. 표 5-2에 논리 ... . 이 실험순서에서는 OR 게이트와 XOR 게이트의 조합을 사용하는 회로를 테스트하고 이 회로에 대한 진리표를 완성해 본다. 이 회로의 목적은 XOR 게이트의 선택적 반전 기능 ... 5논리 게이트 - 2■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 실험을 통한 OR 및 XOR의 진리표 작성● 펄스 파형을 이용한 OR 및 XOR 논리 게이트
    리포트 | 9페이지 | 2,500원 | 등록일 2010.04.06
  • 디지털공학실험 7장 부울의 법칙 및 드모르간의 정리(예비)
    로 출력 논리를 확인하여 표 7-5를 완성하라.2. 그림 7-6의 회로를 구성하라, 보고서의 표 7-6 진리표에 나열된 대로 해당 스위치들을 단락시켜 가며 입력 변수의 조합을 테스트 ... 에서 구성하는 회로에서는 CMOS 논리를 사용한가, IC에 정전기로 인한 손상이 발생하지 않도록 참고문헌의 주의 항을 따르기 바란다,■ 실험 순서1. 그림 7-1의 회로를 구성하라 ... 을 완성하라.■ 심층 탐구1. 그림 7-5의 회로를 구성하라, 보고서 표 7-5 진리표에 나열된 대로 해당 스위치들을 단락시켜 가며 입력 변수의 조합들을 테스트하라. LED의 상태
    리포트 | 19페이지 | 2,500원 | 등록일 2010.04.06
  • 고등학교> 디지털논리회로 논리게이트 지도안(갑종 지도안 5단계)
    이론과 이를 이용한 디지털 회로의 설계 등의 기술을 익힐 수 있도록 구성된 이론?실습 통합 과목이다. 본 교재는 불 대수 등 디지털 논리 기초 이론을 바탕으로 조합 논리 회로와 순서 ... 해할 수 있도록 지도한다.- 논리회로에서의 기본 게이트의 동작과 불 대수와의 관계를 알고 진리표를 작성할 수 있도록 지도한다.- 기타 논리 게이트를 조합한 NAND, NOR ... 여 설명할 수 있다.(2) 논리 회로에서의 기본 게이트의 동작과 볼 대수와의 관계를 알고, 이를 설명할 수 있다.2) 불 대수와 기타 논리 게이트(1) 기본 논리 게이트를 조합
    리포트 | 43페이지 | 1,000원 | 등록일 2010.05.22 | 수정일 2019.10.17
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 22일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:03 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감