• 통합검색(8,871)
  • 리포트(8,382)
  • 자기소개서(340)
  • 논문(87)
  • 시험자료(41)
  • 방송통신대(13)
  • 이력서(3)
  • ppt테마(3)
  • 서식(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털회로실험" 검색결과 1,001-1,020 / 8,871건

  • [중앙대전기회로설계실습] A+ 설계 실습 4 Thevenin 등가회로 설계 예비 보고서
    : 20㏀, 2W급 2개3. 설계실습 계획서그림 1과 같이 RL이 부하인 브리지회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려한다.3.1 브리지회로에서R_{ L ... 의 값을 갖는다.3.3(a) Thevenin 등가회로실험적으로 구하려고 한다. VTh를 구하는 실험회로를 설계하고 실험절차를 설명하라. 전압계(DMM)의 위치를 명시하라1 ... 을 빨간색 리드선, 오른쪽에 해당하는 부분을 검정색 리드선을 연결하여 측정한다.(b)R _{Th}를 구하는 실험회로를 설계하고 실험절차를 설명하라. 저항계(DMM)의 위치를 명시하라
    리포트 | 5페이지 | 1,000원 | 등록일 2021.05.26 | 수정일 2022.03.07
  • 판매자 표지 자료 표지
    An introduction to signal processing techniques_예비보고서
    을 적용하여 신호 대 잡음 비 값을 향상시킨다. 4. 시약 및 기구 PC, python-smooth program 5. 실험방법 Ⅰ. Digital Filtering by Using ... Smoothing Techniques Python-smooth program을 사용하여 digital filtering을 하는 실험이다. PC를 켜고 window를 실행시킨 후 ... 예비보고서 1. 실험일자 2024. 03. 11 2. 실험제목 An introduction to signal processing techniques 3. 실험목적 Ensemble
    리포트 | 11페이지 | 2,500원 | 등록일 2025.02.05 | 수정일 2025.05.13
  • 판매자 표지 자료 표지
    [전자공학응용실험] 아날로그 디지털 변환기(ADC) 결과레포트
    results예비레포트의 2bit 회로에서 AC 신호를 실험에서 진행했던 대로 10kHZ와 400kHz로 나눠서 진행했다. 이 중 400kHz는 A0가 제대로 나오는 최대 동작 주파수이 ... 다.이는 실험으로 확인한 결과이며 Simulation에서도 마찬가지로 확인이 되었다.3. Discussions이번 실험에서는 아날로그-디지털 변환기의 동작과 성능을 평가하는 여러 ... 아날로그 - 디지털 변환기1. Experimental Results2. Comparison of experimental, theoretical, and simulated
    리포트 | 3페이지 | 2,000원 | 등록일 2022.12.19
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서4
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험4 ... 을 출력하는 것을 위의 실험으로 다시 한 번 확인하였다.? 회로의 물리적 한계상 지연시간은 피할 수 없는 현상이었다. 반도체 소자를 더 정밀히 만들거나, 거치는 게이트의 수를 줄이는 것 ... 하아가 우리는 8x1 멀티플렉서의 경우 셀렉터가 3개가 필요함을 알 수 유추할 수 있다. 두 번째 실험은 4x1 멀티플렉서 IC인 74HC153을 이용해 회로를 구성하여 첫 번
    리포트 | 9페이지 | 1,000원 | 등록일 2021.10.24
  • 9. 4-bit Adder 회로 설계 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 9 결과보고서-4-bit Adder 회로 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :9-4. 설계실습 내용 및 분석9-4-1 ... *************00110110010101011100111111실험영상에서는 Inveter와 AND, OR Gate를 이용한 전가산기를 구현하지 않아 표만 작성하였다.9-4-2 설계한 전가산기 회로의 구현(XOR ... 에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.이번 실험은 전가산기를 XOR gate로 이루어진 것과 Inverter, AND, OR gate로 이루어진 두가지 회로
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.07
  • 판매자 표지 자료 표지
    건국대학교 전기전자기초실험2 트랜지스터2 예비레포트 결과레포트
    전기전자기초실험2 결과보고서 – 트랜지스터 2학번이름이론학습트랜지스터 증폭 회로 종류에 대해 조사하시오.양극성 트랜지스터 증폭 회로고전압 신호,전류를 증폭할 때 사용공통 증폭 ... 회로이미터, 베이스, 컬렉터 중 하나가 공통으로 연결스위치 증폭 회로트랜지스터를 스위치로 사용, 디지털 신호를 증폭한다트랜지스터 공통 이미터 증폭기 회로에서 바이어스 방법에 대해 ... 바이어스그림 1-2 NPN 트랜지스터 바이어스모의실험을 위하여 구성한 LTspice의 회로 사진을 첨부한다.그림 1-1 회로를 구성하고 아래의 표에 맞추어 전압을 인가한 후 전류
    리포트 | 13페이지 | 4,500원 | 등록일 2024.12.26
  • 키르히호프 법칙
    (Apparatus & Procedure)-실험장비 : 전원공급기, 디지털멀티미터, 브레드보드, 저항3개, 리드선-실험 절차:① 아래의 실험 회로를 보고 E1=6V, E2=9V // E1 ... =10V, E2=10V의 경우 I1,I2,I3,V1,V2,,V3을 계산하고 그 값들이 키르히호프 제1법칙,제2법칙이 성립함을 확인한후 이론값을 각각 기재하라② 실험 회로를 결선하라 ... 키르히호프의 법칙Ⅰ. 개요 (Introduction)1. 키르히호프 제 1법칙(전류법칙)과 제2법칙(전압법칙)을 이해한다.2. 키르히호프의 법칙을 실험을 통해 증명한다.Ⅱ. 이론
    리포트 | 3페이지 | 1,000원 | 등록일 2020.11.30
  • 서울시립대 전전설2 결과레포트 2주차 A+
    ombinational한 논리 회로를 만들어 본다.실험 이론디지털 논리 회로의 종류: combinational, se벼두샤미. 조합회로와 달리 순차회로는 feedback기능이 있다. 따라서 ... 1. Design with TTL Gates서론실험 목적TTL 게이트를 이용해 디지털 설계를 해 본다. OR, 턖, AND 소자를 이용해 반가산기와 전가산기를 c ... 과 입출력 소자를 연결하여 디지털 논리 회로(조합)를 구현할 수 있었다. 스위치의 0과 1은 직관적인 것과 반대이므로 주의해야 한다. TTL 칩 중 7486, 7408, 7432
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.22
  • 7장 순차논리회로 설계 및 구현(1) 결과
    디지털공학실험 ? 7장, 순차논리회로 설계 및 구현(1) 결과 보고서◈ 실험 결과 및 검토가. 그림 7-9의 회로를 설계하고 다음의 천이표를 완성하라.☞ 그림 7-9 상태도를 보 ... 을 구하고 그 식을 통해 D플립플롭으로 회로를 설계한 뒤, 그 회로를 브레드보드에 구성하여 결과값을 얻는 복잡하고 어려운 실험이었다. 디지털공학 수업을 듣지 않았더라면 실험을 시작 ... ABXABLLLLLLLHLHLHLLLLHHHHHLLLLHLHHLHHLLLHHHHL☞ 상태도를 보고 그려본 천이표와 실험 결과값이 일치함을 알 수 있었다.※ 처음에 회로를 꾸민 후 전원을 인가하고 상태의 초기
    리포트 | 4페이지 | 1,000원 | 등록일 2021.01.06
  • 전자회로실험 과탑 A+ 예비 보고서 (실험 11 공통 소오스 증폭기)
    - DC 파워 서플라이- 디지털 멀티미터- 오실로스코프- 함수 발생기- 2N7000(NMOS) (1개)- 저항- 커패시터3 회로의 이론적 해석공통 소오스 증폭기 회로(실험회로 1 ... 에 서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고,소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음,실험을 통하여 동작을 확인하고자 한다.2 실험 기자재 및 부품 ... 스 증폭기 회로(실험회로 2)R_1, R_2, R_S는 게이트에 적절한 바이어스 전압을 제공해 MOSFET이 활성 영역(포화 영역)에서 동작하도록 한다. 이를 통해 안정적인 전류 I_D
    리포트 | 12페이지 | 1,500원 | 등록일 2024.12.19
  • 정실, 정보통신기초설계실습2 4주차 예비보고서, 결과보고서 인하대
    1. 실험 제목 : Boolean Algebra와 드모르간의 법칙, 카르노맵2. 실험 목적 : Boolean Algebra와 드모르간의 법칙을 이용해 논리회로를 설계한다.3 ... algebra의 경우 0과 1 혹은 low와 high 처럼 오로지 두가지의 state로만 대수적인 관계를 논한다.Boolean algebra는 디지털 시스템이나 논리회로설계 ... . 실험 이론 : 가. Boolean Algebra1) Boolean algebra는 algebra의 의미에서 알 수 있듯이 대수학이다. 일반적인 대수학과는 차이가 있는데 Boolean
    리포트 | 3페이지 | 1,500원 | 등록일 2021.08.31
  • 전자회로실험 과탑 A+ 예비 보고서 (실험 20 차동 증폭기 기초 실험)
    기자재 및 부품 - DC 파워 서플라이 - 디지털 멀티미터 - 오실로스코프 - 함수 발생기 - 2n7000(NMOS) (4개) - 저항 3 회로의 이론적 해석 정전류원 회로(실험 ... 예비 보고서 실험 20_차동 증폭기 기초 실험 과목 학과 학번 이름 1 실험 개요 차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(s ... 이어싱하거나 다단 증폭기의 각 단을 용이하게 커플링할 수 있으므로, 집적회로의 제작 공정이 좀더 용이하여 널리 사용되고 있다. 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작
    리포트 | 9페이지 | 1,500원 | 등록일 2024.12.19
  • 홍익대학교 전전 실험1 부호기 예비보고서
    표5. 실험 절차(1) 디지털 실험기판 위에 2-to-4 복호기 회로와 4-to-2 부호기 회로를 구성한 후, 이들을 회로도를 구성한다. 이로부터 복호기와 부호기의 동작을 측정 ... 적으로 조합논리회로와 순서논리회로로 구분된다. 조합논리회로실험에서 제시된 기본논리게이트들의 조합을 통해서 구성된 논리회로이고, 순서논리회로는 입력 에서는 조합논리회로에 관해서 실험 ... 하고, 순서논리회로는 다음 실험에서 다루도록 하겠다. 우선, 이 실험에서는 조합논리회로의 기본적인 예가 되는 복호기와 부호기에 관해서 실험하도록 한다.OR, AND, NOT 등 기본
    리포트 | 9페이지 | 2,000원 | 등록일 2020.12.25
  • 판매자 표지 자료 표지
    FSM회로 구현 예비레포트
    1. 실험 제목 [FPGA Board를 이용한 FSM 회로의 구현]2. 실험 목적-hardware description language(HDL)을 이해하고 그 사용방법을 익힌다. ... -FPGA 의 용도 및 기능을 파악하고 설계한 Digital IC를 검증하는 방법을 익힌다.3. 실험 장비Digilent Nexys4 FPGA Board, vivado design ... 과 전자 논리 회로를 설계하는 데에 쓰이는 수학적 모델이다. 간단히 '상태 기계'라고 부르기도 한다.유한 상태 기계는 유한한 개수의 상태를 가질 수 있는 오토마타, 즉 추상 기계라고
    리포트 | 5페이지 | 1,000원 | 등록일 2022.08.21
  • 판매자 표지 자료 표지
    [첨삭완료][보고서 점수 1등] 2021년 [전기회로설계실습 예비보고서 07] RC회로의 시정수 측정회로 및 방법 설계
    주기가 5tau , 한주기가 10tau 가 되도록 설정한다. 즉 주기는 100㎲로 설정하고 주파수는 10kHz가 되도록 한다.3.4(a) 실험 3.3의 회로에서 function ... 설계실습 계획서설계실습 7. RC회로의 시정수 측정회로 및 방법 설계본 설계실습 계획서는 제출 시 초안이 아닌 조교의 채점 후 피드백을 반영하여 수정한 보고서입니다. 채점 기준 ... 이 매우 높으셨던 조교님이셨습니다. 피드백은 빨간 글씨로 표기하였습니다. 참고하여 작성해주세요!1. 목적주어진 시정수를 갖는 RC회로를 설계하고 이를 측정하는 방법을 설계한다.2
    리포트 | 6페이지 | 1,500원 | 등록일 2022.09.20
  • 논리 게이트 및 부울 함수 구현 회로실험 예비보고서(고찰 포함)A+
    의 비교, 착오의 검출, 코드 변환 등에 쓰인다.부울 함수를 이용한 논리 회로의 구현부울 함수는 기본 게이트들을 사용하여 구현 할 수 있다.실험 준비물디지털 멀티 미터 1대전원 ... 었다.그래서 실험 목적 달성을 위해 회로 이론 전공 서적을 찾아 보았지만 회로 이론 전공서적에도 나와 있지 않아 기초 개념부터 찾아보고 차근차근 찾고 기초개념 외에 실험에 도움 ... 되는 이론과 정보를 숙지하고 공부하였다. 그렇게 부족한 논리 게이트와 부울 대수에 대하여 숙지하였다.회로 실험 서적에 나오는 이론들도 중요한내용과 실험 할 때 도움이 될 내용은 따로
    리포트 | 5페이지 | 1,500원 | 등록일 2022.11.14 | 수정일 2024.04.19
  • 14주차 Digital CMOS Circuit 예비보고서
    결 과 보 고 서학 과학 년학 번조성 명전자공학실험 제목Digital CMOS Circuit실험 목적MOSFET을 이용한 digital 회로를 설계하고 그 동작을 이해한다.실험 ... =LOWVOUT= LOW이 회로실험 1에서 설계한 NAND GATE의 출력에 단순히 inverter를 거치는 회로이므로 출력신호의 논리값은 실험1에서와 정확히 반대가 되는 것을 확인 ... =LOWVB=LOWVOUT= HIGH이 회로실험 2에서 설계한 NOR gate에 inverter만 cascading 하여 설계한 회로이므로 NOR GATE의 출력과 정확히 반대가 됨을 확인할 수 있다.TRUTH TABLE을 작성하면 다음과 같다.ABOUT000011101111
    리포트 | 9페이지 | 1,000원 | 등록일 2021.11.08
  • 판매자 표지 자료 표지
    전압 배율기 실험
    . 디지털 멀티미터, 아날로그 멀티미터, 브래드 보드, 각각의 저항리드선6.실 험 방 법일단 아날로그 멀티미터의 내부저항을 디지털 멀티미터로 측정합니다. 그 후 회로도와 같이 멀티밀 ... 1.실 험 제 목 : 전압 배율기 실험2.실 험 목 적전압계의 측정 범위 확대를 위한 전압 배율기의 원리를 익히고 실제 배율기 실험을 진행 하여 이론값과 측정값을 비교해보고 오차 ... 를 구해봅니다.3.실 험 이 론직렬 회로의 경우 저항값에 따라 그 소자에 걸리는 전압이 달라지므로 이것을 이용하여 적당한 조정 전압을 얻을 수 있습니다.내부저항 R1을 가지는 전압
    리포트 | 2페이지 | 1,500원 | 등록일 2022.09.30
  • 연세대 전기전자공학과 편입 학업계획서 (최초합)
    에서는 기초전기회로, 디지털공학, 신호 및 시스템 등의 전공 기초 과목을 수강하며 해당 분야에 대한 학문적 기반을 쌓았습니다. 특히 캡스톤디자인 과목에서는 팀원들과 함께 ‘아두이노 ... 화하는 방향으로 회로를 설계하고 테스트하는 과정에서 수차례의 실패를 경험했던 것이겠습니다. 하지만 팀원들과의 긴밀한 피드백, 실험 데이터 분석을 통해 결국 최적화된 회로 구성 ... 는 ‘과학 체험 캠프’에 참여하였습니다. 전기와 자기장을 주제로 간단한 자석 실험과 LED 회로 만들기를 지도했는데, 아이들이 전류의 흐름과 회로 구성의 원리를 직접 체험하고 즐거워하
    자기소개서 | 4페이지 | 4,000원 | 등록일 2025.07.11
  • 판매자 표지 자료 표지
    [디지털공학개론] 아래의 POS형 부울 함수들에 대한 카르노 맵을 작성하세요. 단, 맵에는 '0'으로 채워지는 셀들만 표시하세요.
    과 성능을 향상시키는 데 중요한 역할을 한다. IV. 참고문헌 변인수, 배영옥. 디지털공학 개론. 동일출판사, 2015. 변인수. 디지털공학 개론. 동일출판사, 2014. 박민식, 이강승. 디지털 논리 회로 (이론, 실험, 시뮬레이션). 기한재, 2024. ... ) = x(y'+z') 5. 시사점 III. 결론 IV. 참고문헌 I. 서론 디지털 시스템 설계에서 부울 대수는 논리 회로를 분석하고 설계하는 데 필수적인 도구로 사용된다. 부울 ... 에서 '0'으로 채워지는 셀들을 표시하여 함수를 간소화하는 과정을 상세하게 설명할 것이다. 카르노 맵을 통해 부울 함수를 시각화하고 간소화하는 과정은 디지털 논리 회로 설계에서 매우 중요
    리포트 | 6페이지 | 2,000원 | 등록일 2024.08.22 | 수정일 2024.09.03
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 14일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:21 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감