• 통합검색(6,538)
  • 리포트(6,400)
  • 자기소개서(60)
  • 시험자료(42)
  • 논문(31)
  • 서식(3)
  • 방송통신대(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"저항커패시터" 검색결과 981-1,000 / 6,538건

  • 판매자 표지 자료 표지
    실험 18_증폭기의 주파수 응답 특성 예비보고서
    파워 서플라이2. 디지털 멀티미터3. 오실로스코프4. 함수 발생기5. M2N7000(NMOS) (1개)6. 저항7. 커패시터8. FQP17P10(PMOS) (2개) (단 ... 소오스 증폭기의 회로이다.M _{1}과 M2 모두 포화 영역에서 동작을 해야 증폭기로서 사용 할 수 있고,M _{2}의 출력 저항r _{o}가 부하의 역할을 하게 된다([그림 17 ... 하는 출력 전류를 생성하는 역할을 하고,M _{1}의 트랜스컨덕턴스g _{m}이 전압 이득을 결정하게 된다.M _{2}의 출력 저항이 능동 부하 저항의 역할을 하고,M _{1}의 출력
    리포트 | 8페이지 | 1,500원 | 등록일 2023.01.31
  • (21년) 중앙대학교 전자전기공학부 전기회로설계실습 결과보고서 6. 계측장비 및 교류전원의 접지상태의 측정방법설계
    할 수 있었다. 이렇게 주파수가 커지면서 DMM에서의 오차율이 증가하는 이유는 DMM이 ACV모드로 측정할 때는 인풋임피던스의 구성이 1MΩ의 저항과 100pF의 커패시터가 병렬 ... %로 오차율도 점점 커졌는데 이 이유는 DMM이 ACV모드일 때는 인풋임피던스가 1MΩ의 저항과 100pF의 커패시터가 병렬로 연결되는 구조로 높은 주파수에서 커패시터의 임피던스 ... 하였다. DMM에서의 측정값을 토대로 계산한 결과 신호의 총 실효값은 2.086V로 오실로스코프에서의 실효값 2.11V에 대해 -1.14%의 오차를 가졌다. FG와 두 개의 저항
    리포트 | 13페이지 | 1,000원 | 등록일 2022.08.22 | 수정일 2022.09.06
  • 5주차-설계 결과 - Regulator 설계
    => 커패시터 100uF, 저항 15kOMEGA , 2.2kOMEGA 소자를 이용해서 시뮬레이션을 한 결과, 7.5651V가 나오는 것을 확인할 수 있었습니다.3. 완성된 모습입력파형 출력 ... 습니다. 우선, 피스파이스 시뮬레이션을 이용하여 regulator회로를 커패시터 100uF, 저항 15kOMEGA , 2.2kOMEGA 소자로 구성하여 약 7.5V의 결과 값이 나오
    리포트 | 2페이지 | 1,500원 | 등록일 2020.10.02
  • 판매자 표지 자료 표지
    2025년상반기 SK하이닉스 대졸신입공채 면접예상문제(총60문제)및해답
    (Atomic Layer Deposition) 공정의 장점을 설명하고, DRAM 커패시터 제작에 ALD가 필수적인 이유를 설명하시오.해답:ALD 장점:원자층 단위의 정밀한 박막 증착 가능 ... 균일한 두께 및 우수한 단차 피복성낮은 온도에서 증착 가능DRAM 커패시터: 3차원 구조로 매우 복잡하며, 균일한 박막 형성이 필수적이다. ALD는 이러한 요구 조건을 충족 ... 전송에 적합한 본딩 와이어를 선택하는 기준을 제시하시오.해답:종류: 금(Au), 구리(Cu), 은(Ag) 와이어기준: 낮은 저항, 낮은 인덕턴스, 높은 강도, 우수한 신뢰성솔더
    자기소개서 | 17페이지 | 4,000원 | 등록일 2025.04.30
  • 전기회로설계실습 실습9(LPF와 HPF 설계) 예비보고서
    쪽은 집게)Breadboard(빵판): 1 개점퍼와이어 키트: 1 개* 부품가변저항(20 ㏀, 2 W) : 2개커패시터: 10 ㎋ ceramic disc 1개인덕터: 10 mH 5 ... 는가? 연결상태를 그리고 설명하라.→ CH1을 저항에 연결을 하고 CH2를 커패시터에 연결을 하면 된다. 접지는 CH2단자와 함수발생기에 하면 된다.(b) 오실로스코프 화면에 두 파장정도 ... % 1개3. 설계실습 계획서3.1 C = 10 ㎋인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 LPF를 설계하라. 출력단자를 표시한 회로도
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • [중앙대 전기회로설계실습 10 예비보고서] RLC 회로의 과도응답 및 정상상태응답
    전기회로 설계 실습 계획서설계실습 10. RLC 회로의 과도응답 및 정상상태응답설계실습 10. RLC 회로의 과도응답 및 정상상태응답1. 목적저항, 인덕터, 커패시터로 구성 ... 키트: 1 개* 부품리드저항(10 Ω, 1/4 W, 5%): 2 개가변저항(20 ㏀, 2 W): 2개커패시터(10 ㎋ ceramic disc): 2개인덕터(10 mH 5 ... 을 시뮬레이션 하여 제출하라.노랑 : 입력전압, 초록 : R, 빨강 : L, 파랑 : C3.4 RLC 직렬회로에서 L = 10 mH, C = 0.01 ㎌인 경우 임계감쇠가 되는 저항
    리포트 | 6페이지 | 1,000원 | 등록일 2021.08.09
  • 전자회로 ) 전자회로 요약하기 - BJT의 저주파 소신호 등가모델
    증폭기- 이미터 저항 RE: 전류증폭율 βo의 변동 등 외부 요인에 의한 컬렉터 바이어스 전류 ICQ의 변동을 작게 만들어 동작점인 Q점이 안정화 -> 부귀환- 바이패스 커패시터 ... omicron == {i _{c}} over {i _{b}} = {alpha } over {1- alpha }- 베이스-이미터 소신호 저항: rπr _{pi } == {dv _{BE ... _{T}} over {I _{BQ}}}- 소신호 컬렉터 저항 r0베이스 폭 변조효과, 얼리 효과: VCE가 증가할수록 B-C 접합의 공핍영역이 확대되면서 유효 베이스 폭이 감소
    리포트 | 4페이지 | 5,000원 | 등록일 2022.07.26
  • [A+]설계실습10 Oscillator 설계 예비보고서
    -Amp : UA741CP : 2개저항 (1 kΩ, 1/2W) : 4개가변저항 (5 kΩ, 1/2W) : 2개세라믹 커패시터 (0.47 ㎌) : 1개
    리포트 | 8페이지 | 1,000원 | 등록일 2022.03.02
  • RLC 병렬 회로 결과보고서
    omega C이다. 저기서 인덕터와 저항끼리는 직렬이다, 인덕터와 저항은 직렬 커패시터는 병렬이므로 식을 위와 같이 만들 수 있다.{1} over {Z} = {R _{T} -j ... RLC 병렬 회로2015265091 이재랑인덕터와 커패시터의 임피던스와 위상 표현 법을 이해하고, 직.병렬 RLC공진회로의 임피던스와 전압 및 전류관계를 실험으로 확인한다.병렬 ... 성 전류보다 크므로 합성전류는 유도성이 된다.저항코일콘덴서오실로스코프저주파발진기회로시험기브레드보드저항과 코일과 직렬 콘덴서와 병렬로 연결한 회로 회로를 잘 못 연결해서 공진 주파수 값
    리포트 | 5페이지 | 1,000원 | 등록일 2020.09.03
  • 판매자 표지 자료 표지
    기초전자실험 with PSpice 실험19 RLC회로와 공진
    }의 위상은 반대이다.2. 실험 원리3. 실험기구 및 재료실험기기오실로스코프1대파형발생기1대디지털 멀티미터1대브래드보드1대회로부품저항470[Ω]1개커패시터0.1[uF], 0.47[uF ... ]각 1개인덕터10[mH]1개4. 실험방법(4-1) RLC 직렬회로(1) 의 실험 회로를 구성하라. 저항 R=470[Ω], 인덕터 L=10[mH] 커패시터 C=0.1[uF]을 연결 ... ) 의 실험 회로를 구성하라. 저항 R=470[Ω], 인덕터 L=10[mH] 커패시터 C=0.47[uF]을 연결하라.(2) 교류전원 V1=2V _{PP}, 1[KHz]의 정현파
    리포트 | 14페이지 | 1,500원 | 등록일 2022.11.08
  • 부산대학교 응용전기전자실험1 7장 결과보고서
    한다.2. 실험 개념555 타이머555 타이머는 일정한 시간을 간격으로 펄스를 제공해주는 소자이다. 저항커패시터의 조합으로 시간을 조절할 수 있고, 펄스를 한번 만들어 줄지, 여러 번 반복적으로 만들지 조절할 수 있다.
    리포트 | 5페이지 | 1,500원 | 등록일 2022.11.13
  • 판매자 표지 자료 표지
    공통 이미터 증폭기 [A+/PSpice/배경이론포함(교재카피)/예비레포트] 전자회로실험,이강윤
    ▸ Q2N4401(npn형 BJT) (1개)▸ 저항커패시터▸ 브레드보드3. 배경 이론-BJT의 소신호 등가회로[그림 6-1(a)]와 같이 입력에 DC 바이어스와 소신호 전압 ... 에서 입력 는 베이스-이미터 전압 이고, 출력 는 컬렉터-이미터 전압 이다. 베이스-이미터 사이의 소신호 입력 전압에 비례하는 전류가 컬렉터에 흐르고, 이 전류가 출력 쪽의 저항 ... 하며, 출력 전압의 값은 이다.공통 이미터 증폭기의 특성 분석[그림 6-6]과 같이 소신호 분석을 위해서는 DC 전압원 등은 접지시키고, 커플링 커패시터와 바이패스 커패시터
    리포트 | 19페이지 | 1,000원 | 등록일 2021.06.19 | 수정일 2024.02.28
  • [A+]중앙대 전자회로설계실습 예비보고서 설계실습 7. Common Emitter Amplifier의 주파수 특성
    1. 목적이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정, 평가한다.(G ... 을 연결했을 때 이 저항에 걸리는 전압의 peak-to-peak 값이며 function generator의 내부에서는 그 두 배의 전압이 발생되고 있음을 명심하라!:20mVpp 사인
    리포트 | 13페이지 | 1,000원 | 등록일 2022.01.08
  • 판매자 표지 자료 표지
    전기직 전공면접 준비 모범답안
    시켜 도체 구조, 온도, 길이, 단면적등에 따라 전류의 흐름을 막는 저항의 크기도 달라진다. 기호는 R이며 단위는 옴을 사용합니다저항의 특징전자의 흐름을 방해하면서 열을 발생하거나 전압 ... 을 낮추어 주는 역할을 한다.같은 전압을 걸었을 때 저항이 크면 전류가 잘 흐르지 않고 같은 양의 전류가 흐르고 있을 때 저항이 크면 더 큰 전압이 걸린다.이를 식으로 나타내면 V ... =IR, I=V/R이를 옴의 법칙이라함.저항의 종류고정 저항기, 가변저항기로 구분한다.고정 저항기 종류탄소피막 저항기, 권선 저항기, 금속피막 저항기가변저항기 종류반고정 저항기볼륨
    자기소개서 | 13페이지 | 15,000원 | 등록일 2022.03.15 | 수정일 2022.11.26
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서6
    W, 5%1 개저항 10 kΩ , 1/2 W, 5%2 개저항 20 kΩ , 1/2 W, 5%3 개커패시터 10nF, ceramic disk1 개커패시터 100nF, ceramic ... 하는 파형을 출력한다.본 실험에서는 XOR gate를 이용하여 위상 검출기를 제작하였다.2. 루프 필터 Loop filter위상 검출기에서 검출된 신호는 저항커패시터로 구성된 Low ... 동기화 (Phase Locking) 원리를 이해한다.2. 실습 준비물부품저항 100 Ω , 1/2 W, 5%3 개저항 1 kΩ , 1/2 W, 5%2 개저항 5.1 kΩ , 1/2
    리포트 | 12페이지 | 1,500원 | 등록일 2022.09.14
  • 11주차-실험11 예비 - MOSFET CS, CG, CD 증폭기
    , 입,출력 단자의 저항 등이 다르기 때문에 각각의 특성을 살리도록 IC를 구성하는데 응용하여야 한다. 본 실험에서는 CS, CG 그리고 CD 증폭기를 구성하고 각각의 전달 곡선 ... 을 측정하고 이를 바탕으로 동작점을 찾아 낼 것이며, 또한 전압 이득과 전체 출력 저항을 측정할 것이다. 이 실험을 바탕으로 각 증폭기의 구조와 동작 원리를 이해하도록 한다.2. 이론 ... 1) CS ( Common-source ) 증폭기CS 증폭기는 게이트 단자에 입력하여 드레인 단자로부터 출력을 얻으며 소스 단자를 접지로 한다.교류 입력원이 게이트에 커패시터
    리포트 | 2페이지 | 1,500원 | 등록일 2020.10.02 | 수정일 2020.11.15
  • 판매자 표지 자료 표지
    전자회로실험 동기, 비동기 카운터 실험 레포트
    소자인 저항, 커패시터 등 모든 부품들을 동시에 집적시킨 회로이다. 집적회로는 집적된 게이트 수에 따라 소규모 집적회로(SSI), 중규모 집적회로(MSI), 대규모 집적회로(LSI ... 개- 저항 : 1.0KΩ 2개, 330Ω 2개집적회로(integrated circuit, IC)는 하나의 반도체 기판 위에, 여러 트렌지스터와 회로 구현에 필요 한 수동
    리포트 | 11페이지 | 3,000원 | 등록일 2025.04.19
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)
    저항 R과 커패시터 C로 구성된 Low Pass Filter를 통과시켜 DC에 가깝게 평균 전압으로 변환한다. 전압 제어 발진기(Voltage Controlled Oscillator)는 전압의 크기에 따라 출력되는 주파수가 변하는 발진회로이다.
    리포트 | 9페이지 | 1,000원 | 등록일 2023.02.06
  • 기초전기실험 A 예비보고서 AC4 Frequency response of R, L, and C component
    을 알 수 있다. -주파수의 증가에 따라서 커패시터의 유도저항이 비선형적으로 감소한다는 것을 확인 할 수 있다.2. 실험 이론 1. 저항저항기의 저항은 전자가 흐르 ... 1. 실험 목적 -저항기의 저항이 음성 범위 내에 있는 주파수로부터 독립해 있는 것을 증명할 수 있다. -주파수의 증가와 함께 인덕터의 유도저항이 선형적으로 증가한다는 것 ... 면서 분자들과 부딪치며 열로 에너지를 발산해 생기는 것으로 공급된 전류 흐름 자체에 의해 생기므로 주파수와 독립적이다. 2. 인덕터 ① 인덕터의 저항, 즉 임피던스는 로 나타낼 수
    리포트 | 4페이지 | 1,000원 | 등록일 2020.11.29
  • 판매자 표지 자료 표지
    전자회로응용및실험 A+ 실습과제 한양대 에리카
    . 구성한 회로에서 저항의 크기를 선정한 이유를 설명하시오. Pass Transistor의 Gain을 증가시킨 다음, gain error를 줄여주려고 했다. 마찬가지로 저항을 증가 ... margin 은 어떻게 될지 예상하는 이유를 적고, 시뮬레이션으로 확인하시오. 커패시터가 회로에 추가되면 이 회로의 위상이 변화한다. 보편적으로 저주파에서 커패시터는 상당한 위상 차 ... 를 보여주며, 이로 인해 회로의 위상을 낮추는 경향이 있다. 그러므로 커패시터의 작아진 값은 낮은 주파수에서 회로의 위상을 크게 바꿀 것이라고 생각한다. 회로의 위상이 바뀌면 Phase
    리포트 | 23페이지 | 8,000원 | 등록일 2024.09.10 | 수정일 2025.08.14
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 16일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:15 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감