• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(2,685)
  • 리포트(2,050)
  • 자기소개서(617)
  • 시험자료(7)
  • 서식(4)
  • 이력서(3)
  • ppt테마(3)
  • 논문(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로설계실습" 검색결과 821-840 / 2,685건

  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습2_Switching Mode Power Supply (SMPS)_결과보고서
    저하를 방지하기 위해서 PWM방식 을 채택했는데 PWM 방식은 디지털 신호에서도 많이 사용되므로 어떤 원리로 동작하는지 아 는 것이 필요하다. 따라서 이번 실습의 목적인 SMPS회로 설계 능력 배양과 모듈의 동작 이해 는 굉장히 중요하다. ... 1.요약 PWM 제어회로와 Buck Converter를 이용해 일정한 직류 출력을 내는 SMPS 회로설계하였 다. PWM 제어회로의 가변저항의 크기를 변경해서 원하는 스위칭 ... 주파수를 만들 수 있었고 제 어회로의 출력 펄스를 통해 SMPS 회로의 출력 전압을 조정할 수 있었다. 2.서론 대부분의 전자기기는 불안정한 전원보다는 안정적인 전원이 필요
    리포트 | 6페이지 | 1,000원 | 등록일 2024.08.27
  • 판매자 표지 자료 표지
    Common Emitter Amplifier의 주파수 특성 예비보고서
    1. 목적 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier 의 주파수 특성 및 커패시터들의 영향을 측정, 평가한다.2. 준비물 및
    리포트 | 8페이지 | 1,000원 | 등록일 2023.01.21
  • 판매자 표지 자료 표지
    Common Emitter Amplifier의 주파수 특성 결과보고서
    .698471(E) Breadboar에 구현된 회로의 사진을 찍어 제출한다.3. 결론-본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.트랜지스터 증폭기 ... 2.1의 실험은 지난주 실험과 비슷해 금방 진행하였다.-설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. ... 출력 단자에 공통으로 이룬다. 설계목표를 달성하기 위해 그림의 회로설계하였다.2. 실험결과2.1 Common Emitter Amplifer(2차 설계)의 구현 및 측정(A
    리포트 | 6페이지 | 1,000원 | 등록일 2023.01.21
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 결과보고서
    아날로그 및 디지털 회로 설계 실습결과보고서설계실습 9. 4-bit Adder 회로 설계소속중앙대학교 창의ICT공과대학 전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜 ... 2023.11.16제출날짜2023.11.234-4. 설계 실습 내용 및 분석4-4-1. 설계한 전가산기 회로의 구현 (2-level 로직 회로)설계실습계획서에서 그린 2-단계 전가산기 ... ,Cin,S,Cout) = (1,1,0,0,1) (A,B,Cin,S,Cout) = (1,1,1,1,1)4-4-2 설계한 전가산기 회로의 구현 (XOR gate)설계실습계획서
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 판매자 표지 자료 표지
    [A+결과보고서] 설계실습 4. Thevenin 등가회로 설계
    전기회로설계실습 결과보고서설계실습 4. Thevenin 등가회로 설계이름(학번):조 번호:실험 조원:실험날짜:제출날짜:요약. Thevenin 등가회로설계, 제작, 측정 ... 적으로 쉽게 구할 때 매우 유용하게 적용된다. Thevenin 등가회로는 어떠한 복잡한 회로라도 하나의 전압원과 하나의 임피던스로 나타낼 수 있다2. 설계실습 결과4.1RL에 걸리는 전압 ... 라고 분석할 수 있다. 이번 Thevenin 등가회로 설계 실습을 통해 여러 개의 저항들이 복잡하게 연결되어 있는 회로를 하나의 저항을 통해 간단하게 표현 할 수 있는 방법이 있
    리포트 | 4페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 9. 4-bit Adder 회로 설계소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.16제출날짜2023 ... .11.161. 실습 목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다.2. 실습 준비물실습 준비물부품저항 330Ω, 1/2 W, 5%AND ... generator)점퍼선1대1개1대1대다수3. 실습 계획서1. 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.입력출력ABCinSCout0
    리포트 | 8페이지 | 1,000원 | 등록일 2024.02.17
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습7_논리함수와 게이트_결과보고서
    GeneratorOscilloscopePower Supply1. 서론논리회로는 모든 전자회로의 기초라고 할 수 있다. 따라서 논리게이트들을 조합하여 다른 논리게이트를 만들거나, 하나의 논리 ... 게이트로 다른 논리게이트들을 표현하는 설계능력과 리게이트의 동작 특성을 올바르게 이해하는 것이 매우 중요하다.2. 설계실습 결과2.1 설계한 논리게이트 구현 및 동작(A) Low ... 요약AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트 등가회로를 구성하여보고, 반대로 NAND 게이트만을 이용하여 AND, OR, NOT, 3-Input
    리포트 | 9페이지 | 1,000원 | 등록일 2024.08.27
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)10. 7-segment Decoder 회로 설계
    에 대해 배울 수 있었다. 회로설계하여 입력에 대한 출력을 확인해보고 올바른 회로설계하였다는 것을 알 수 있었다.실습을 진행해주신 조교님께 감사인사드린다.1. 중앙대학교 전자전기공학부, “아날로그 및 디지털 회로 설계 실습”, 75-86 ... 실습 10. 7-segment / Decoder 회로 설계(학생이름, 학번, 학수번호, 실험조의 번호, 실험조원의 이름, 실험날짜, 제출날짜)요약 :7-segment ... 이었을 것이다.7-Segment는 조금만 높은 전류가 흘러도 쉽게 고장나니 주의해서 실습한다.gfabdpcde10-4-2 7-Segment 구동 회로 설계설계실습계획서 10-3-3
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.10
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습12_Stopwatch 설계_결과보고서
    1. 요약이번 실습에서는 BCD 카운터와 7-segment를 이용해 스탑워치를 제작했고 회로의 구성요소들이 올바르게 동작해 설계 목표를 달성한 것을 확인했다.2. 서론스탑워치 ... 는 일상생활에서 자주 쓰이는 전자기기이다. 스탑워치의 기능을 구현하기 위해서는 다양한 디지털 회로 구성요소에 대한 이해가 필요하다. 스탑워치 뿐만 아니라 다양한 기능을 하는 전자기기들의 기능을 구현하기 위해서 분석 능력을 기르는 것이 중요하다고 할 수 있다.
    리포트 | 3페이지 | 1,000원 | 등록일 2024.08.27
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 결과보고서4_Thevenin 등가회로 설계(보고서 1등)
    설계실습 4. Thevenin 등가회로 설계요약 :Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론 ... 회로와 실제 구성한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문에 실제로 구성한 회로와 이론적인 회로의 차이를 알기 위해 비교실습을 진행 ... 할 필요성이 있고, Thevenin정리가 그 방법 중 하나라고 할 수 있다.2. 설계실습 결과# 2.1(원본 회로 측정) 그림 1과 같이 회로를 구성하고 에 걸리는 전압을 측정하라
    리포트 | 7페이지 | 1,500원 | 등록일 2023.06.26
  • RC회로의 시정수 측정회로 및 방법설계 결과보고서 (보고서 점수 만점/A+)
    요약: 주어진 시정수를 갖는 RC회로를 만들어 설계하고 충전, 방전하며 전압을 측정하 는 실험을 하였다. 완전한 충방전이 일어나도록 하는 전압과 시간 상수를 주기로 갖는 전압 ... (Probe2개 포함)1.서론우리가 설계해야 하는 회로엔 기본적으로 R,C가 같이 들어간 회로가 많다.따라서 R,C에 따른 시정수를 구할 수 있고,이것에 따른 회로설계할 줄 알 ... 되어 있는 회로 양단의 전압을 측정하고자 한다면,DMM의 입력저항 이 직렬로 연결된 저항보다 훨씬 커야 한다는 것을 숙지하고 그렇지 않을 경우 실제 전압과 다를 수 있다는 것을 알고 있어야 할 것이다.
    리포트 | 6페이지 | 2,000원 | 등록일 2023.01.06
  • RLC 회로의 과도응답 및 정상상태 응답 결과보고서 (보고서 점수 만점/A+)
    요약저항, 인덕터, 커패시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인한다.서론RLC회로에서 입력이 사각파일 때 저항값에 따른 under-damped ... , critically damped, over-damped응답을 확인했다.입력이 정현파일 때 입력, R, L, C 전압 사이의 크기, 위상 차이를 관찰하고 측정하였다.또한 LC회로 ... 하고 가변저항을 변화시켜 저항에 걸리는 전압이 저감쇠(Under-damped)의 특성을 보이도록 하였다.먼저 가변저항을 493Ω으로 설정해 회로의 전체 저항을 529.316
    리포트 | 10페이지 | 2,000원 | 등록일 2023.01.06
  • Oscilloscope와 Function Generator 사용법 결과보고서 (보고서 점수 만점/A+)
    리포트 | 7페이지 | 1,000원 | 등록일 2023.01.06 | 수정일 2023.04.04
  • 분압기(Voltage Divider) 설계 예비보고서 (보고서 점수 만점/A+)
    3. 설계실습계획서(이론, 1, 2, 3, 4장 참조)설계 목표는 출력전압이 12 V로 고정되어 있는 한 대의 DC power supply를 이용하여 정격전압이 3 V±10 ... %, 정격전류가 3 mA±10%인 IC chip에 전력을 공급할 수 있는 분압기를 설계하는 것이다. 단, ICchip이 동작하지 않을 때,즉 전력을 소비하지 않을 때 IC chip에 9V 이상 걸리지 말아야한다.
    리포트 | 2페이지 | 1,000원 | 등록일 2023.01.06
  • 계측장비 및 교류전원의 접지상태의 측정방법설계 예비보고서 (보고서 점수 만점/A+)
    3. 설계실습 계획서 (이론 6, 7장 참조)3.1 DMM을 사용하여 실험실 교류전원(220 V) power outlet(소켓) 두 개의 접지 사이의 의 전압을 측정하는 방법 ... 을 설계하여 제출하라.DMM을 교류 전압 측정모드로 바꾼 후 두 개의 접지 사이에 선을 연결하여 전압을 측정한다.3.2 (a) Function Generator의 출력저항은 얼마인가
    리포트 | 2페이지 | 1,000원 | 등록일 2023.01.06
  • 저항, 전압, 전류의 측정방법 설계 예비보고서 (보고서 점수 만점/A+)
    3. 설계실습 계획서(이론 1, 2, 3장 참조) 3.1 고정저항 측정3.1-1 DMM을 사용하여 저항(10 kΩ, 1/4, W, 5%, 30 개)을 측정하려한다.(a) 이 ... 를 위한 회로도와 DMM의 조작방법을 작성하라. (참고: 현재 사용되는 DMM은 자동으로 측정범위를 찾아 표시한다.)DMM 조작방법:1. 빨간 연결선이 “HI”, 검은색 선이 “LO
    리포트 | 4페이지 | 1,000원 | 등록일 2023.01.06
  • RLC 회로의 과도응답 및 정상상태응답 예비보고서 (보고서 점수 만점/A+)
    3. 설계실습 계획서 (이론 6, 7장 참조)3.1 RLC 직렬회로에서 R= 500 Ω, L= 10 mH, C= 0.01 μF인 경우 ωo, ωd를 계산하라.!! =1√&'=1 ... √10) × 0.01,= 100,000 = 100./0!" = 1!!# − 342&6#= 96.825./03.2 위의 회로에서 입력이 사각파(0 to 1 V, 1 kHz, duty ... cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을 시뮬레이션하여 제출하라.왼쪽 위부터 회로도, R의 전압파형, L의 전압파형, C의 전압파형이다.0
    리포트 | 4페이지 | 1,000원 | 등록일 2023.01.06
  • 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고서 (보고서 점수 만점/A+)
    3. 설계실습계획서(이론, 1, 2, 3장 참조)3.1. (a) 건전지의 내부저항이 어느 정도일 것 같은가?약 1Ω 정도 일 것 같다.(b) 건전지(6 V)의 내부저항을 측정 ... 하는 회로와 절차를 설계하여 제출하라. 단, 가능한 한 측정에 의한 전력소비가 최소가 되도록 10 Ω 저항과 Pushbutton을 사용하라. 전류가 흐를 때 10 Ω저항에서 소비
    리포트 | 3페이지 | 1,000원 | 등록일 2023.01.06
  • 저항, 전압, 전류의 측정방법 설계 결과보고서 (보고서 점수 만점/A+)
    또한 익혔다. DMM을 이용한 측정방법은 향후 전반적인 전기회로설계에서 많은 이용이 된다. 따라서 각 장비의 사용 방법을 익히며 측정 회로설계하고 실습을 통해 값을 확인할 수 ... Supply 5V, 10 직렬 연결 후 전류 측정7. 5 , 10 병렬연결된 저항과 5 저항이 직렬연결 되어있고, 양단에 5V 전원이 연결된회로의 구성 후 각각의 저항의 전압 및 전류
    리포트 | 8페이지 | 2,000원 | 등록일 2023.01.06
  • 인덕터 및 RL회로의 과도응답(Transient Response) 결과보고서 (보고서 점수 만점/A+)
    요약:10mH 인덕터와 1kΩ의 저항을 사용하여 RL회로를 구성하고 오실로스코프를 이용하여 RL timeconstant를 측정해보았다. 입력전압은 FG를 사용하여 1V 사각파 ... 인덕터(10mH): 1개커패시터(10nF ceramic disc): 1개1.서론RL회로의 시정수를 직접 측정해보고 입력전압을 FG를 통해 사각파를 인가하였을 때 입력의 크기와 주파수
    리포트 | 9페이지 | 2,000원 | 등록일 2023.01.06
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 05일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:03 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감