• 통큰쿠폰이벤트-통합
  • 통합검색(16,382)
  • 리포트(15,292)
  • 시험자료(595)
  • 방송통신대(317)
  • 자기소개서(106)
  • 논문(54)
  • 서식(9)
  • ppt테마(8)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전전설1 1주차" 검색결과 61-80 / 16,382건

  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 4주차 Lab04 예비 레포트 Combinational Logic 1
    가산기의 입력은 x, y이고 출력은 s1, c1이다. 이를 각각 연결해준 것이다.Half_adder U1 ( .a(z), .b(s1), .s(s), .c(c2));두번째 반가산기 ... 의 입력은 s1, z이고 출력은 s, c2이다. 이를 각각 연결해준 것이다.▶이름에 의한 매핑Half_adder U0 (x, y, temp_s1, temp_c2 );Half ... ) One bit 전가산기1) 1비트 반가산기의 module instantiationmodule instantiation 이용한 Full_adder* test bench와 pin
    리포트 | 13페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 판매자 표지 자료 표지
    전자전기컴퓨터설계실험2(전전설2) 1주차예비
    C=0A=1 B=1S=0 C=14. 전가산기(Full Adder)A=0 B=0 Z=0S=0 C=0A=0 B=0 Z=1S=1 C=0A=0 B=1 Z=0S=1 C=0A=0 B=1 Z ... PreliminaryReport주 제: Lab#01 TTL gates Lab on Breadboard지도교수 : 신 창 환 교수님실험조교 : 이 영 택실 험 일 : 2015년 ... 9월 14일학 번 : 2012440이 름 :Ⅰ. 서론 (Introduction)1. TTL (transistor transistor logic)TTL이란 반도체를 이용한 논리 회로
    리포트 | 13페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.03.22
  • 판매자 표지 자료 표지
    전자전기컴퓨터설계실험2(전전설2)1주차결과
    로 구현A=0 B=1S=1C=0회로 구현A=1 B=0S=1C=0회로 구현A=1 B=1S=0C=14. 전가산기(Full Adder)회로 구현Z=0 A=0 B=0S = 0C = 0회 ... PostReport주 제: Lab#01 TTL gates Lab on Breadboard지도교수 : 신 창 환 교수님실험조교 : 이 영 택실 험 일 : 2015년 9월 14일학 ... 번 : 2012440이 름 :Ⅰ. 서론 (Introduction)1. TTL (transistor transistor logic)TTL이란 반도체를 이용한 논리 회로의 대표적인 예
    리포트 | 14페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 6주차 Lab06 예비 레포트 Sequential Logic 1, 전자전기컴퓨터설계실험2,
    고 S[SET]은 출력을 1로 만든다. 또한 S,R모두 0일 경우에는 Q의 값을 그 전단계에서의 출력과 변함 없게 똑같은 값이 도출되며, 둘 다 1일 경우에는 Q의 값이 모두 동일 ... S,R모두 1일 경우에는 Q의 값을 그 전단계에서의 출력과 변함 없게 똑같은 값이 도출되며, 둘 다 0일 경우에는 Q의 값이 모두 동일하게 나와 사용하지 않는다.②SR 플립플롭 ... 전자전기컴퓨터공학부 설계 및 실험2Pre La-06Sequential Logic 1(Flip-Flop, Register, SIPO, counter)실 험 날 짜학 번이 름목차1
    리포트 | 14페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 4주차 Lab04 결과 레포트 Combinational Logic 1, 전자전기컴퓨터설계실험2,
    입력 모두 1일 때 캐리가 발생하게 된다. 실험결과 두 입력모두 1을 넣었을 때 LED2에서 전원이 들어옴을 확인할 수 있었다.(2) One bit 전가산기1) 1비트 반가산기 ... 전자전기컴퓨터공학부 설계 및 실험2Pre La-04Combinational Logic 1실 험 날 짜학 번이 름목차1. 실험 결과 ... ····················································184. 참고문헌··········································181. 실험 결과(1
    리포트 | 18페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 6주차 Lab06 결과 레포트 Sequential Logic 1, 전자전기컴퓨터설계실험2,
    전자전기컴퓨터공학부 설계 및 실험2Post Lab-06Sequential Logic 1(Flip-Flop, Register, SIPO, counter)실 험 날 짜학 번이 름목차 ... 1. 실험 결과············································32. 토의 ... ··········································251. 실험 결과1) 실습[1] 4비트 병렬 데이터 저장/전송codetest benchsimulationpinA=0001 B=XXXXA
    리포트 | 25페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 서울시립대학교 전전설2 전자전기컴퓨터설계실험2 (결과레포트와 예비레포트 동시에) 1주차 Lab01 TTL gates Lab on Breadboard
    TTL을 이용하여 OR 게이트, XOR게이트, 반가산기, 전가산기 논리회로 실험 및 설계를 진행한다.2. 배경이론1) OR 게이트 논리 회로- 입력 중 어느 하나라도 1이 되면 결과 ... 은 (5-2)/10mA = 300 옴 이상의 저항이 필요함을 알 수 있다.(4) 1-bit 반가산기(half adder)와 전가산기(full adder)에 대하여 논리회로도 및 동작 ... 분석한다.[반가산기 실습 회로]5) 실습 5 : 전가산기 회로실험(1) 교안의 회로를 참고하여breadboard회로를 구성한다.(2) TTL(7486 XOR Gate IC/7408
    리포트 | 23페이지 | 3,000원 | 등록일 2020.07.27
  • 시립대 - 전자전기컴퓨터설계실험 1주차 예비리포트
    1주차 예비 리포트실험제목: 개요와 계측기 1 (전압전류원, DVM)목차서론(1) 실험 목적(2) 실험 이론직류 전원의 공급기의 동작 원리 및 사용 방법멀티미터의 사용 방법 ... 한 정전류를 제공직류 전원 공급기의 동작 원리 및 사용 방법1) [전원공급기 GPS-3303]■전원 스위치 (좌측 하단) ON/OFF = (I/O)■출력 스위치 (좌측 상단) ON ... /OFF = (light on/off)■3개의 개별적인 출력 제공 (CH1, CH2, CH3)▶ CH2 : 하단 왼쪽의 CH2 표기된 2개의 (1/2번째) 단자에서 출력 제공-왼
    리포트 | 9페이지 | 1,000원 | 등록일 2021.04.12
  • 시립대 전자전기컴퓨터설계실험 1주차 결과리포트
    1주차 결과 리포트실험제목: 개요와 계측기 1 (전압전류원, DVM)Major전자전기컴퓨터공학부Subject전자전기컴퓨터설계실험1ProfessorStudent ID ... NumberNamesubmit date목차서론(1) 실험 목적(2) 실험 이론직류 전원의 공급기의 동작 원리 및 사용 방법멀티미터의 사용 방법저항/콘덴서/코일의 기호, 값 읽는 법. 특성 ... 한 정전압을 제공- 이상적인 정전류원: load 및 전압에 관계없이 일정한 정전류를 제공직류 전원 공급기의 동작 원리 및 사용 방법1) [전원공급기 GPS-3303]■전원 스위치
    리포트 | 17페이지 | 1,000원 | 등록일 2021.04.12
  • 서울시립대학교 전전설3 2주차 결과레포트(설계 성공적, A+, 코로나로 인한 시뮬레이션 실험, 이론 주석 깔끔)
    Post-Lab Report- Title: Lab#2 RLC Circuit담당 교수담당 조교실 험 일학 번이 름목 차1. Introduction (실험에 대한 소개 ... ) ‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 61) 실험 [1-1] ‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 62) 실험 [1-2 ... ] ‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 73) 실험 [1-3
    리포트 | 11페이지 | 1,500원 | 등록일 2021.03.20
  • 시랍대 - 전자전기컴퓨터설계실험 6주차 예비리포트
    제 6주차 예비 리포트실험제목: 노드해석, 메쉬해석, 그리고 중첩의 정리Major전자전기컴퓨터공학부Subject전자전기컴퓨터설계실험1ProfessorStudent ID ... 에 따라 Vo의 주기가 변하는 것을 그래프로 그리시오.5. 참고문헌2018 전전설 교안옥타브온라인회로이론 11판 ... NumberNamesubmit date목차이론 ------------------------------------------------------------ P3.1) 실험 목적2) 실험
    리포트 | 10페이지 | 1,000원 | 등록일 2021.04.16
  • 서울시립대 전자전기컴퓨터설계실험1 레포트(예비,결과/프로젝트 포함)
    0.초록이번 실험의 목적은 전원공급기의 사용법과 멀티미터를 통해 저항, 전류, 전압을 측정하는 방법 그리고 breadboard(빵판)의 사용법을 익히는 것이 ... 다. breadboard를 사용하여 회로를 구성하고, 교안을 참조하여 전원공급기의 전선을 연결하였다. 전압은 병렬, 전류는 직렬로 멀티미터를 연결하여 값을 측정하였고, 결과는 예비레포트 ... 에서 구했던 값들과 오차율 4% 내외로 실험이 잘 진행되었음을 알 수 있다.오차분석1.첫 번째 실험에서는 5가지의 저항값을 멀티 미터로 측정하였다. 그 결과 위와 같은 결과
    리포트 | 12페이지 | 30,000원 | 등록일 2022.09.24
  • 시립대 전전설2 Velilog 예비리포트 3주차
    시뮬레이션 결과4) 4bit Full Adder –4 1bit Full Adder (Behavioral Modeling)code시뮬레이션 결과참고 문헌전전설 교안 ... 목록실험 목적배경 이론실험 장비실험 전 과제AND GATENAND GATE실험 전 응용 과제 preview1bit Full Adder –Gate Primitive Modeling1 ... (Materials of the Experiment)1) 장비노트북Xilinx ISE 프로그램HBE-Combo Ⅱ-DLD2) 부품LED실험 전 과제AND GATE시뮬레이션 결과Truth
    리포트 | 9페이지 | 1,000원 | 등록일 2021.04.16
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 1.TTL - 예비+결과+성적인증 (서울시립대)
    * 실험 목적1.TTL과 LED 소자를 이용한 논리회로를 이해할 수 있다.2.여러 논리회로(OR, XOR, AND, HA, FA)에 대한 설계와 실험을 할 수 있다.[2] fan ... 이상 늘어나지 못하도록 하는 제약이 된다.[3-1] possible colors of LEDsLED 공급 업체에서 취급하는 전체 LED의 색상 분포를 찾아보았다.[3-3] why ... 직렬로 저항을 연결함으로써 전류가 전압의 미세한 변화에 둔감하도록 만들 수 있다. 따라서 저항을 연결해주는 이유는, 소자가 안정적으로 작동할 수 있는 load line 밖의 환경으로 설정해주기 위함이다.
    리포트 | 16페이지 | 무료 | 등록일 2021.07.10 | 수정일 2021.09.27
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 7.Sequential-2 - 예비+결과+성적인증 (서울시립대)
    Non-blocking assignment가 연산이 동시에 진행되어 사실상 1clk 전의 상태를 이용한 연산이라는 점을 활용한다. Asynchronous input을 s ... 면 output이 출력될 수 있다.이후 1 clk이 더 지나면 연산을 마친 input과 reg 변수에 의해 output은 다시 0의 출력으로 돌아가게 된다.
    리포트 | 11페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.07.12
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 3.Basic Gates - 예비+결과+성적인증 (서울시립대)
    실험 내용1.EquipmentHBE-Combo-II-SEISE Project Navigator (Xilinx)2.ProcessesAdd a new source for
    리포트 | 21페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.07.12
  • 시립대 전자전기컴퓨터설계실험1 3주차 예비리포트
    제 4주차 예비 리포트실험제목: PSpice를 이용한 전기회로 시뮬레이션Major전자전기컴퓨터공학부Subject전자전기컴퓨터설계실험1ProfessorStudent ID ... 전Z를 Capacitor(0.22uF)와 인덕터(1mH)를 각각 사용했을 때, 주파수를 10k헤르츠~100k헤르츠까지 10k헤르츠 간격으로 Vpp= 5V sinusoidal 파형 ... NumberNamesubmit date목차이론적 배경실험적 배경실험결과실험 결과 고찰결론참고문헌이론적 배경Capacitya.1 Capacity의 구조a.2 Capacitance : 전하
    리포트 | 25페이지 | 1,000원 | 등록일 2021.04.16
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 6.Sequential-1 - 예비+결과+성적인증 (서울시립대)
    실험 목적1. Design various sequential logic circuits including Flip-Flop, Register, SIPO, and counter ... lock signals in sequential circuits배경 이론 및 사전 조사 [1] Search for the difference between combinational ... and sequential circuits1. Combinational circuits:*Ex.) adders, comparators, decoders, encoders
    리포트 | 22페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.07.14
  • [검증된 코드 & 복사가능, 학점A+] 전전설2 2.Schematics - 예비+결과+성적인증 (서울시립대)
    실험 목적1.ISE의 여러 logic gate symbol을 직관적으로 이용하는 Schematic 설계를 익힌다.2.FPGA Device Configuration을 해보 ... 고, Verilog HDL을 이용한 설계를 익힐 준비를 마친다.배경 이론 및 사전 조사 실험 전에 조사한 답과 다른 것을 우선 순위로 작성하였다.[3]How many programmable ... 의 회로를 구현할 때 필요한 게이트의 수를 뜻한다. ([Table 1], Morris Mano)Table 1maximum number of logic gatesThe maximum
    리포트 | 14페이지 | 3,500원 | 등록일 2021.07.10 | 수정일 2021.07.13
  • [논문] 게임 IP를 활용한 기업의 트랜스미디어 전략 <리그오브레전드>를 중심으로
    는 최대 약 2억 명을 기록했다. LoL은 우리나라에서 전국 PC방 점유율은 2021년 12월 기준 부동의 1위를 기록하고 있고 전 세계적으로는 2020년 기준 약 1억 1500만 ... 명이 게임을 플레이하고 있다. LoL은 엄청난 숫자의 유저수를 보유하고 있는데 여기에는 e스포츠의 활성화가 도움을 줬다. 평소에도 국내 PC방 점유율 1위를 유지하고 있는 게임이 ... 적인 점유율을 기록했다. 이러한 수치는 e스포츠 대회가 이용자의 몰입감을 높이고 팬 층을 확대할 수 있는 전략임을 보여주다.Ⅲ. 시사점3.1. ‘아케인’을 통한 팬 층 확대RPG
    논문 | 11페이지 | 4,900원 | 등록일 2022.05.04 | 수정일 2022.05.06
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 31일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:14 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감