• AI글쓰기 2.1 업데이트
  • 통합검색(7,281)
  • 리포트(7,196)
  • 자기소개서(32)
  • 시험자료(31)
  • 서식(11)
  • 방송통신대(6)
  • 논문(4)
  • ppt테마(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로 예비보고서" 검색결과 681-700 / 7,281건

  • 5. BJT와 MOSFET을 사용한 구동(switch) 회로 예비보고서 - [2021년도 전자회로설계실습 A+ 자료]
    예비보고서설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로학과 :담당 교수님 :제출일 : 2021. 00. 00. (월)조 : 0조학번 / 이름 ... . 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531(V _{F} =2V,`I _{F} =20mA ) LED를 구동하는 회로를 설계하려한다. 구동신호(V ... : 2000000 / 성명1.목적BJT와 MOSFET을 이용하여 TTL레벨의 전압(5V)으로 동작하는 RTL switch회로를 설계, 구현하여 relay, 또는 LED를 구동하고 그 동작
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2022.03.05
  • 중앙대학교 전기회로설계실습 (예비보고서) A+ RLC 회로의 과도응답 및 정상상태응답
    1. 목적 : 저항, 인덕터, 커피시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하고 실험을 확인한다.2. 준비물* 기본 장비 및 선Function generator
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.03.11
  • 전자회로실험 설계 예비보고서1 C 측정회로 설계 Capacitance Measurement Circuit
    전자회로실험 설계 예비보고서1 C 측정회로 설계 Capacitance Measurement Circuit1. 설계 목적-Capacitor 측정 회로를 설계하고 실험 및 검토 ... } t와 같이 구해진다.2) 건설적 방법(1) 발진 주기를 이용하고자 할 때는 회로에 Capacitor C가 1개만 포함된 회로가 편리하다 이러한 조건을 만족하는 회로로 555 ... 회로의 발진주파수를 측정하여 C를 측정한다.- 삼각파 발생 회로위의 그림과 같이 Schmitt-trigger 회로와 적분회로를 이용하여 삼각파 발생회로를 구성한다. 연결하는 저항
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 2,000원 | 등록일 2021.04.04
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습10 7-Segment/Decoder 회로 설계 예비보고서
    아날로그 및 디지털 회로 설계 실습-실습 10 예비보고서-7-segment / Decoder 회로 설계학 과 : 전자전기공학부담당 교수님 : XXX 교수님제출일 : 2020.11 ... .XX(X)조 : X요일 X조학번 / 이름 : XXXXXXXX / XXX10-1. 실습 목적7-segment와 Decoder를 이해하고 관련 회로를 설계한다.10-2. 실습 준비물 ... . 설계실습 계획서10-3-1 7-segment/Decoder 진리표아래 7-segment/Decoder 진리표를 작성한다.입력출력ABCDabcdefgdisplay0000
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.09.06
  • 12. Stopwatch 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 12 예비보고서-Stopwatch 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.12.02(목)분반, 조**분반 ... generator)점퍼선1대1개1대1대다수4. 실습 계획서설계실습 방법에 나온 Stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4 에 필요한 회로 결선도를 그리시오. 단 ... , *조학번2*******이름***1. 실습을 위한 이론적 배경:Stopwatch 설계를 위해 높은 사양의 stopwatch 제작 이전에 부분 회로(sub-system)를 하나씩 완성
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 1,000원 | 등록일 2022.11.16 | 수정일 2023.01.03
  • 10. RLC 회로의 과도응답 및 정상상태응답 예비보고서 - [전기회로설계실습 A+ 자료]
    10주차 예비보고서설계실습 10. RLC 회로의 과도응답 및 정상상태응답*조 2******* *** (11/17)1. 목적: 저항, 인덕터, 커패시터로 구성된 RLC회로의 과 ... 계획서3.1 RLC 직렬회로에서 R= 500 Ω, L= 10 mH, C= 0.01 ㎌인 경우 ωo, ωd를 계산하라.3.2 위의 회로에서 입력이 사각파(0 to 1 V, 1 ... ㎑, duty cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을 시뮬레이션 하여 제출하라.이므로 부족감쇠 응답이 나타난다.3.3 위의 회로에서 R = 4
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.10.28 | 수정일 2022.09.21
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 9. 4-bit Adder 회로 설계
    (C) (B)에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로 직 회로를 설계한다.(B)에서 간소화한 불 ... 리언 식에 대한 2-level 회로는 [그림 1]과 [그림 2]와 같이 표현할 수 있다. [그림 1]에는 3-input AND와 4-input OR가 사용되고, [그림 2]에는 3 ... -input OR가 사용되었다. 하지만 실험의 준비물은 모두 2-input 소자라서 2-input 소자를 이용해서 동일한 기능을 구현하는 회로를 설계하면 [그림 3]과 같다.
    리포트 | 5페이지 | 1,000원 | 등록일 2023.02.06
  • 아주대 논리회로실험 실험6 Latch & Flip-Flop 예비보고서
    실험6 예비보고서IEEE Code of Ethics(출처: http://www.ieee.org)We, the members of the IEEE, in recognition of ... technoND Gate 4개로 구성되어있고, 입력값에 해당하는 output의 결과를 Yn에 해당하는 핀에 출력한다. 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14번 핀은 회로 ... 에 출력한다. 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14번 핀은 회로를 동작시키기 위한 전원이 들어간다. 핀1번에 들어오는 input값의 결과를 핀2번에 출력
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 아주대 논리회로실험 실험3 가산기 & 감산기 예비보고서
    실험3 예비보고서IEEE Code of Ethics(출처: http://www.ieee.org)We, the members of the IEEE, in recognition of ... )을 가진 NOT Gate 6개로 구성되어있고, 입력값에 해당하는 output의 결과를 Yn에 해당하는 핀에 출력한다. 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14핀은 회로 ... AND Gate 4개로 구성되어있고, 입력값에 해당하는 output의 결과를 Yn에 해당하는 핀에 출력한다. 양쪽의 핀이 7개씩 총 14개가 존재하고, 7번 핀과 14핀은 회로
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 아주대학교 논리회로실험 / 4번 실험 Multiplexer & Demultiplexer 예비보고서
    3주차 실험 예비보고서전자공학과 / 학년 / 학번 : / 이름 :날짜 : / 담당조교님 :실험 4. Multiplexer & Demultiplexer1. 회로 결선도DS0S1S0 ... ※ 이때, 다이오드 출력에는 저항이 연결되어 있음을 가정한다.2. 실험 목적본 실험에서는 조합 논리회로의 일종인 멀티플렉서와 디멀티플렉서에 대해 다룬다. 여러 입력선 중에서 하나 ... 0XX0010X1XX0101XX0X0001XX1X0111XXX00011XXX101핀 구성함수 다이어그램4. 실험 이론Multiplexer (멀티 플렉서)멀티 플렉서 회로도와 진리표
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 8. 인덕터 및 RL회로의 과도응답(Transient Response) 예비보고서 - [전기회로설계실습 A+ 자료]
    8주차 예비보고서설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)*조 2******* *** (11/03)1. 목적: 주어진 시정수를 갖는 RL회로 ... * 부품리드저항(22 ㏁, 1/4 W, 5 %): 2개가변저항(20 ㏀, 2 W): 2개인덕터(10 mH): 2개커패시터(10 ㎋ ceramic disc): 1개3. 설계실습계획서3 ... .0 Time constant가 10 ㎲인 RL 직렬회로를 설계하여 제출하라.RL회로의 Time constant = L/R = 10 mH / 1 ㏀ = 10 ㎲3.1 Function
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2021.10.13 | 수정일 2022.09.21
  • [A+]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계 예비보고서
    도 ‘0’ 또는 ‘1’ 만을 가질 수 있다. 조합논리회로는 입력의 조합에 따라서 출력이 결정되는 회로이다. 조합논리회로를 설계하려면 설계하려는 회로의 기능을 입력과 출력 ... 으로 간략화 된 기능을 소자를 사용하여 구현한다. 간단한 기능을 갖는 회로를 예로 들어 설계과정을 살펴보자.입력: A, B, C출력: Y기능: A, B, C가 모두 ‘1’일 때 출력
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2021.09.02
  • 아주대 논리회로실험 실험10 DAC & ADC converter 예비보고서
    를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2020.11.15과목명: 논리회로실험교수명:분 반:학 번:성 명:실험10 예비보고서- DAC & ADC converter -1 ... 실험10 예비보고서IEEE Code of Ethics(출처: http://www.ieee.org)We, the members of the IEEE, in recognition ... . 실험 목적- DAC와 ADC 변환기 회로를 구성하고 동작원리를 이해한다.2. 실험 소자1) 74HC○○칩- 74HC시리즈의 74는 TTL IC를 의미하고, HC는 High
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.05.07 | 수정일 2021.07.23
  • 판매자 표지 자료 표지
    A+ 2022 중앙대학교 전자회로설계실습 예비보고서 10 Oscillator 설계
    설계실습 10. Oscillator 설계과 목 : 전자회로설계실습학 번 :조/이름:3.1 OrCAD PSPICE를 사용한 Oscillator의 설계(A)L _{+} =-L _{ ... 1의 신호 발생기를 OrCAD를 이용하여 설계하고 설계도를 제출하라. 사용한 수식 및 수치를 자세히 적어서 제출한다.그림 1 Oscillator (신호 발생기) 회로도R _{1 ... -} (=v _{c} )는 RC 회로를 통해 충전과 방전 과정을 반복하므로 시정수가tau =RC로 주어지는 1차 RC 회로 특유의 곡선 모양을 갖게 되며 출력전압v _{o}는v _{+}와v
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.25
  • 판매자 표지 자료 표지
    [알기쉬운 기초 전기 전자 실험 (문운당)] 20. 델타와이 변환 및 회로해석 예비보고서
    리포트 | 7페이지 | 1,500원 | 등록일 2024.03.12 | 수정일 2024.09.11
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서11 카운터 설계
    1. 실습을 위한 이론적 배경JK Flip Flop : RS 플립플롭에서 set 과 reset 에 동시에 1 이 들어왔을 때의 문제를 보완하기 위해 설계된 회로이다 J 와 K ... 는 JK F lip F lop 의 동작 방식과 동일하다4. 실습 계획서4.1 4진 비동기 카운터- 이론부의 그림 14-2의 비동기식 4진 카운터에 1Mhz의 구형파를 인가 ... 의 회로도를 그린다. 단 CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED를 연결
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2022.09.08
  • [A+] 중앙대학교 전기회로 설계실습 예비보고서 9. LPF와 HPF 설계
    3.4 3.3의 결과를 실험으로 확인하려고 한다. (b) 오실로스코프 화면에 두 파장정도가 보이게 하려면 TIME/DIV을 얼마로 하는 것이 좋은가? (수평축은 10 DIV로 나누어져 있다.) 입력 신호의 주파수가 10 [kHz]이므로 주기는 주파수의 역수인 100 [..
    리포트 | 10페이지 | 1,000원 | 등록일 2023.02.06
  • [A+] 중앙대학교 전자회로 설계실습 예비보고서 3. Voltage Regulator 설계
    1. 목적전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기 (DC power supply)를 설계, 구현, 측정, 평가한다.3. 설계실습 ... 계획서※ 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계 : 아래 그림 1에서 5 ㏀의 부하()에 걸리는 직류전압의 최대치 ()가 4.4 이며, ripple ... ()이 0.9 이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7 ㏀으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계
    리포트 | 5페이지 | 1,000원 | 등록일 2023.02.06
  • [A+]중앙대학교 전자회로설계실습 Voltage Regulator 설계 예비보고서
    3. 설계실습 계획서* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계: 아래 그림 6-1에서 5 KΩ의 부하(RL)에 걸리는 직류전압의 최대치 (Vp ... 와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다. -> Answer ≤ , , 이다.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.03.09
  • [중앙대학교 전기회로설계실습] A+ 예비보고서 9. LPF와 HPF의 설계
    2.4_(a) 입력전압과 출력전압을 오실로스코프에서 동시에 관찰하려면 어떻게 연결해야 하는가? 연결상태를 그리고 설명하라.위 회로처럼 연결하면 CH1에서는 회로 전체의 양단
    리포트 | 6페이지 | 1,500원 | 등록일 2023.03.13
  • 전문가 요청 쿠폰 이벤트
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 11일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:47 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감