• 통합검색(864)
  • 리포트(806)
  • 시험자료(33)
  • 자기소개서(12)
  • 방송통신대(8)
  • 논문(5)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리함수와게이트" 검색결과 621-640 / 864건

  • 정보처리기사 필기 요약 및 기출정리
    1-1. 정규화 과정 [도부이결다조]비정규 릴레이션 - (도메인이 원자값) - 1NF - (부분적 함수 종속 제거) - 2NF - (이행적 함수종속제거) - 3NF - (결정자이 ... [버스4 5링 11랜]① 1 : OSI / 2 : 논리 링크 제어 / 3 : CSMA/CD / 4 : 토큰버스 / 5 : 토큰 링 /6 : 도시형 통신망 / 11 : 무선 LAN② ... 41. 논리적 데이터 독립성 ▶ 개별 사용자나 응용 프로그램의 데이터 관점을 변경하지 않고전체 데이터베이스의 논리적 구조를 변경시킬 수 있다42. 참조무결성 제약 x ▶ 외래 키
    시험자료 | 35페이지 | 2,000원 | 등록일 2012.03.25
  • 모터의 속도제어 각도제어 예비레포트
    수 특성을 분석하는데 좋은 신호제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.함수발생기는 금성사 ... 제어기 위한 회로동작 상태는 (i)일 때(ii)일 때로 나타낼수 있다.? 함수 발생기- 함수발생기(Function Generator)는 낮은 레벨의 다양한 교류(정현파. 삼각파 ... 에서 제작된 다양한 신호소스를 제공하는 신호발생기이다. 이 모델은 3가지 계측기의 기능(함수발생기, 스위프발생기, 펄스발생기)을 일체화한 것으로 아날로그 및 디지털 전자공학 분야, 대량
    리포트 | 14페이지 | 2,500원 | 등록일 2008.11.12
  • Ch8. 멀티플랙서와 디멀티플랙서<디지털회로실험//경희대학교>
    개의 데이터 입력을 적은 수의 채널이나 선들을 통하여 전송하는 전송기이다.S1S2F00I001I110I211I3회로도 함수표그림) 멀티플렉서디지털 멀티플렉서는 많은 입력선들 중 ... 를 이용한 논리회로- 신호를 선택선 A, B의 지시에 의하여 1개만 선택하여 전송하는 경우를 보면 동작선(strobe input) S=1인 경우는 어떠한 데이터도 선택 할 수 없 ... 의 멀티플렉서로의 전용- 멀티플렉서 AND 게이트들과 인버터들은 디코더 회로와 비슷하며, 실제로 입력 선택선들을 해독한다.일반적으로 n× 2n 디코더에서 각 디코더의 AND 게이트
    리포트 | 6페이지 | 2,000원 | 등록일 2008.01.08
  • 논리회로실험 - 플립플롭 및 래치
    ◈제목- 플립플롭 및 래치 ( Flip-Flop , Latch)◈목적순차식 논리회로의 기본 소자인 플립플롭과 래치의 여러 종류( D타입, T타입, RS타입, JK타입)에 대한 ... 기능의 차이를 알아보고 동작조건을 확인한다.◈이론※ 플립플롭의 동작과 종류순서논리 회로(Sequential logic circuit)는 현재의 입력 신호뿐만 아니라 일정 시간이 지난 ... 후에 출력 신호의 일부가 입력으로 궤환(Feedback)되어 출력 신호에 영향을 주는 회로이다.실제로 디지털 시스템은 조합 논리 회로만으로 되어있지 않고, 조합 논리 회로에 기억
    리포트 | 6페이지 | 1,000원 | 등록일 2008.09.19
  • 2진수와 기본논리회로
    ⇒실제 데이터10000112장 기본적인 논리 게이트1. 기본 게이트(1) 기본 게이트기본 게이트(basic gate) 회로는 저항(register), 다이오드(diode ... ) 논리의 확장① NAND : AND 게이트와 NOT 게이트의 결합으로 만들어짐ABY001011101110?Truth table논리식 Y = (AB)'=또는= AB [ 논리기호 ... ]② NOR : OR 게이트와 NOT 게이트의 결합으로 만들어짐ABY001010100110?Truth table논리식 Y = (AB)'=또는= AB [ 논리기호 ]③ 배타적 논리
    리포트 | 26페이지 | 1,000원 | 등록일 2007.06.03
  • MY CAD TOOL을 이용한 4BIT FULL ADDER 설계
    부터 설계를 해보고 여러 셀들의 결합으로 이루어지는 게이트구조의 논리회로를 설계해 본다.우선 CAD를 이용하여 NMOS와 PMOS의 결합인 CMOS를 설계한다. p-type body ... ) SPICE 시뮬레이션11Ⅳ. 3BIT MUX의 설계121. NAND의 설계12(1) NAND게이트의 이해12(2) CMOS NAND2의 Layout 설계142. MUX Layout15 ... 부터있는 전선관을 제공한다. 게이트와 바디사이의 전압을 다양하게 변화하는것은 이 레이어의 전도를 조절하고 드레인과 소스사이의 전류흐름을 제어할 수 있게한다.2. MOSFET의 동작
    리포트 | 30페이지 | 2,500원 | 등록일 2009.05.18
  • [반도체공학] 낸드플래시메모리 NAND flash memory
    곱 AND 과 부정 NOT 을 결합하는 것 NAND) (부정 논리합 NOR)을 나타낸다.논리함수의 설계와 조합을 통해 2진 신호를 통한 수학적 연산이 되며, 컴퓨터 중앙처리장치설계 ... 할 수 있을까, 알려진 두가지 플래시 메모리의 특징은 다음과 같다낸드플래시메모리 :플래시메모리 제품의 한 종류로서 회로 형태가 'NAND' 게이트여서 낸드플래시라 한다. MP3 ... 하는 수단으로 활용되면서 낸드플래시 특성이 요긴하게 쓰이는 것이다.노어플래시메모리 :낸드플래시와 함께 가장 많이 쓰이는 플래시메모리 제품이다. 회로 형태가 'NOR' 게이트여서 노어플래시
    리포트 | 6페이지 | 1,000원 | 등록일 2009.02.05
  • 계측실험 보고서
    (Differential Amplifier)는 두 입력 신호의 전압차를 증폭하는 회로이다. 연산 증폭기나 Emitter coupled 논리 게이트의 입력 단에 주로 쓰인다. 각 입력 단자 ... 회로를 실험한다.(2) 반전, 비반전 증폭회로를 실험해 본다.(3) 가감산 회로를 실험해 본다.a. y = -4x +5의 함수를 만들어 보시오.b. Edc는 2V를 넣고 Ei ... : 가운데) Volt/div=0.5V일 때의 결과(3) 가감산 회로 실험a. y = -4x -5의 구현실험을 끝냈을 때가 가감산 회로를 이용하여 반드시 주어진 함수만을 사용
    리포트 | 11페이지 | 1,000원 | 등록일 2010.11.23
  • 충북대 전기전자공학 디지털실험 16장 예비보고서
    의 레지스터에 대한 함수표병렬 로드를 갖는 4비트 쉬프트 레지스터의 논리도가 에 나타나 있다. 2개의 제어입력 즉, 쉬프트와 로드에 대한 입력이 있으며 레지스터의 각 단계는 D플립 ... 는 동작이 요구되지 않을 때 렞스터의 내용을 재저장한다.레지스터의 동작은 의 함수 항목에 기록되며, 쉬프트와 로드 제어 입력이 둘 다 0인 경우, 각 단계의 세 번째 AND게이트 ... 펄스를 통과시켜 주는 AND게이트를 가지고 수행할 수 있다.각 쉬프트 레지스터가 4개의 단계를 갖는다고 가정하자. 전송을 감시하는 제어 장치는 쉬프트 제어 신호를 통하여 4개
    리포트 | 5페이지 | 1,000원 | 등록일 2008.02.18
  • max plus 이용한 디지털 논리 회로 실습 8세그먼트
    함수는 그 함수의 주 내포 항들의 합이어야 한다.)(최소 해 : 32 게이트, 95입력)b. 다음의 모듈의 최소로 이용하는 2 레벨 NAND 게이트 회로를 구현하라.7400: 4개 ... 디지털 논리회로학 과 : 정보통신공학학 번 : B반 073602이 름 : 주정식담당교수 : 이성주 교수님제 출 일 : 2009.5.191. 서론문제] 아래의 그림은 특별한 8 ... , X2.....X8를 만드는 시스템의 세 가지 버전을 설계하라.(모든 입력은 보수와 보수 아닌 것 둘 다 사용이 가능하다.)a. 각 출력을 2레벨 NAND 게이트 회로를 사용
    리포트 | 21페이지 | 1,500원 | 등록일 2009.05.21
  • 디지털공학실험 예비보고서
    다. 다음 각 논리함수에 대하여 최소항과 최대항으로 나타내고, 논리게이트로 구성하여 그 동작을 확인하라.(a) 인접한 빈 의자가 없을 때만 F(A, B, C, D)는 1이다.SOP ... 함수를 AND, OR 그리고 NOT 게이트만으로 실현하여 동작을 확인하라.POS : Y(A,B,C)=∏(M0,M3,M5,M6)=(A+B+C)(A+B'+C')(A'+B+C')(A' ... 는 논리회로인지를 판단하여라.ABY000011101110XOR 게이트와 같은 기능2.4 응용회로의자 4개가 다음과 같이 일렬로 놓여져 있다.ABCD각 의자가 차있으면 1 비어있으면 0이
    리포트 | 5페이지 | 1,500원 | 등록일 2007.03.22
  • 부울대수
    함수의 값이 0인 최대항을 나타낸다.3.1 부울대수(9)논리회로의 간소화 각 게이트 기호와 사각기호 그리고 진리표 정리0 0 0 1F0 0 0 1 1 0 1 1x y진 리 표F ... 에 의한 각 게이트의 출력 부울함수를 구한다. ④ 출력 부울함수에 대한 진리표를 구한다. ⑤ 진리표에 의해 부울함수를 간소화. ⑥ 출력부울 함수와 진리표를 분석하여 논리회로의 동작 ... 한다. ③ 진리표를 작성한 후 진리표로부터 부울함수를 구한다. ④ 진리표에 의해 카르노 맵 또는 그 외 방법으로 간소화한다. ⑤ 간소화된 부울 함수에 의해 논리회로를 설계한다. 설계시 유의사항
    리포트 | 53페이지 | 1,500원 | 등록일 2007.03.26
  • 여러가지기본함수들(예비)-예비토의 有
    # 제목: 여러 가지 기본 논리 함수들목적:1) 각 게이트들의 회로기호와 진리표를 이해한다.2) 게이트들을 여러 개 연결하여 원하는 동작을 얻을 수 있도록 한다.# 이론:산술연산 ... (x+y) = x?(x')' = xx+x'y = x+y논리게이트- 논리 게이트(logic gate)는 기본적인 논리연산을 수행하는 전자회로를 말한다.① NOT 게이트 - 입력 ... )을 실험하고 그 실험 결과를 완성하여라.5) 아래 그림과 같이 회로를 결선하고 실험결과를 완성하여라.# 토의:논리게이트들은 작년 이구연 교수님 수업이었던 논리회로시간에 한번씩 배워
    리포트 | 4페이지 | 1,000원 | 등록일 2007.05.01
  • 진수변환기(최종본)
    에 표현한다 . 최적화로 인해 게이트 사용 최소화 BCD to 7-Segment Decoder 로 구현 설계목표1. 부울 대수식 기본 공식 관련이론2. Karnaugh Map 에 의한 ... 부울 함수의 간략화 관련이론 - 2 변수 맵 : 2 개의 변수에 대한 지도로서 이들 변수에 의해 생겨날 수 있는 4 가지 민텀을 나타낸 것 . - 3 변수 맵 : 3 개의 변수 ... 4 0 1 1 5 0 1 2 6 0 2 0 7 0 2 1 8 0 2 2 9 1 0 02. 전체적인 논리회로 구성 설계절차3. 진리표 작성 설계절차 A0 A1 A2 A1 S0,S1
    리포트 | 24페이지 | 2,000원 | 등록일 2011.11.13
  • [논리회로]디지털회로 설계의 기초 2장 연습문제
    도로 표현하시오.2.4 다음 논리 함수를 부울 대수의 공리와 법칙을 이용하여 최대한 간략화하고, NAND 게이트만으로 구현하시오.X ? X + Y = X + Y = ( X' ? Y ... )(C+D)(C+D')(가) 게이트를 이용하여 논리 함수 Z를 위한 논리도를 작성하시오.(A+B'+D)(A'+B+D)(C+D)(C+D') = (AB+AD+A'B'+B'D+A'D+BD ... 으로 표현한 논리 함수를 구하시오.(나) NOT 게이트, 2입력 AND 게이트, 2입력 OR 게이트를 이용하여 최소의 비용으로회로 구현하기 위한 논리도를 그리시오. 단, AND 게이트
    리포트 | 12페이지 | 1,000원 | 등록일 2006.05.20
  • 논리회로실험- 래치와 플립플랍 예비보고서
    의 천이가 더욱 중요한 결정적인 요인이 되고 있다.RS-플립플롭의 논리도에는 NOR게이트를 이용한 [그림8-10] (A)와 NAND게이트를 이용한 (B)와 꼭 같은 논리도를 가지 ... 플립플롭의 논리도와 진리표3. J-K 플립-플롭J-K 플립-플럽은 S-R 플립-플럽과 T 플립-플럽의 특성만을 조합한 플립-플럽이다. 플립-플럽의 출력 상태는 게이트 입력의 전압 ... 펄스(CP)라는 천이 신호가 필요함으로 클럭이 부착된 RS-랫치 논리도와 같다.단지 제어 방법이 랫치에서는 R,S의 입력에 의해 결정된다면 플립-플롭은 R,S 의 입력보다 클럭펄스
    리포트 | 10페이지 | 1,000원 | 등록일 2008.04.30
  • lab view를 이용한 DC모터 제어
    을 입력하면 2²와 2¹와 20 등 3군데에 출력이 나온다. 다이오드메트릭스 게이트논리회로의 조합으로 구성되며 대표적인 기능을 갖는 것은 집적회로화 되어있다. PCM통신 ... 고, 측정을 분석하며 신호를 처리하는데 적합하도록 설계된 450개 이상의 내장형 함수를 제공한다.9 -?디스플레이 : Lab View는 데이터 시각화, 사용자 인터페이스 설계, 웹
    리포트 | 8페이지 | 1,000원 | 등록일 2010.05.09
  • [독서감상문]좋은 프로그램을 만드는 핵심원리 25가지
    논리 회호이고 이 중 기본이 되는 회로를 논리 게이트라고 한다. 대부분의 논리게이트는 두 개의 2진수 입력을 받아 2진수 결과를 출력한다. 그리고 간소화된 논리회로를 설계하기 위해 ... 다.*관계: 집합A의 원소 a와 집합B의 원소 b사이에 어떤 관계가 성립하면 이를 관계라 하고 관계형 데이터베이스, 그래프와 트리 등의 기반이 된다.*함수: 집합X의 각 원소가 집합Y ... 의 각 원소에 대응되는 경우를 함수라 하고, 해수함수와 프로그래밍 함수 등의 기초이론이다.*진법: 진법은 수를 위치에 따라 가중치를 부여하는 방법이고, 진수는 해당진법을 사용
    리포트 | 4페이지 | 1,000원 | 등록일 2007.06.15
  • 기억소자(래치와 플립플롭) 회로
    Latch : 쌍안정 상태를 갖는 소자R = Reset inputS = Set input기본 RS Latch 논리기호(NOR 게이트 사용)[표 1] RS 래치 진리치표 [표 2 ... ) (NAND 게이트 사용)※ 주의 1) NOR 게이트 사용할시 R, S 입력은 논리 HIGH 일 때 Enable 된다.2) NAND 게이트 사용할시 R, S 입력은 논리 LOW ... 되게 되는 Sequenyial 논리 회로의 개념을 실험적으 로 확인한다. Latch와 FF의 차이점을 이해하고, 클록에 의한 타이밍 개념을 파악한다.2. 이론 및 관련원리쌍안전
    리포트 | 9페이지 | 1,000원 | 등록일 2007.10.19
  • [기계공학 응용실험]TTL 기초실험
    : 집적회로) chip의 기본적 사용법을 익힌다.▶ 기본 논리회로인 OR, AND, NOT, NAND, NOR 게이트에 대한 회로를 구성 해보고, 결과 값 을 확인해가며 게이트 ... 지 않는다. 반대로 A에 1을 입력하면 B의 입력이 1s를 주기로 0과 1을 반복 하므로 LED가 1s를 주기로 on, off된다.3. 실험 결과NOT 게이트출력(논리값 및 출력 ... 전압)입력 (논리값)출력(논리값)ABY1Y2Z(V)LED100114.4Von1) NOT 게이트 1개와 OR 게이트 1개를 이용한 실험.NOT 게이트는 주어진 입력조건에 대해서 출력
    리포트 | 5페이지 | 1,500원 | 등록일 2007.11.03
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 18일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:14 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감