• 통합검색(1,755)
  • 리포트(1,537)
  • 자기소개서(198)
  • 시험자료(7)
  • 논문(6)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계및실험" 검색결과 581-600 / 1,755건

  • 기초전자설계실험 예비보고서 JK Flip-Flop과 클락생성
    다.실험회로 및 시뮬레이션 결과4.1)JK Flip-Flop설계문제 1 : NAND와 NOR게이트 조합-그림 9.1과 같이 NOR와 NAND 게이트 조합한 동기식 JK Flip ... 를 확인한다.-JK Flip-Flop SN7476/7478 내부 회로도와 설계문제 2)의 NAND또는 NOR게이트 활용실험에서 구성한 회로도를 비교하고 차이점을 확인한다.-실험 전 예비 ... 며 오차가 적도록 소자 값을 선택한다.-실험 전 예비보고서를 준비할 때 수동진동자를 이용하여 주어진 클락 값을 얻기 위한 회로설계한다.-실험 전 예비보고서 준비할 때 NE555
    리포트 | 5페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 논리 대수와 드모르간 정리, 간소화 결과보고서 A+
    Experiment-Report(4장 논리 대수와 드모르간 정리, 간소화)1. 실험목적실험적으로 Boolean 대수의 여러 법칙을 증명한다.규칙 10과 11을 증명할 회로를 구성 ... 한다.실험적으로 4입력 변수를 갖는 회로의 진리표를 결정하고, 수학적으로 등가인지를 증명하기 위해 드모르간 정리를 이용한다.2. 자료 및 관찰1.A + 0 = A의 회로구성 ... 로만 들었던 함수 발생기, 오실로스코프를 직접 다뤄보면서 익숙해졌고, 디지털 공학 수업과 논리회로설계 시간에 배운 Timing-Diagram에 대해 직접 구현해보아서 의미가 있
    리포트 | 5페이지 | 1,000원 | 등록일 2020.03.05 | 수정일 2020.03.12
  • 시립대 전전설2 [3주차 예비] 레포트
    this Lab이번 실험에서는 Verilog HDL 언어를 사용하여 논리회로설계하는 방법을 배운다. 비트 단위 연산자를 이용하는 실험과 Gate Primitive를 사용 ... (베릴로그)는 전자 회로 및 시스템에 사용되는 하드웨어 기술 언어로, 회로 설계, 검증, 구현 등 여러 용도로 사용할 수 있다."라고 위키백과에서 정의되어있습니다, 한마디로 어떤 하드웨어 ... 전자전기컴퓨터설계실험 ⅡPre-report3주차: Logic Design using Verilog HDL1. Introduction (실험에 대한 소개)가. Purpose of
    리포트 | 8페이지 | 2,000원 | 등록일 2019.07.29
  • 광운대학교 전기공학과 1학년 실험6
    을 이해하고 이를 실제 회로설계에 적용함으로써 논리회로를 다루는 능력을 키운다.◆관련 이론◆☑ 논리게이트의 조합앞의 실험2에서 다루었던 기본적인 논리게이트 요소들을 결합하면 이론 ... 실험 6. 논리조합회로설계전기공학과◆개요◆논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 연습을 행한다. 또한 불 필요하게 복잡한 논리함수를 단순화시키는 방법 ... 으로 karnaugh map을 응용하는 방법을 익히고 don't care 조건을 다루는 예를 실습한다.조합논리회로 설계의 실례로 덧셈기의 회로를 구현해 본다. 반가산기와 전가산기의 기본동작
    리포트 | 11페이지 | 1,000원 | 등록일 2019.06.30
  • 서강대학교 디지털논리회로실험 - 실험 3. Decoders and Encoders 예비 보고서
    디지털논리회로실험예비 보고서[3주차]실험 3. Decoders and Encoders1. 실험 목적1) 일반적인 binary decoder의 동작 원리를 이해한다.2) 7-s ... ) Decoder하나의 코드 체계를 다른 코드 체계로 변환하는 논리 회로이며 일반적으로 입력이 출 력에 비해 더 적은 bit수를 갖는다. 대표적으로 n-to-2^{ n} binary ... 므로 논리 회로는 [그림 4]처럼 구현될 수 있다.[그림 4]2) EncoderDecoder와 반대의 기능을 하는 논리 회로이며 일반적으로 입력이 출력에 비해 더 많 은 bit수를 갖
    리포트 | 11페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털회로실험 텀프로젝트 3비트 가산기를 이용한 7세그먼트 디스플레이
    . 회로도 및 구성※ 패턴도 (점프선 3개 사용)※ 회로구성 (기판 앞)※ 회로구성 (기판 뒤)4. 실험 결과5. 고찰이번 텀 프로젝트는 3비트 가산기를 이용한 7세그먼트 디스플레이 ... 였고 패턴도도 점프선을 최소한으로 하는 방향으로 완성했다. 앞서 실험실 개방 때 회로도가 제대로 작동함을 확인하였지만 막상 텀 당일에 설계해보니 납땜이 미숙하여 시간이 오래 걸렸 ... 고, 점프선을 작게 사용하여 패턴도를 작성하다보니 작업 시 생각보다 어려움이 많았다. 디스플레이 출력이 제대로 나왔고 이번 실험을 통해 회로 구상과 설계뿐만 아니라 실질적인 작업의 숙련도 또한 중요하다고 느꼈다.
    리포트 | 9페이지 | 10,000원 | 등록일 2020.04.21 | 수정일 2022.11.11
  • 7세그먼트 디코더 실험보고서
    로, 1은 0으로 수정하여 설계하면 된다.[세그먼트 디코더의 회로도]3. 실험 예비보고3.1 기초 이론의 식 (1)과 같이 실험 4의 [표 4-2] BCD/10진수 디코더의 부울 함수 ... 방법 및 순서5.1 실험 예비 보고 3.3에서 설계한 4진수/2진수(4-line to 2-line) 우선 순위 인코더를 AND, OR, NOT 게이트를 사용하여 구성하라.5.2 ... 진수/2진수(4-line to 2-line) 우선순위 인코더(큰 숫자가 우선순위가 높음)의 출력 A와 B에 대한 논리함수를 나타내고, AND 및 OR 게이트로 구성된 4진수/2진수
    리포트 | 8페이지 | 1,000원 | 등록일 2020.04.26
  • 서강대학교 디지털논리회로실험 - 실험 4. Multiplexer, Demultiplexer and Comparator 예비 보고서
    디지털논리회로실험예비 보고서[4주차]실험 4. Multiplexer, Demultiplexer and Comparator1. 실험 목적1) Tri-state 소자의 동작 원리 ... 하는 논리 회로 를 [그림 12]와 같이 설계할 수 있다.f=(x _{ 2}?y _{ 2})+(x _{ 1}?y _{ 1})+(x _{ 0}?y _{ 0})이다.[그림 12]3 ... 및 예상 결과1) Tri-state buffer 소자의 동작 확인Schematic 회로 및 시뮬레이션 결과는 다음과 같다.[그림 15][그림 16][그림 2]의 진리표와 [그림
    리포트 | 9페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털 실험 9장(멀티플렉서를 이용한 조합논리) 예비보고서
    실험 예비 보고서(9장 멀티플렉서를이용한 조합논리)실험 목적-멀티플렉서를 이용하여 비교기와 패리티 발생기를 설계하고 그 회로를 시험한다.-2XN 입력의 진리표를 수행하기 위해 N ... 의 하나는 진리표로부터 바로 조합 논리 함수를 실현할 수 있는 것이다. 예로써, 실험 7에서는 그림 9-2(a)에 제시된 진리표로부터 오버플로우 에러를 검출하는 회로가 필요 ... 입력 멀티플렉서를 이용한다.실험부품 및 사용기기17404 hex 인버터174151A 멀티플렉서1LED1브레드 보드15V 직류전압전원 장치1오실로스코프저항기 660Ω, 1kΩ이론
    리포트 | 14페이지 | 3,000원 | 등록일 2019.12.17
  • 서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서
    디지털논리회로실험예비 보고서[2주차]실험 2. Digital Logic Gates1. 실험 목적1) TTL의 동작 원리를 확인한다.2) 주어진 진리표를 논리식으로 최적화한다.3 ... 며 회로에서 사용시 방향에 주의해야한다.[그림 5] 1N41484. 실험 회로의 해석 및 예상 결과1) 과정 1-A[그림 6]의 회로에 대한 Xilinx ISE 시뮬레이션 결과 ... ) 논리식을 TTL로 구현하여 그 동작을 확인한다.4) Xilinx ISE로 설계회로를 FPGA로 구현하고 그 동작을 확인한다.2. 관련 이론1) TTL (Transistor
    리포트 | 7페이지 | 1,000원 | 등록일 2020.04.20 | 수정일 2020.04.24
  • 디지털 실험 7장(가산기,감산기) 결과보고서
    (overflow) 검출로 부호화 수의 가산기 설계를 완성한다.2. 실험순서1) 그림 7-5는 2진수를 Excess-3코드로 변환하는 회로를 부분적으로 완성한 설계이다. 그것은 이론 요약 ... ) 설계로부터 회로를 구성한다. 진리표 7-3에 나열된 대로, 모든 가능한 입력을 시험한다. 출력은 LED로부터 바로 읽어진다. 논리 1일 때, LED는 ON이 되고 논리 0일 때 ... 실험 6장 비교기1. 실험목적- 가산, 감산 연산을 구현해 본다.- 4비트 2진수를 Excess – 3 코드로 변환하는 변환기를 설계, 구현, 실험한다.- 3 오버 플로우
    리포트 | 6페이지 | 3,000원 | 등록일 2019.12.17
  • 서강대학교 디지털논리회로실험 레포트 5주차
    5주차 결과레포트비교 및 연산 회로1. 실험 제목: 비교 및 연산 회로2. 실험 목표:(1) Exclusive-OR 회로를 이용한 비교회로의 구현 및 동작원리 이해(2) 기본 ... ) 비교회로(comparators)디지털 컴퓨터 시스템 및 장치의 설계과정에서 두 개의 이진수의 비교를 통해 프로그램 및 논리의 흐름을 결정하는 것은 매우 일반화된 동작이다. 두 ... gates를 이용한 half-adder 및 full-adder의 구현 및 동작원리 이해(3) 연산회로의 동작 및 signed/unsigned numbers에 대한 이해3. 이론3-1
    리포트 | 25페이지 | 1,000원 | 등록일 2020.08.12 | 수정일 2020.08.26
  • 기초전자회로실험 예비보고서 - Boolean 대수
    의 기본법칙실험회로 및 시뮬레이션 결과4.1 Boolean 대수측정문제 : AND, OR, NOT 게이트만 사용1. Boolean 대수 기본법칙 1번 식A0X000101A1X ... Boolean 간략화문제측정문제 : AND, OR, NOT 게이트만 사용참고문헌민상원, 『설계능력 향상을 위한 전기, 전자, 통신, 컴퓨터공학 기초전공실험, (2011년)예비보고서 기초전자회로실험1 실험일: 년 월 일 ... 실험 제목 : Boolean 대수와 논리식 간략화실험에 관련된 이론Boolean 대수란?조지 불(George boole)에 의해 고안되었으며, 논리적인 상관관계를 다루며, 0
    리포트 | 4페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 기초전자회로실험 예비보고서 - n-bit 이진가산기
    계산 부분을 n-bit이진 가산기로 구성할 수 있다고 생각하면 된다실험회로 및 시뮬레이션 결과4.1 XOR 게이트◈ 논리식 을 만족하는 회로를 구성하고 진리표를 작성한다. 진리표 ... .3절 설계2)의 NAND 또는 NOR게이트 활용실험 에서 자신이 설계회로도를 비교하고 차이점을 확인한다.4.4 3-Bit 이진 가산기 설계4.2와 4.3절에서 구성한 회로 ... 회로 Z로 논리 게이트가 구성됨을 확인할 수 있다n-bit 이진 가산기: 가장 낮은 비트(LSB:least Significant Bit)의 가산기에는 반가산기를,나머지 상위 비트
    리포트 | 7페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 외국계자기소개서- 2018 TexasInstrument Korea Sales Intern(기술영업인턴)
    하여야겠다고 생각하였고, 설계자의 능력에 따라 회로를 간소화 할 수 있다는 점에서 흥미를 느꼈습니다.아날로그 및 디지털 회로설계실습을 통하여 논리표를 통해 7segement를 제어 ... 하면 그 일에 대해 얼마나 빠르고 정확하게 익숙해질수 있을지 고민하고 행동했습니다.처음 공모전에 참가했을 때, 프로젝트 총괄과 회로설계를 담당하였습니다. 저희 팀은 미세먼지 센서 ... 회로의 배치가 다르다는 점, 그리고 불필요한 정보들이 많다는 점을 파악하였습니다. 이를 염두에 두어 보고서를 작성하기 시작한 결과, 보고서 부분과 실험결과 부분에서 성과를 이뤄
    자기소개서 | 4페이지 | 3,000원 | 등록일 2020.06.01 | 수정일 2020.11.26
  • 서울시립대학교 전전설2 1주차 결과레포트(코딩 성공적, A+, 10점 만점 11점)
    Backgrounds (Required theory) for this Lab ‥‥‥‥‥‥‥‥‥‥‥‥‥‥ 32. Materials & Methods (실험 장비 및 재료와 실험 방법) ‥10 ... (Complementary metal-oxide-semiconductor) HYPERLINK \l "주석2"[2]CMOS는 MOSFET을 활용해 만든 디지털 논리 회로이다. CMOS ... 의 상태에 따라 출력 값이 결정되는 논리 회로이다.이는 지금 사용하는 다양한 전자기기들의 기반이 된다. 예를 들어 컴퓨터, 핸드폰, 시계, …, etc이러한 기기들은 memory
    리포트 | 26페이지 | 2,000원 | 등록일 2020.07.22 | 수정일 2020.09.15
  • 전자전기컴퓨터설계실험2(전전설2) (3) Logic Design using Verilog HDL
    HDLpost-lab reportⅠ. 서론1. 실험 목적본 실험에서는 Verilog HDL의 사용법을 익히고 이를 사용하여 디지털 논리회로설계하는 여러 가지 방법을 다룬다 ... Logic Design using Verilog HDLpost-lab report과목명전자전기컴퓨터설계실험2담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자Logic ... . Verilog (03)Ⅱ. 본론 (03)1. 실험 장비 및 사용법 (03)1.1. Verilog HDL (04)1.1.1. Verilog 어휘 규칙 (04)1.1.2. Module(1
    리포트 | 84페이지 | 2,000원 | 등록일 2019.10.11 | 수정일 2021.04.29
  • 디지털 실험 4장(논리대수와 드모르간 정리, 간소화) 결과 보고서
    실험 4장 논리대수와 드모르간 정리, 간소화1. 실험목적-실험적으로 Boolean 대수의 여러 법칙을 증명한다.-규칙 10과 11을 증명할 회로를 구성한다.-실험적으로 4입력 ... 변수를 갖는 회로의 진리표를 결정하고, 수학적으로 등가인지를 증명하기 위해 드모르간 정리를 이용한다.2. 실험순서1) 그림 4-1에 제시된 회로를 구성한다. 전원은 5.0V로 고정 ... 의 마지막 줄을 완성한다.SchematicTiming DiagramBoolean Rule5) 규칙 10을 설명할 회로설계한다. 함수 발생기가 입력 A를 나타내기 위해 사용되어지
    리포트 | 4페이지 | 3,000원 | 등록일 2019.12.17
  • A+받은 TTL 7483을 이용한 4자리 가감산기
    기초전자공학실험1 보고서실험5. 조합회로 ㅣ모의실험 및 분석TTL 7483을 이용한 4자리 가감산기 모의실험회로도를 통해 cB1~cB4가 B1~B4와 SUB 값에 의해 결정되고S ... 실험 결과XOP 논리부의 CUPL 코드와 모의실험 결과는 다음과 같다.4자리 가감산기의 출력값의 부호인 S5가 출력된다.실험결과 및 분석실험 5-1. TTL 7483 를 이용한 4 ... 5가 A4, B4, SUB, C4에 의해 정해져서 4자리 가감산기 계산이 완성되는 것을 알 수 있고 결과값을 확인할 수 있다.WinCUPL을 이용한 4자리 가감산기 설계 및 모의
    리포트 | 1페이지 | 1,000원 | 등록일 2019.09.06
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 예비레포트 3주차 Lab03 Introduction to Verilog HDL
    전자전기컴퓨터공학부 설계실험2Pre La-03Introduction to Verilog HDL실 험 날 짜학 번이 름목차1. 실험 목적 ... 개의 차이점은 Verilog는 전자 시스템을 모델링하는 데 사용되는 HDL이며 VHDL은 현장 설계 가능 게이트 어레이 및 집적 회로와 같은 디지털 및 혼합 신호 시스템을 설명하기 ... , Gate Primitive, Behavioral modeling 이 세가지의 Verilog HDL 언어의 기본 사용법을 통해 디지털 논리회를 설계하는 방법을 학습한다.2. 배경
    리포트 | 17페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 19일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:18 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감