• 통큰쿠폰이벤트-통합
  • 통합검색(6,528)
  • 리포트(6,411)
  • 자기소개서(60)
  • 시험자료(42)
  • 논문(10)
  • 서식(3)
  • 방송통신대(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"저항커패시터" 검색결과 4,201-4,220 / 6,528건

  • 전자공학실험 35장 - 대역저지 필터 예비결과
    발생기 1대, 직류전원장치 ±15V(50mA) 1채널,오실로스코프 2채널 1대, 브레드보드 1대(2) 부품 :mu A 741 op-amp 3개, 커패시터 (0.01 mu F 2개 ... , 2.2nF 2개),저항{10k OMEGA (0.25W) 5개,5.6k OMEGA (0.25W) 1개,4.7k OMEGA (0.25W) 4개,2.7k OMEGA (0.25W) 1
    리포트 | 6페이지 | 3,000원 | 등록일 2016.04.19 | 수정일 2016.04.20
  • [텀프로젝트] 전자 악어 룰렛 결과 발표 ppt
    숫자?NoYes시작 스위치- 사용 부품 : 스위치(x16), LED(x15), DC모터(x1), 부저(x1), 레귤레이터(x1), 저항커패시터 다수{nameOfApplication=Show}
    리포트 | 8페이지 | 1,500원 | 등록일 2011.12.13
  • 23. 달링턴 및 캐스코드 증폭기 회로
    하고 측정한다.2. 실험소요장비오실로스코프, DMM, 함수 발생기, 직류전원, 저항, 커패시터, 트랜지스터3. 관련이론(1) 달링턴 이미터 폴로어 회로위의 회로도는 이번 실험 ... DC Bias위의 회로에서 DC Bias 전압,전류, 소신호 저항은 각 각의 BJT에 대한 DC Bias 값들을 KVL과 KCL을 이용하여 위와 같이 구할 수 있다.
    리포트 | 7페이지 | 1,000원 | 등록일 2013.05.02
  • 17장-공통 이미터 트랜지스터 증폭기,18장-공통 베이스 및 이미터 폴로어 트랜지스터 증폭기
    커패시터 C3를 통해 출력에 연결되었을 때, 컬렉터 저항은 RC와 RL의 병렬저항⇒ ∴ 전체 교류 컬렉터저항→ 교류등가회로 : 그림 (b)∴ 전압 이득식에서 RC를 Rc로 대치 ... 다)* 잇점) 높은 입력저항, 높은 전류이득* 그림: 전압분배 바이어스를 가진 이미터 폴로어 회로.입력 : 결합 커패시터 C1을 통해 베이스에 인가.출력 : 이미터에서 결합 커패시터 ... : 오실로스코프, DMM, 함수 발생기, 직류전원 공급기② 부품:◇ 저항: 1kΩ (2개), 3kΩ (2개), 10kΩ (1개), 33kΩ (1개), 100Ω (1개), 1kΩ (1개
    리포트 | 14페이지 | 1,500원 | 등록일 2010.09.07
  • [전자회로실험] MOSFET 소스 공통 증폭기 예비보고서
    해서 계산한다.◆ 커패시터 근사값☞ xc1 = RS / 10이는 BJT 증폭기에서 이미터 저항을 바이패스시키는 데 사용된 방식과 동일하다. 위의 회로에서 출력 신호는 드레인에 접속 ... 게이트 FET(IGFET - Insulated Gate FET)라고도 한다. 게이트와 기판은 SiO2 절연막에 의해 분리된 커패시터의 전극판 역할을 한다. 게이트가 기판에 접속 ... 된 소스에 대해 (+)이면 커패시터는 충전된다. 게이트가 (+)이므로 드레인과 소스 사이의 반도체 표면에 음전하(전자)가 유도되어 채널이 형성되고, 소스-드레인 회로에 전류가 흐르
    리포트 | 6페이지 | 1,500원 | 등록일 2011.10.05
  • 샐런-키
    면 귀환저항비가 나온다. 감쇠계수의 값은 필터의 극점 수에 달려있는데 극점이란 한 개의 저항커패시터로 구성되는 간단한 회로이다. 위의 회로는 단극회로가 하니라 쌍극회로이기 때문
    리포트 | 2페이지 | 1,000원 | 등록일 2012.06.15
  • RC 저역통과 및 고역통과 필터, RC 대역통과 필터 예비보고서
    주파수를 필터의 차단 주파수라고 한다.시료 및 사용기기- 오실로스코프- 디지털 회로시험기- 저주파 신호발생기- 저항 (1/2W) : 47Ω, 470Ω, 1.5㏀, 15㏀, 10㏀ ... - 커패시터 : 0.005㎌, 0.05㎌- 브레드보드실험순서1. 저역통과 필터① 이론적인 주파수 특성 곡선을 얻기 위하여 다음과 같은 순서를 적용한다.⒜ 그림 11-5의 회로에서 X ... 의 회로를 결선하고 신호발생기로 100㎐의 신호를 가하고 신호발생기 출력을 2V로 항상 유지하여라.③ 커패시터 양단에 오실로스코프를 접속하고 스코프 화면 상의 진폭을 적절한 크기
    리포트 | 9페이지 | 1,000원 | 등록일 2012.12.21
  • 기초회로실험) 결과 직렬 RL와 RC회로에서의 전압관계 및 임피던스
    .61476190.12220.1116.3332012* Pspice.[ 그림 ] RC 회로 구현[ 그림 ] RC 회로에서 커패시터저항의 전압* 실험에 대한 분석- 다음 표와 오실로스코프 ... 하고, 임피던스, 저항, 유도성 리액턴스, 위상과의 관계를 실험을 통해 조사하는 데에 목적이 있다.* 이번 실험에서 RL 회로의 임피던스 공식과, 위상각, 임피던스를 결정한다.1. 실험결과1 ... } over {cos theta },OMEGA10014130.4323.183587* Pspice 구현* 실험에 대한 분석- RL 회로에서의 임피던스 측정을 위한 실험이다. 저항
    리포트 | 11페이지 | 2,000원 | 등록일 2014.01.06
  • [전기회로실험] 직렬 RL / RC 회로에서의 전압관계 결과보고서
    저항과 0.033μF의 커패시터를 직렬로 연결한 후, 10Vp-p 1kHz의 출력을 회로에 인가한다. 이 때, 두 소자에 걸린 파형의 위상차는 다음과 같다.사인파의 주기 ... 의 원인으로 추측할 수 있다.다음으로 6.8kΩ의 저항과 0.033μF의 커패시터를 직렬로 연결한 후, 10Vp-p 1kHz의 출력을 회로에 인가한다. 이 때, 두 소자에 걸린 ... 회로먼저 3.3kΩ의 저항과 100mH의 인덕터를 직렬로 연결한 후, 10Vp-p 5kHz의 출력을 회로에 인가한다. 이 때, 두 소자에 걸린 파형의 위상차는 다음과 같다.사인파
    리포트 | 4페이지 | 2,000원 | 등록일 2011.10.05
  • 기초회로 실험. 21장 필터회로의 특성(예비레포트)
    .② 용량결합회로- 커패시터에서 1차 측 정상 직류 성분이 저지되므로 이 직류전압은양단에서는 출력전압으로 발생될 수 없다. 그러나 교류성분은양단에 출력전압으로 나타나게 된다 ... . 따라서 유도결합 회로와 마찬가지로 직류성분을 제거하는 여파기능을 가짐을 알 수 있다.③ 바이패스 커패시터 회로- 바이패스란 어느 소자 주위의 통로로서 병렬 또는 분로 통로이다.바이패스 ... 게 저역통과 필터와 고역통과필터로 분류할 수 있다.저역통과 필터는 인가전압의 저주파 성분을 통과시켜 부하저항 양단에 출력전압을 발생시키고고주파 성분은 출력 단에서 감쇠시키거나 저지
    리포트 | 4페이지 | 1,000원 | 등록일 2012.03.26
  • 기초회로실험 - 4. Capacitor 및 Inductor의 특성-과도 특성
    는 1000Hz(주기 1msec)와 2000Hz커패시터 전압 측정저항 전압 측정회로주파수CVcVRC=(a)1000 Hz0.1800 mV460 mV4.6A1739(a)2000 Hz0 ... . 스위치가 닫히기 직전(t=0-)의 순간에 커패시터에는 이미의 전압이 충전된 상태이므로 연속성 조건에 의해 스위치가 닫히는 순간(t=0) 또는 직후(t=0+)의 커패시터 전압 ... 게 된다. 또한 각 축전기에 충전된 전하량을라면가 된다. 합성 전기 용량을 C라고 하면 축전기의 합성 전기 용량은가 되고 등가 합성저항은가 된다. 합성 전기 용량의 크기를 살펴보
    리포트 | 15페이지 | 2,500원 | 등록일 2012.10.24
  • 실험 3예비. 적분 회로
    에서의 이득을 제한하기 위해 커패시터 앞에 직렬 저항를 연결하여 고주파 이득을 제한했다. 이 때 입력이보다 높으면 반전 증폭기로 동작하고, 이때 전압 이득은이 된다. 그리고보다 낮 ... . 따라서 극히 제한된 응용을 제외하고는 사용되지 않는다.2) 적분기Fig3.3 적분기 회로위 회로는 적분기 회로로서 미분기 회로에서 커패시터저항의 위치를 바꿈으로서 회로를 구현 ... 을 갖는 적분기 회로위 회로는 제한된 저주파 이득을 가지는 적분기 회로로서, 낮은 주파수영역에서의 저주파 이득을 제한하기 위해 커패시터저항를 병렬로 연결하였다. 낮은 주파수 일
    리포트 | 5페이지 | 2,000원 | 등록일 2010.09.12
  • 반전 및 비반전 연산증폭기 결과보고서
    실험제목- 반전 연산증폭기실험결과1. 반전 연산증폭기① 그림 23-11의 회로를 결선하여라(커패시터가을 통해 흐르는 직류 바이어스 전류를 저지하므로이다.② 회로 내의 직류전압 ... 와과 비슷한 값의 저항을 사용하여 입력 임피이던스를 측정하여라.778Ω⑥ 1㎑의 입력신호를 사용하여 부하저항 양단에서의을 측정하여라주의)은 고주파에서 연산증폭기의 내부회로와 회전비(s ... lew rate)에 의하여 제한되어진다. 또한 부적당한 balancing 저항에 의하여 축력에서의 오프셋 전압은 비대칭의 peak-to-peak출력전압을 초래할 수 있다. 정상적인
    리포트 | 2페이지 | 1,000원 | 등록일 2012.12.21
  • [예비보고서] 소신호 공통 베이스 교류증폭기 실험
    다.즉 VCEQ 일때 ICEQ 가 일어난다.교류 부하선그림1의 회로는 교류적 관점에서 보는 것이 직류적 관점에서 보는 것과는 다르다. 컬렉터저항은 결합 커패시터 로 인하여 로서 다르 ... 게 되고 이미터저항은 바이패스커패시터 CQ로 인하여 0이 되므로 교류부하선과 직류 부하선은 다르게 된다.▶ JFET 드레인 특성곡선JFET의 구조 및 종류접합 전계효과 트랜지스터 ... 에 공핍영역이 생기게 함으로써 채널의 저항을 증가시킨다.다시 말해 채널의 폭은 게이트 전압을 변화시킴으로써 제어되고 그것에 의하여 드레인 전류ID의 크기를 제어할 수 있다. 그림2
    리포트 | 4페이지 | 1,000원 | 등록일 2011.11.10
  • 디지털회로실험 전자주사위 텀프로젝트 (회로도 및 설명, 사진 첨부)
    LS00 * 1 (NAND 2-Input)LED적색 * 774LS04 * 1 (NOT)다이오드1N4001 * 174LS10 * 1 (NAND 3-Input)저항390Ω * 774LS ... 92 * 1 (4-Bit Binary Counter)820Ω * 374LS42 * 1 (BCD 2 Decimal)커패시터10㎌ * 1IC 소켓14핀 * 4스위치Push Button
    리포트 | 8페이지 | 2,000원 | 등록일 2015.01.27
  • R-L, R-C 회로 특성 예비 피스파이스
    DEG LEQ theta LEQ0 DEG의 범위를 갖는다.◎ 사용기기 및 부품1) 기기 2) 부품- L-C-R미터 : 1대 - 저항 : 3개- 신호발생기 : 1대 - 커패시터 : 3 ... 결정되며0DEG LEQ theta LEQ90 DEG의범위를 갖는다.③v,i의 최대치 및 실효치의 비는sqrt { R ^{ 2}+X _{ L } ^{ 2}이다. 저항R과X_{ L ... }의 합성저항성격을 자기는 것을 임피던스라고 부르며Z로 표시한다.Z=sqrt { R ^{ 2}+X _{ L } ^{ 2}이다.정리해보면 임피던스의 크기Z 및 임피던스 각theta
    리포트 | 4페이지 | 1,000원 | 등록일 2014.03.24 | 수정일 2014.04.01
  • [정류 회로](물리실험 결과 보고서)
    한다.전압의 최소값이 증가한 원인을 살펴보면, 필터회로는 다이오드와 커패시터 저항으로 연결되어 있다. 여기서 다이오드에서 전류를 흘러보낼때는 커패시터에 전압이 충전되고, 이에따라 출력전압 ... 은 상승곡선을 그리게 된다. 하지만, 다이오드에서 전류를 차단할때는 전압의 공급이 끊기고, 그에 따라 커패시터저항만이 직렬로 연결된 상태가 된다. 이때 커패시터에서 충전되어있 ... 는 전압을 내보내고 그 값에 의해 저항에서 출력전압이 감지된다. 커패시터에서는 전압을 소모하므로, 측정출력전압은 하강곡선을 그리게 된다. 그리고, 다음에 다시 다이오드에서 전류
    리포트 | 3페이지 | 1,000원 | 등록일 2010.12.17
  • 교류회로소자(인덕터 및 커패시터)의 특성,RC, RL, RLC 회로의 임피던스 및 전력 측정
    커패시터를 위치 시키고 스위치를 S의 위치에 고정 시킨후, 신호 발생기를 이용하여 0.5kHz, -2V~ +2V 의 사인파 신호를 인가한다. 저항 양단의 전압과 커패시터 양단 ... 의 과정을 반복하라.③ 그림의 회로에서 L = 50mH 인 인덕터, C = 0.1F 인 커패시터, R = 10인 저항을 위치 시킨 후, 신호 발생기를 이용하여 2kHz, -5V ~ ... 연결하여 위치 시킨 후 발생기를 이용하여 1kHz, -10V ~ +10V 의 사인파 신호를 인가한다. 저항 양단의 전압과 커패시터 양단의 전압을 측정한 후, 표 14.4 과 같
    리포트 | 9페이지 | 1,500원 | 등록일 2010.06.23
  • 공통 이미터 증폭기 예비
    하고자 한다. 5.2 배경 이론 1. 공통 이미터 증폭기의 특징 공통 이미터 증폭기는 다른 증폭기 구조에 비해 중간 정도의 입력 저항, 큰 전압, 큰 전류 이득, 그리고 출력 저항 ... 의 회로도에서 입력 측은 베이스, 출력 측은 컬렉터가 신호를 담당한다. BJT 증폭기는 입력 임피던스는 클수록, 출력 임피던스는 작을수록 좋다. 여기서, 입력 임피던스란 신호원의 저항 ... 제외하고 연결된 총 저항을 의미하고, 출력 임피던스는 부하저항을 제외하고 출력단에 연결된 총 저항을 의미한다. 1) 이상적인 입력 임피던스는 무한대이다. 2) 이상적인 출력
    리포트 | 9페이지 | 2,500원 | 등록일 2014.06.10 | 수정일 2022.11.04
  • phasor,ac steady state,qfactor
    된다.부하에 연결된 복소 Impedance 또한 다음과 같이 구할 수 있다.즉, 저항커패시터가 의 Impdeance를 이루는데 이는 식을 통해서도 쉽게 확인할 수 있다. (전압 ... 에 걸리는 전압을 Phasor 식을 이용해 구해보면가 된다. 이를 Phasor Diagram으로 나타내어 보면왼쪽 그림과 같다. 여기서 두 전압의 차이를 관찰할 수 있다. 저항 ... 의 전압이 커패시터의 전압에 비해 위상이 앞서며 크기의 차이 또한 존재한다는 것을 알 수 있는데 이는 위의 Phasor 식에서도 쉽게 확인할 수 있다. 에 을 곱한 전압이 이기 때문이
    리포트 | 8페이지 | 1,500원 | 등록일 2011.06.27
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 27일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:03 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감