• 통합검색(3,635)
  • 리포트(2,941)
  • 자기소개서(659)
  • 시험자료(19)
  • 논문(5)
  • 서식(4)
  • 이력서(3)
  • ppt테마(3)
  • 방송통신대(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로실습" 검색결과 401-420 / 3,635건

  • [중앙대 전자회로설계실습 7 예비보고서] Common Emitter Amplifier의 주파수 특성
    설계실습 7. Common Emitter Amplifier의 주파수 특성1. 목적이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier ... 숫자 세 자리까지만 사용한다.(A) 이전 실험의 2차 설계 결과회로(Ri 추가)에 대하여 모든 커패시터의 용량을 10 uF으로 하고 CE증폭기에 100 kHz, 20 mVpp 사인 ... 파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE
    리포트 | 11페이지 | 1,000원 | 등록일 2021.08.09
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 결과레포트4
    한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문에 실제로 구성한 회로와 이론적인 회로의 차이를 알기 위해 비교실습을 진행해야 하고, 이 ... 실습에서 구성한 브리지 회로의 비교, (2)둘째는 실제 구성한 브리지 회로와 실제 구성한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문 ... 설계실습 4. Thevenin 등가회로 설계2018○○○○ ○○○요약: Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.11 | 수정일 2020.09.12
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 결과레포트9
    설계실습 9. LPF와 HPF설계2018○○○○ ○○○요약: a) LPF실습 진행 설계한 회로에서 사용하는 저항의 크기는 실습 계획서에서 계산한 결과 1kΩ이었으며, 가변저항 ... 출력 전압이 급격히 감소하는 그래프 개형을 확인할 수 있었다. (c) HPF실습 진행 RL회로를 활용하여 입력전압과 LPF출력전압의 파형을 비교하고 그래프를 그려 보고 회로에 인가 ... 에서의 주파수 응답과 필터에서의 응용에 대해 아는 것은 중요하다.2. 설계실습 결과2.2(a) LPF실습 진행1) 가변저항을 설계한 저항으로 조절하라.설계한 회로에서 사용하는 저항
    리포트 | 12페이지 | 1,000원 | 등록일 2020.09.11 | 수정일 2020.09.15
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 결과레포트12
    설계실습 12. 수동소자의 고주파특성측정방법의 설계2018○○○○ ○○○요약:실제 회로에서 사용되는 회로소자의 등가회로를 이해하고 이 소자들이 넓은 주파수 영역에서 어떻게 동작 ... 하는지 이해하기 위해 실습을 진행한다. (a) R=10kΩ, C=0.1mu`F 가 직렬로 연결된 회로의 주파수 응답. 입력을 2V(peak to peak)인 사인파로 하고 주파수 ... 에서부터 커패시터가 인덕터의 성향을 띈다고 할 수 있다. 이는 실습을 통해 확인했다. (b) R=10kΩ, L=10mH 가 직렬로 연결된 회로의 주파수 응답. (a)와 같은 실험을 이번
    리포트 | 7페이지 | 1,000원 | 등록일 2020.09.11
  • [A+결과레포트 전자회로설계실습]10. CMOS Inverter, Tri-state 설계
    전자회로설계실습 결과보고서10. CMOS Inverter, Tri-state 설계담당 교수담당 조교제출날짜학번조이름1. 요약2. 서론3. 설계실습 내용 및 분석3.1 CMOS ... Inverter의 구현 및 동작3.2 Tri-state의 구현 및 동작4. 결론5. 참고문헌1. 요약이번 실험에서는 집적회로에 많이 사용되는 CMOS Inverter의 구현 및 동작 ... 을 알아보는 실험을 하였다. 그 결과, 가 증가하면 의 크기가 증가하고 의 크기가 증가한다는 것을 수치 상으로 얻을 수 있었다. 그 다음, CMOS inverter 회로를 구성
    리포트 | 12페이지 | 2,000원 | 등록일 2020.11.26
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 결과레포트13
    설계실습 13. 발전기 원리 실험2018○○○○ ○○○요약: 인덕터의 동작원리인 Faraday’s law를 실험적으로 확인하기 위한 실습을 진행했다. RL회로를 이용하여 인덕터 ... 은 매우 중요하다.2. 설계실습 결과2.1 설계실습 8을 응용하여 코일의 인덕턴스를 측정하라. 파형을 저장, 제출하라.그림 1 그림처럼 회로를 구성하고 오실로스코프를 이용해 저항전압 ... 실습을 진행했다. RL회로를 이용하여 인덕터의 인덕턴스를 측정했다. 오실로스코프를 이용해 저항전압이 입력의 63%가 되는 time constant를 측정한다. RL회로의 time
    리포트 | 10페이지 | 1,000원 | 등록일 2020.09.11 | 수정일 2020.09.12
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 예비레포트12
    설계실습 12. 수동소자의 고주파특성측정방법의 설계2018○○○○ ○○○3. 설계실습 계획서3.0 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로를 설계하라. 기준을 무엇 ... 이 어떻게 변하는지 DMM을 이용하여 측정하는 방법이 있다.그림 1 그림 2커패시터와 인덕터의 고주파 특성을 측정하기 위해 RL(그림 1), RC(그림 2)회로로 설계한 뒤 입력전압 ... 과 저항전압을 관찰할 수 있도록 Oscilloscope를 장치한 뒤에 주파수를 증가시키면서 입력전압과 저항전압의 비와 위상차를 관찰한다. 이상적인 RL, RC회로에서의 위상과 전압
    리포트 | 4페이지 | 1,000원 | 등록일 2020.09.11
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 결과레포트10
    설계실습 10. RLC 회로의 과도응답 및 정상상태 응답2018○○○○ ○○○요약:RLC직렬회로의 과도응답 및 정상상태 응답을 가시적으로 관찰하고 이론과 비교하기 위해 실습 ... .저항에 걸리는 전압이 과감쇠의 특성을 보이도록 한다는 것은 그림 9의 녹색 그래프의 특징과 동일한 모습을 보이도록 한다는 것과 같다. 이를 실험으로 확인했다.(회로 구성 후
    리포트 | 12페이지 | 1,000원 | 등록일 2020.09.11 | 수정일 2020.09.12
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 결과레포트8
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)2018○○○○ ○○○요약:RL회로를 설계하고 이를 측정하는 방법을 설계하기 위해 실습을 진행 ... 가 주기인 사각파를 RL회로에 인가했을 때 예상되는 저항, 인덕터의 전압의 파형을 예상하고, 실습을 통해 예상 파형과 실험 파형을 비교했다. 이는 인덕터에 저장되는 자기장에너지 ... 는 예상 파형이다.2) 인덕터전압그림 16그림 17그림 16은 실제 실습 결과이고, 그림 17은 예상 파형이다.3. 결론RL회로를 설계하고 이를 측정하는 방법을 설계하기 위해 실습
    리포트 | 9페이지 | 1,000원 | 등록일 2020.09.11 | 수정일 2020.09.12
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 결과레포트6
    하다.2. 설계실습 결과2.1(a) 벽면의 교류전원(220V) power outlet의 두 개의 접지단자 사이의 전압을 측정하기 위한 회로도는 그림 1과 같다. 그림 2와 같이 전원선 ... 설계실습 6. 계측장비 및 교류전원의 접지상태의 측정방법 설계2018○○○○ ○○○요약:측정을 통해 DMM, Oscilloscope, Function generator의 접지상태 ... , 내부연결상태, 입력저항을 유추하는 방법을 설계하고 이를 이용하여 계측장비의 정확한 사용법을 익히기 위해 실습을 진행하였다. 우선 실험실 벽면의 두 개의 소켓의 접지단자 사이
    리포트 | 14페이지 | 1,000원 | 등록일 2020.09.11 | 수정일 2020.09.12
  • [중앙대학교 ] 전자전기공학부 전기회로설계실습(A+) 예비레포트3
    설계실습 3. 분압기(Voltage Divider) 설계2018○○○○ ○○○3. 설계실습 계획서설계 목표는 출력전압이 12V로 고정되어 있는 한 대의 DC Power ... 하기 위해서는 1kΩ, 3kΩ의 저항을 각각 하나씩 사용해야 한다. 아래 회로도와 같이 회로를 설계하면 1kΩ 저항에는 3V의 전압이 출력되고, 3mA의 전류가 흐른다.(b) 설계 ... 한 회로의 3V 출력단자에 등가부하로서 1kΩ의 부하가 병렬로 연결되었을 때의 출력 전압을 계산하라. 설계목표에 대한 오차를 구하고 결과를 분석하라.위에서 설계한 회로의 3V 출력
    리포트 | 4페이지 | 1,000원 | 등록일 2020.09.11
  • [보고서점수A+]한국기술교육대학교 전자회로실습 CH3. 브리지정류와 평활회로 실험보고서
    1. 이론 및 실험 원리1.1 브리지정류 회로- 전파정류 회로로 가장 많이 사용되고 있는 회로이다. 브리지정류는 교류전압이 (+)인 구간에서 도통되는 다이오드와 (-)인 구간 ... 에서 도통되는 다이오드를 함께 연결하여 항상 일정한 방향으로 전압이 걸리고 전류가 흐르게 하는 회로이다. ④ 주요 용어 정의- 고조파 신호 : 기본 진동수를 기준으로 그 진동 ... 시키고, 충전전압보다 커패시터의 입력전압이 낮을 경우 전하를 더 이상 충전시키지 않는다. - 리플(ripple) 전압 : 평활회로에서 실제 부하에 전원을 공급하기 위하여 저항을 접속
    리포트 | 23페이지 | 1,500원 | 등록일 2023.03.27
  • [A+]중앙대 전자회로설계실습 예비보고서6 Common Emitter Amplifier 설계
    전자회로설계실습 04분반 9주차 과제설계실습 6. Common Emitter Amplifier 설계3.1 (A)(B)(C)(D)(E)(F)(G) 모든 node의 전압 ... 과 branch의 전류가 나타난 회로도이때의 출력파형 (자주색파형 : 입력파형, 청록색파형 : 출력파형)최대값과 최소값의 크기의 비율이 100%가 아닌 이유는 다음 식과 같이 출력이 입력 ... Amplifier gain96.613Overall voltage gain95.092(i) 추가한 회로도이때의 출력파형 (청록색파형 : 입력파형, 자주색파형 : 출력파형
    리포트 | 5페이지 | 1,000원 | 등록일 2020.09.22
  • [A+]중앙대 전자회로설계실습 예비보고서8 MOSFET Current Mirror 설계
    Ω이다RL값이 줄어들어도 위의 조건을 만족하기 때문에 M1은 saturation에서 동작한다. (D) PSPICE 회로
    리포트 | 4페이지 | 1,000원 | 등록일 2020.09.22
  • 중앙대학교 전자회로설계실습 4 MOSFET 소자 특성 측정 결과보고서 (A+)
    .1229V의 오차를 가지고 있었다. 비록 오차가 있었지만, 거의 비슷한 값을 보였다.- 설계실습계획서에서 설계한 회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유 ... 를 서술한다. 설계실습을 직접 진행하지는 못했지만, 교재에 있는 저항이나 MOSFET 내부의 저항이 실제 구현한 회로와는 차이가 있을것으로 생각된다.- 설계실습이 잘 되었다고 생각 ... - 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. MOSFET 소자의 특성을 Data sheet를 이용하여 구하고, 설계, 구현하여 전압의 변화
    리포트 | 6페이지 | 1,000원 | 등록일 2021.12.06
  • 중앙대학교 전자회로설계실습 4 MOSFET 소자 특성 측정 예비보고서 (A+)
    그리고 (B)에서 Plot 한 simulation결과를 보면 약 2.1229 V에서 MOSFET가 동작하였다. Data sheet에서 Gate threshold voltage 즉 Gate를 활성화 시키는 voltage는 2.1 V임을 알 수 있다. 측정값은 2.122..
    리포트 | 3페이지 | 1,000원 | 등록일 2021.12.06
  • 중앙대학교 전자회로설계실습 6 Common Emitter Amplifier 설계 결과보고서 (A+)
    4.1 Common Emitter Amplifier(1차 설계)의 구현 및 측정(A) Function generator를 제외한 1차 설계 회로를 가능한 한 그림 1과 거의 같
    리포트 | 4페이지 | 1,000원 | 등록일 2021.12.06
  • [중앙대학교 ] 전자전기공학부 마이크로프로세서 응용회로설계실습 결과레포트5
    5. Dot MatrixSubject마이크로프로세서 응용회로 설계실습Professorㅇㅇㅇ 교수님Major전자전기공학부Student No.20180000Nameㅇㅇㅇ
    리포트 | 6페이지 | 2,000원 | 등록일 2021.04.16
  • 판매자 표지 자료 표지
  • 판매자 표지 자료 표지
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 14일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:17 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감