• 통큰쿠폰이벤트-통합
  • 통합검색(4,544)
  • 리포트(4,187)
  • 자기소개서(175)
  • 시험자료(151)
  • 논문(17)
  • 서식(12)
  • 방송통신대(1)
  • 노하우(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"단락회로" 검색결과 3,981-4,000 / 4,544건

  • [공학]다이오드 반파, 전파 및 브리지정류
    1. 관련이론(1) 반파정류(half-wave rectification)AB반파정류회로는 그림 1과 같은 구조를 가지고 있으며, 입력은 교류전원을 사용한다.tt(a) 입력전압(b ... ) 출력전압그림 1의 동작을 살펴보면 점 A에 양의 전압이 인가되면 다이오드에 순방향 바이어스가 걸리게 되고 다이오드는 도통이 되어 단락이 되어 출력전압은 입력전압과 동일하게 된다 ... . 반대로 점 A에 음의 전업이 인가되면 다이오드에는 역방향 바이어스가 걸려서 다이오드는 개방회로가 되어 출력에는 전압이 나타나지 않게 된다. 이를 그림으로 표현하면 다음과 같
    리포트 | 5페이지 | 1,000원 | 등록일 2006.03.29
  • [전자회로] 전자회로기초실험
    독립 전원들은 전압원인 경우에는 단락(short)회로로 전류원인 경우에는 개방(open)회로로 대체시키면 된다.(3) 예제① 각각의 저항에 흐르는 전류와 전압 그리고 각각의 전압원 ... 편로에 연결함으로써 전류를 계산한다. 바로 이 단락 회로 전류가 IN이다. IN을 계산하려면 옴의 법칙과 키르히호프의 법칙을 이용하여 구할 수 있다.⑤ 노턴 전류와 병렬로 동작 ... 에서의 부하를 개방하고 모든 전압원을 단락시킨 후 이를 내부 저항으로 대치한다. 그리고 개방 부하 단자에서의 저항 RN을 구하기 위해 회로의 안을 본다.⑥ 이때 복잡한 회로
    리포트 | 26페이지 | 1,000원 | 등록일 2005.03.29
  • [전기회로] 테브난과 노튼의정리
    전류원과 등가 저항의 결선 형태로 표현하여 출력을 쉽게 구할 수 있도록 해준다. 그 등가 변환 형태는 다음과 같다.Zeq : RLC 회로내의 모든 전원을 제거(전압원은 단락, 전류 ... 테브난과 노튼의 정리1. 실험 목적1) 단일 전압원을 갖는 직류회로의 테브난 등가전압(VTH)과 등가저항(RTH)를 결정한다.2) 직ㆍ병렬회로의 해석에 있어서 VTH와 RTH ... 의 값을 실험적으로 증명한다.3) 한 개 또는 두 개의 전압을 갖는 직류회로에서 노튼 정전류원 IN과 노튼 전류원 저항 RN의 값을 결정한다.4) 두 개의 전압원을 갖는 복잡한 직류
    리포트 | 7페이지 | 1,000원 | 등록일 2004.08.22
  • 직류전원공급기 테스터기 오실로스코프 함수발생기 사용방법 및 실험
    어야 한다.(3) 계측기를 회로에 연결하기 전에 계측기가 과부하 상태가 되어 타 버리거나 손상되지 않고 안전하게 측정할 수 있도록 회로를 다시 점검해 보아야 한다.(4) 멀티범위 ... (multi-range) 계기를 사용할 때는 회로에 연결하기 전에 항상 최대 지시 값에 맞춘다.(5) 계측기를 회로에 연결하기 전에 0점 교정을 확인해야 한다.(6) 전원 양단 ... 에 전류계를 연결하지 말 것이며 전류계는 회로에 흐르는 전류를 측정하기 위해 항상 회로에 직렬로 연결시켜야 한다.(7) 계기는 고열이나 진동에 약하기 때문에 이들로부터 격리시켜야 한다
    리포트 | 7페이지 | 1,500원 | 등록일 2007.05.14
  • [전력전자]딤머회로 설계(조광기)
    회로도 기호▶ GTO 사이리스터(Gate-Turn-Off Thyristor)(3단자 턴오프 사이리스터)≫ GTO사이리스터의 각 단자의 명칭은 SCR 사이리스터와 같고, 전류는 항상 ... 이액 양단의 전압이 일정 전압(브레이크오버 전압이라고 한다)에 도달하면 도통되고, 전류가 유지전류 이하로 떨어지면 단락된다. 도통된 다이액의 전류방향은 인가된 전압에 극성에 따라 ... 로도 불린다. AC 회로에서 위상제어 동작을 하는데 용이하다.▲ 회로 구성◎ DIAC 회로 구성- PSpice 에서는 DIAC 소자가 없으므로 직접 설계해야한다.- DIAC의 특성
    리포트 | 10페이지 | 1,000원 | 등록일 2006.06.28
  • [태양열에너지] 태양전지의 기본원리와 제조공정 및 광기전력 발생원리
    =0의 단락회로 조건이 그것이다. 이 경우에 흐르는 전류를 단락회로 전류(short circuit current)라 하며 다음과 같다.(2)두 번째 제한적인 경우는 개방회로(open ... 과 단락회로전류값을 알 수 있다.부하에 전달된 전력 P는(5)이고 부하에 전될되는 최대값을 알기 위하여는 그 도함수 dP/dV=0으로 놓으면 되므로식 (5)을 이용하여(6)으로 구할 ... circuit)조건으로 R→∞일 때 발생한다. 순수 전류는 0이며, 이 때 생성된 전압은 개방회로전압(open circuit voltage)이라 한다. 광전류는 순바이어스 접합
    리포트 | 8페이지 | 1,000원 | 등록일 2005.04.29
  • 전자회로실험 결과보고서-JFET 특성전달 곡선
    결과 REPORT실험 20. JFET 전달 특성곡선1. 실험목적이 실험의 목적은 MPF102 JFET(접합 전계효과 트랜지스터)의 전달 특성곡선을 관찰하고 소스가 게이트와 단락 ... 되어 있을 때 흐르는 드레인전류와 소수에 대한 게이트의 차단전압, 그리고 순방향 전달컨덕턴스를 측정해 보는 것에 있다.2. 배선(회로)도3. 실험에 사용한 소요부품 및 장비소요부품
    리포트 | 4페이지 | 1,000원 | 등록일 2009.06.22
  • [일반물리] RLC회로실험 예비보고서
    의 리액턴스 XL=, 임피던스 Z의 관계를 그린다.# R-C 회로⑨ 적당한 저항 팩과 콘덴서 팩을 명판의 위치에 부착하고, 코일의 위치에 연결선으로 단락시켜 둔다.⑩ 실험 방법은 위 ... 예비보고서RLC 교류 회로의임피던스 측정1. 실험 목적저항과 콘덴서 또는 코일로 구성된 RLC 교류 회로에서의 임피던스와 위상을 측정하고 그 개념을 이해한다.2. 장치, 기구교류 ... 전압계, 교류 전류계, 주파수-전압 가변전원장치, 교류 회로 연결용 명판, 저항, 콘덴서(커패시터), 코일 팩(인덕터)- 측정 범위 : 0~1999mA(1mA step)- 입력
    리포트 | 7페이지 | 1,000원 | 등록일 2004.11.27
  • 전력계통제어 실험
    에서 차단기를 연 무부하 상태 (無負荷狀態)에서 주회로의 접속을 변경하기 위해 회로를 개폐(開閉)하는 장치이다.※ 단순히 [정격]전압하에서 충전된 전로를 개폐하기 위해 사용하는 것 ... 의 설치 목적으로는 전원 회로 개방(전기기기 수리, 점검용), 회로 접속 변 경할경우 사용한다2)형 태단순히 CUT OFF SWITCH 형태라고 보면 됨3)종 류- 단극단투1점 ... 절단로기 : 단일회로를 개폐, 1극에 대해 1개의 단로기를 가짐- 3극 연동단투 1점 절단로기 : 조작레버에의해 3극 동시 개폐함과 동시에 차단기와의인터록장치를 설치함으로써 오동작
    리포트 | 44페이지 | 2,000원 | 등록일 2008.03.14
  • [기초회로실험]디지털멀티미터사용법
    면 되지 만 전류를 재어야 할 때는 회로단락시켜 놓구서 재어야 한다.③ 저항의 측정 방법:저항의 측정방법은시험봉은 전압측정에서와 똑같은 방법으로 측정 할 수 있다. 저색첫째 띠
    리포트 | 3페이지 | 1,000원 | 등록일 2007.12.07
  • D/A and A/D converter
    는 가능한 한 단락 회로에 가깝게 동작해야 한다. 스위치의 온 저항은 부하 회로망과 임피던스 분배기를 형성하게 된다. 높은 온 저항의 결과로 신호 감쇄가 생기게 된다. 출력에 실제로 ... (논리회로실험)실험. 12. D/A and A/D converter(예비 보고서)**배경이론**1) D/A 변환회로Digital 신호는 0과 1에 해당하는 두 종류의 신호의 조합 ... 를 analog 신호로 변환하는 회로가 D/A 변환회로이다.D/A 변환회로는 여러 가지 종류가 있을 수 있는데, 여기서는 연산 증폭기를 이용한 weighted-resistor 4-bit D
    리포트 | 26페이지 | 10,000원 | 등록일 2007.06.18 | 수정일 2017.10.10
  • [전기회로]테브난, 노튼의 정리
    , b단자를 개방시켰을 때, a, b단자간에 나타나는 전압을 말하며, 테브난 등가저항이란, 회로내의 모든 전압원을 단락시키고, 독립전류원을 개방시켰을 때, 단자 a, b에서 본 회로망 ... 저항은 단락 전류에 대한 개방 전압의 비로 주어진다.2) 노튼의 정리노튼의 정리 역시 테브난의 정리와 마찬가지로 복잡한 회로망에서 전압원에 저항을 접속 했을 때, 저항에 걸리는 전압 ... 도 쉽게 회로를 해석하는 하나의 방법이다. 변환시키기 위해서는 노튼의 등가전류원()을 먼저 알아야 한다. 노튼의 등가전류원은 a, b 사이의 저항을 제거 한 후, a, b 단자를 단락
    리포트 | 8페이지 | 1,000원 | 등록일 2004.05.05
  • [전자]도파관 실험2 (예비및 실험 레포트)
    .13588.5-28-20.794-부하가 가변감쇠기와 고정된 단락회로일 때MinimumMaximum㎜㎜104111.984.393.765.674.848.756.738.2파장의 길이는이 ... 은 전송 효율을 요구하는 회로망의 경우이다. 이 경우는 전원에서 공급되는 전력이 96%이상 전달되고 완전 정합 상태로 볼 수 있다. 또한 위의 식에서 부하 임피던스가 전송 선로의 특성 ... hort circuit을 load에 달고 SWR를 측정하면 전압의 최대값 및 최소값이 일정거리의 주기를 가지고 반복됨을 알 수 있다. 이는 load에 있는 회로가 앞단의 회로
    리포트 | 5페이지 | 1,500원 | 등록일 2006.11.07
  • [공학]j-fet
    할때 ID를 측정한다.그림 4-4는 게이트가 소스에 대해 단락회로가 된 VGS =0인 상태일 때 VDS에 따른ID에 변화를 나타내고 있다. VDS가 0V에서 VP즉 핀치-오프 전압 ... 에미치는 영향은 4-3의 회로로 결정할 수 있다. VGG는 게이트 바이어스원으로 작용하고 VDD는 드레인 전압원이다. 전류게 M2는 VDS를 측정하고 전류게 M1은 VDD가 변화 ... 적 일정하다.JFET는 일반적으로 ID의 변화가 없는 VP에서최대 VDS사이에서 동작시킨다.그림4-3 N채널 JFET의 드레인 특성을 결정하기 위한 실험 회로그림4-4 JFET의 드레인
    리포트 | 6페이지 | 1,000원 | 등록일 2007.06.08
  • [회로시험]센서 응용 회로 실험
    3장 예비보고서센서 응용 회로 실험1. 연기 센싱부① ST-7L, EL-7L 소자에 대하여 조사한다.센서는 기본적으로 빛을 쏘는 발광부와 그 빛이 반사되어 돌아오는 양을 감지 ... . Base에 전류가 흐르면 도통(Collector와 Emitter)하고 Base에 전류가 흐르지 않으면 단락되는 특성이 있다. 여기서 특이한 점은 Base 부분의 단자가 없고 빛의 양 ... 으면 전류가 흐르지 않아 전압의 크기가 달라지게 된다.② 6-2. 가의 내용에 따라 연기 감지 회로를 설계하고 P-SPICE로 시뮬레이션을 진행한다.연기의 존재유무를 시뮬레이션 할 수
    리포트 | 5페이지 | 2,000원 | 등록일 2006.09.27
  • 차동증폭기와 능동부하 실험 보고서
    (논리회로 실험)실험 4. 차동증폭기와 능동부하학부 :학번 :이름 :제출일 :**배경이론****차동 증폭기[1] 기본 동작차동증폭기는 2개로된 반전 및 비반전 입력 단자로 들어간 ... 입력 신호의 차가 출력으로 나오는 동작을 하는 증폭기이다. 기본적인 차동증폭기(Differential Amplifier)의 회로는 아래와 같다.연산 증폭기에서 차동 증폭단은 높 ... 은 전압이득과 동상(잡음) 제거(CMRR)의 기능을 갖는다.차동 증폭기의 원리를 기본적인 직류회로 분석에 의해 설명한다. 먼저 두 입력 단자가 접지(0V)되었다면 이미터는 -0.7V
    리포트 | 18페이지 | 3,000원 | 등록일 2007.06.18 | 수정일 2015.08.26
  • (IT와경영정보시스템)(1) 일반적인 컴퓨터의 처리 방식인 직렬처리 방식에 비해 병렬처리 방식의 특징 (2) 컴퓨터 소프트웨어의 종류별 분류
    하게 결정되어야 한다. 따라서 다른 세그먼트들은 다음 클록을 기다리는 동안 시간을 낭비하게 된다. 더욱이 파이프라인 회로와 비파이프라인 회로에서 지연시간이 언제나 동일하지는 않다. 즉 ... 조합회로로만 구성되는 단일 장치 회로에서는 세그먼트 사이에 중간값을 저장하는 레지스터가 필요하지 않다. 그러나 이론적인 최대값은 아닐 지라도 파이프라인 기술이 비파이프라인에 비해 ... 다. 이러한 과정을 거쳐 제품의 설계가 일단락 되면 확정된 도면은 공장의 제조라인을 제어하는 CAM 소프트웨어로 넘어가 실제 제품으로 양산된다. 이때 CIM 소프트웨어는 각각의 제조
    리포트 | 15페이지 | 3,500원 | 등록일 2008.09.18
  • 임피던스
    는 경우가 많고 실수부분 R를 저항, 허수부분 X 를 리액턴스라고 한다.복소임피던스를 사용하면 교류회로의 계산은 직류회로와 마찬가지로 할 수 있다. 예를 들면 fHz 의 주파수 ... 으므로,로 된다.② icorr아연전극과 수소전극으로 되어진 전지가 단락되어(short circuit) 전극에서 산와 및 환원반응이 발생하여 더 이상 평형전위가 아닌 상태로의 전위 이동, 즉 ... , 주파수Hz 범위에서 Impedance test실험을 한다.④ 결과 Plot으로 Rp, Rs, C의 값을 구한다.⑤ 실험에서 나온 plot의 평형전기회로를 구성해 본다.⑥ 직류 측정
    리포트 | 6페이지 | 1,000원 | 등록일 2007.06.06
  • [전자]microwave 실험보고서(프리레포트)
    회로와는 달리 전송선로의 형태와 선로상에서의 위치에 따라 그 크기와 위상이 변한다. 또한 서로 다른 전송 특성을 지닌 선로가 결합되면 결합 부위에서 전자파의 반사가 일어나 선로 ... 상에는 서로 반대 방향의 두 진행파가 합쳐져서 정재파가 형성된다.즉 회로이론과 전송선로 이론과의 중요한 차이는 주어진 회로망의 물리적 크기가 전송하는 신호의 파장에 비하여 매우 크 ... 냐 또는 작으냐 이다.따라서 초고주파 전송선로에서는 선로의 특성을 선로상의 위치함수로 표시한 R, L, G, C의 회로소자가 연속적으로 분포되어 있는 것으로 간주하고 이를 선로길이
    리포트 | 6페이지 | 1,000원 | 등록일 2006.08.25
  • [전자회로실험] OP AMP
    단자가 접지되었을 때 다른 입력단자에서 입력측으로 들여다 본 임피던스2)출력정수- 출력임피던스(Zo)- OP AMP의 출력측에서 들여다 본 임피던스- 출력단락회로 전류(Ios) ... 증폭기로 되어있다. 연산증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있으므로, 연산자의 의미에서 연산증폭기라고 부른다. 연산증폭기를 사용하여서 능동필터, 미적분기, 비교 ... 의 범위- 출력단락 유지시간- 출력단락 유지시간은 OP AMP의 출력단자가 접지나 공급전원의 한 단자와 단락 되어도 OP AMP가 파괴되지 않는 시간(4) 전기적 특성1)입력정수
    리포트 | 12페이지 | 1,000원 | 등록일 2005.04.21
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 29일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:51 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감