• 통합검색(270)
  • 리포트(268)
  • 서식(1)
  • 자기소개서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"예비보고서(분반 1등)" 검색결과 21-40 / 270건

  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 3. 분압기(Voltage Divider) 설계 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 3. 분압기(Voltage Divider) 설계출력전압이 12 V로 고정되어 있는 한 대의 DC power supply를 이용하여 정격 ... ) 등가부하를 고려하여 설계목표를 만족하는 분압기를 설계하고 회로도를 도시하라.(b) 등가부하가 연결된 경우에 등가부하에 걸리는 전압, 전류를 계산하라. 등가부하가 연결되지 않았을 때의 분압기 출력전압을 계산하라.1. 등가부하가 연결된 경우 ... 을 때 IC chip에 9 V 이상 걸리지 말아야한다. (모든 설계는 pspice로 한다.)3.1 분압기의 설계(부하효과를 고려하지 않은 잘못된 설계)(a) 준비물 중의 저항을 사용
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 11. Push-Pull Amplifier 설계 예비보고
    전자회로 설계 및 실습 예비보고서설계실습 11. Push-Pull Amplifier 설계설계실습 11. Push-Pull Amplifier 설계1. 목적R_{L}=100 Ω,R ... ) : 1개Resistor 저항1kΩ : 1개Resistor 저항100 Ω : 1개UA741cp opamp : 1개3. 설계실습 계획서3.1 Classic Push-Pull ... _{bias}=1k Ω,V_{cc}=12V인 경우, Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거
    리포트 | 8페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 7. Common Emitter Amplifier의 주파수 특성 예비보고
    전자회로 설계 및 실습 예비보고서설계실습 7. Common Emitter Amplifier의 주파수 특성설계실습 7. Common Emitter Amplifier의 주파수 특성1 ... Capacitor 0.1 uF : 3개Capacitor 10 uF : 3개3. 설계실습 계획서3.1 Common Emitter Amplifier의 주파수특성* 모든 계산결과는 반올림 ... Function Generator : 1대Oscilloscope(2channel) : 1대DC Power Supply(2channel) : 1대DMM : 1대NPN
    리포트 | 9페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 10. Op-Amp를 활용한 Oscillator 설계 예비보고
    전자회로 설계 및 실습 예비보고서설계실습 10. Op-Amp를 활용한 Oscillator 설계설계실습 10. Oscillator 설계1. 목적OP-Amp를 이용 ... Ω, 1/2W) : 4개가변저항(5kΩ, 1/2W) : 2개세라믹 커패시터 (0.47uF) : 1개3. 설계실습 계획서3.1 OrCAD PSPICE를 사용한 Oscillator의 설계 ... 유의사항DC Power Supply(2channel) : 1대Digital Multimeter (이하 DMM) : 1대Digital Oscilloscope : 1대40cm 잭-집게
    리포트 | 7페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로 예비보고
    전자회로 설계 및 실습 예비보고서설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로1. 목적 ... 저항 1 kΩ 1/4W : 4개3. 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531 (V` _{F} `=`2V,`I _{F} `=`20mA) LED ... . 준비물 및 유의사항Function Generator :1대Oscilloscope(2 channel) : 1대DC Power Supply (2 channel) : 1개BJT : 2
    리포트 | 7페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 8. 인덕터 및 RL회로의 과도응답 (Transient Response) 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 8. 인덕터 및 RL회로의 과도응답 (Transient Response)1.1 PSPICE Simulation 과제Function ... 을 계산하라. (Functiongenerator : V1: Pulse파, high 1V / low 0V, duty cycle 50%) 이때, Functiongenerator의 출력 파형 ... mH/R=10 ㎲이므로 R=1000=1kΩ이다.위 그림은 Function generator의 출력 파형이다.위 그림은 저항전압 파형이다.위 그림은 인덕터의 전압 파형이다.1.2
    리포트 | 7페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계 예비보고
    전자회로 설계 및 실습 예비보고서설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계설계실습 2. Op Amp의 특성측정 방법 및 Integrator설계1 ... Resistor 가변저항 20 kΩ, 1/2 W : 2개스위치 : 1개점퍼선 : 다수Bread Board : 1개3. 설계실습 계획서3.1 Offset Voltage, Slew Rate3.1 ... 가 존재하지 않기 때문에 min값은 주어지지 않았을 것 이다.sedra/smith 교과서에 의하면 일반적인 목적의 op amp에서 offset voltage는 1mV~5mV의 값
    리포트 | 11페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계1.1 PSPICE Simulation 과제(1) C = 0.01 uF ... 이고 공진주파수가 15.92kHz인 RLC 직렬 bandpass filter (Q = 1, Q= 10)를 구성하고 R에 걸리는 전압을 출력이라 하였을 때 transfer ... function의 크기를PSPICE의 trace를 이용하여 파형을 제출하라. 입력은 2 V(peak to peak) 정현파를사용하라.w _{o} =`2 pi TIMES f`= sqrt {{1
    리포트 | 8페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 12. 수동소자의 고주파특성측정방법의 설계 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 12. 수동소자의 고주파특성측정방법의 설계1. 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로를 설계하라. 기준을 무엇으로 하 ... 은 Function generator의 전압 파형으로 하고, 저항(R4)에 걸리는 전압 파형을 측정하면 고주파특성을 알 수 있을 것이다.2.1 R = 10 ㏀, C = 0.1 ㎌가 직렬 ... 회로에서 R, C만 고려하여 입력전압에 대한 저항 전압의 비를 나타낸 전달함수의 식은H _{R} = {V _{R}} over {V _{IN}} = {1} over {sqrt {1
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 10. RLC 회로의 과도응답 및 정상상태응답 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 10. RLC 회로의 과도응답 및 정상상태응답1.1 PSPICE Simulation 과제 : 저감쇠입력을 function ... 를 기준으로 하여 R, L, C에 걸리는 출력 전압을 제출하고, ωd의 값이저감쇠의 조건을 만족하는지 확인하여라. (Function generator : vpulse파/0 to 1 ... V, 1 ㎑, duty cycle = 50 %)w _{o} = {1} over {sqrt {LC}} = {1} over {sqrt {(10 TIMES 10 ^{-3}) TIMES
    리포트 | 14페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법설계 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 7. RC회로의 시정수 측정회로 및 방법설계1.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다(10㏁정도 ... ). DMM의 내부저항을 측정하는 방법을 설계하여 제출하라.DMM의 내부저항R _{IN}을 측정하기 위해1. 22㏁ 저항의 값(R _{22㏁})을 DMM의 저항 측정 모드로 측정 ... 했으므로 방정식을 풀어R _{IN}을 계산해준다.1.2 PSPICE Simulation 과제PSPICE 프로그램을 이용하여 위와 같은 회로를 구성하여라. (V1: Pulse파
    리포트 | 7페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계3.1.(a) 건전지의 내부저항이 어느 정도일 것 같은가?이상적인 값은 0Ω이 ... 지만, 측정 값은 0에 가까운 작은 값이 나올 것이다. 여러 자료를 검토해 본 결과 약 0.05~0.1Ω 정도 일 것으로 예상한다.(b) 건전지(6 V)의 내부저항을 측정하는 회로 ... 다. 따라서 건전지의 내부저항이 0에 근접한 값일 경우, 3.6W에 가까운 값을 가진다.3.2(a) 10 Ω의 저항에 1 V를 인가하면 전류는 몇 mA인가?옴의 법칙을 적용하면 I
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전기회로설계실습 6. 계측장비 및 교류전원의 접지상태의 측정방법설계 예비보고
    전기회로 설계 및 실습 예비보고서설계실습 6. 계측장비 및 교류전원의 접지상태의 측정방법설계1.1 DMM을 사용하여 실험실 교류전원(220 V) power outlet(소켓) 두 ... 개의 접지 사이의의 전압을 측정하는 방법을 설계하여 제출하라.아래의 그림과 같이 220V power outlet과 DMM을 연결하면 된다.1. DMM의 측정모드를 ACV모드 ... 로 설정하고 집게모양이 아닌 바늘모양으로 생긴 리드선을 연결한다.2. DMM의 측정범위를 300V로 맞춰둔다.3. 출력되는 값을 확인한다.1.2.1 Function Generator
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.25
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 예비보고서10
    설계실습 계획서10-3-1 7-segment/Decoder 진리표아래 7-segment/Decoder 진리표를 작성한다.입력출력ABCDabcdefgdisplay0000
    리포트 | 4페이지 | 2,000원 | 등록일 2024.08.06
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 예비보고서5
    설계실습 계획서5-3-1 슈미트 회로의 특성(B) 슈미트 트리거 (=5 V)의 가 2.5 V가 되도록 회로를 설계하시오.문턱 전압을 계산하는 식에서 =, , , 으로 식을 세울 ... 수 있다.설계하고자 하는 회로에서 = 5V, =를 대입하면 , 의 비를 1:1로 조정한다면 값을 얻을 수 있다. 각각을 5kΩ으로 설정하고 Pspice로 설계한 회로는 다음과 같 ... -3)과 식(8-5)를 이용하여 출력 주파수 식을 완성하시오.식(8-3)식(8-5)두 식을 연립하면 의 관계가 나오고 f=1/2의 공식으로f = 로 정리될 수 있다.5-3-2 전압
    리포트 | 17페이지 | 2,000원 | 등록일 2024.08.06
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 예비보고서1
    설계실습 계획서1-3-1 초전형 적외선 센서(RE200B)와 증폭기 사이에 신호를 전달하는 High-Pass Filter(DC-block, 3-dB freq.=5 Hz)를 R ... 를 이용하여 센서의 움직임 검출 신호를 LED 점등으로 확인할 수 있는 회로를 추가하시오.1-3-2에서 설계한 회로의 출력 부분에 LED 센서를 연결한다. 이를 통해 LED 점등 ... 라는 사실을 이용하면 R의 값은 3.183kΩ이 계산된다. R과 C를 이용한 회로는 다음과 같다. 이를 반전 증폭기의 입력 신호로 사용하며, 증폭기에 사용한 소자의 값은 1-3-2
    리포트 | 3페이지 | 2,000원 | 등록일 2024.08.06
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 결과보고서2
    설계실습 내용 및 분석2-4-1 PWM 제어회로- PWM 제어 회로도 (사진)UC3845 소자를 사용하여 회로를 구성하였다. 구성한 회로는 예비 보고서에서 설계한 내용을 바탕 ... - 주어진 성능 (스위칭 주파수: 12.5 kHz, 출력전압: 0~10V) 확인오실로스코프의 Ch1에 6번 핀을 연결하여 분석한 결과 사각파가 발생하는 것을 육안으로 확인하였다. 또한 ... Max 16.3V, Min -0.1V가 측정되었다. 이 때 한 주기의 주파수는 12.392kHz이고, 우리가 설계하고자 하는 12.5kHz에 근접하게 설계하였다. 기계의 오차
    리포트 | 14페이지 | 2,000원 | 등록일 2025.04.06
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 결과보고서 5
    주파수(Hz)0.58.033k2.015.538kGain = (15.538k-8.033k)/1.5 = 5.033kHz/V기울기는 5033Hz/V로 계산된다.예비 보고서 작성시 1V ... 설계실습 내용 및 분석5-4-1 적분회로를 응용한 전압제어 발진기 회로실험 진행에 앞서 pspice로 구상한 회로는 위의 사진과 같다. 위의 사진으로 토대로 작성한 회로는 아래 ... 까지 변화시키며 측정된 출력 주파수를 기록한다. (오실로스코프 측정 결과)-Vc = 0.5V(8.033kHz)-Vc = 1.0V(10.978kHz)-Vc = 1.5V(13.636kHz)
    리포트 | 10페이지 | 2,500원 | 등록일 2025.04.06
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 예비보고서8
    설계실습 계획서9-3-1 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.ABCinSCout0*************00110110010101011100111111(B ... 으로 XOR, AND, OR 게이트로 회로를 구성하면 다음과 같다.(E) 설계한 회로 중 하나를 선택하여 2Bit 가산기 회로를 설계한다.Xor gate를 포함한 논리 함수를 사용한다. 2Bit 가산기는 1bit 전가산기 2개를 연결한 형태이다.
    리포트 | 5페이지 | 2,000원 | 등록일 2024.08.06 | 수정일 2025.03.20
  • 판매자 표지 자료 표지
    중앙대학교 아날로그및디지털회로 예비보고서7
    하고 진리표를 작성한다.논리 게이트의 출력을 구하기 위한 순서는 다음과 같다.예비보고서 6에서 작성했던 것처럼, 각각의 논리 게이트를 pspice로 구현하고, 입력 A, B 포트 ... 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석AND, OR, NOT 게이트를 사용하여 각각 NAND, NOR, XOR, XNOR 게이트의 기능을 갖는 회로도를 설계 ... 다. 진리표를 작성하면 다음과 같다. A, B는 입력신호, D0~D3는 출력신호이다.ABD0D1D2D30*************0010110001Pspice의 회로로 나타내면 다음과 같다.
    리포트 | 12페이지 | 2,000원 | 등록일 2024.08.06
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 15일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:42 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감