• 통합검색(786)
  • 리포트(651)
  • 논문(96)
  • 자기소개서(21)
  • 시험자료(15)
  • 방송통신대(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"정합회로" 검색결과 361-380 / 786건

  • 전자회로실험9 MOSFET I-V 특성 예비보고서
    하게 만든다.● 실제 드레인-소오스의 트라이오드 영역에서의 ON저항 Ron은 포화영역에서의 소신호 출력저항 r0와 구별된다는 것을 인식한다.● 전류 소오스를 구성하는 전류 미러 회로 ... 에 DC 일정 전류를 흘려주는 원천이며 전자회로 설계를 구성하는 중심 블록이다. 이 실험을 통해 MOSFET 전류 소오스를 사용하는 방법을 습득하게 된다.MOSFET 전류 소오 ... 된다. NMOS 트랜지스터 M1, M2는 서로 정합(matching)되어 있다. 정합이란 두 트랜지스터가 문턱전압, W/L 비, 전자 이동도, 산화막 캐패시턴스가 모두 같은 경우를 의미
    리포트 | 11페이지 | 1,000원 | 등록일 2012.06.24
  • 보육교사 문제와 보건복지부 분석 레포트
    는 네트워크카메라 작동 시연을 하고 있다.(연합)27일 국회 등에 따르면 복지위가 이번 4월 국회에서 통과시키려는 영유아보호법의 주요 골자는 공공·민간 어린이집의 폐쇄회로 영상장치 ... 으로 구성하고 조직에 정합성이 있어야한다. 또 구성원들 간의 의사소통에 무리가 없도록 간결해야 한다. 단 최고지도자가 변화하거나 조직 환경 등의 변화가 있을 경우에는 조직 비전이 교체되어야 한다.
    리포트 | 6페이지 | 1,000원 | 등록일 2016.11.15
  • 최대전력의 전달조건 및 임피던스 정합 예비 보고서
    기 초 전 자 회 로 실 험II유 형예비보고서제출자학번소 속성명공동실험자학번제출일자성명제 목 : 13장 최대전력의 전달조건 및 임피던스 정합□ 전류, 전압, 저항, 전력, 일 ... 는 근원이 되는 작용을 기전력 이라고 하며, 전기회로나 물체에 전위차를 주는 것을 “전압을 가한다”고 합니다.전류 I : 전위가 높은 곳에서 낮은 곳으로 전하가 연속적으로 이동 ... 하는 현상을 전류라 한다. 여기서 전위는 전 기장 내에서 단위 전하가 갖는 위치에너지를 말합니다.저항 R : 회로에서 전류의 흐름을 방해하는 것을 저항이라 합니다. 1V의 전압을 가한
    리포트 | 3페이지 | 2,000원 | 등록일 2012.06.26
  • CMOS IC로 제작 가능한 common source Amp. 설계, CMOS IC로 제작 가능한 cascode Amp.를 설계
    2 , M2=Q3 , M3=Q1이다.)Q2 와 Q3를 정합시켜보면 부하회로의 i-v특성은 위의 그림과 같이 나타난다. VSG의 값은 기준 전원 전류 IREF를 흐르게 하여 Q3 ... 공학부제출일: 2009. 11. 13과목명: 전자회로2교수명: 이행세 교수님분 반: 수,금 B성 명: 200520168 이준석200820209 최보근전자회로 설계 project Ⅰ ... 화?(2) 대역폭 극대화 ?1. 설계 절차1) 설계회로2) Device parameters Table 6.1 이용Parameter0.5μmNMOSPMOStox(nm)99Cox(fF
    리포트 | 18페이지 | 5,000원 | 등록일 2013.06.28
  • 11.이미터 폴로워 (컬렉터 접지 증폭기)
    임피던스의 특징이 유용하기 때문에 이 회로는 임피던스 정합용으로 자주 사용된다.위 그림은 단일 전원을 사용한 이미터 폴로워회로이다. 입력교류신호 Vin은 콘덴서 C1에 의해서 ... 와 접지 사이에 실질적으로 연결되어 있을 수도 있지만, Vcc전원 회로의 출력 여파기에 있는 콘덴서일 수도 있다. 입력신호는 베이스와 접지(컬렉터)로 인가되고, 출력신호는 이미터 ... 의 양극이 컬렉터에 연결된다.컬렉터 접지(혹은 컬렉터 공통) 회로의 특징은 이미터저항 R2가 콘덴서에 의해 교류신호를 바이패스하지 않는다는 것이다. 따라서 베이스에 교류신호가 인가
    리포트 | 8페이지 | 1,000원 | 등록일 2012.06.04
  • CMOS 소자를 이용한 OPAMP 설계 (tiny cad, pspice)
    [2012년 2학기 전자회로II 프로젝트]OP AMP담당교수 : 조원경교수님학과 :학번 :학년 :이름 :• Contents설계 기초설계 내용최종 설계설계 시 문제점느낀 점 및 ... 설계 내용 고찰설계 기초OP AMP 회로 내에 들어가는 소자는 CMOS와 C, R로 이루어진 회로이다. 그리고 그렇게 구현된 회로는 Subcircuit화 되어 가산기(adder ... 은 작을수록 회로에 나오는 값이 좋고, W는 넓을수록 좋지만 공간적 제약을 받기 때문에 두 값 모두 신중하게 고려해야 한다.추가적으로, pmos의 W/L은 cmos의 W/L 비
    리포트 | 14페이지 | 3,900원 | 등록일 2012.12.12 | 수정일 2020.06.23
  • 기초회로 실험 예비 상호 인덕턴스와 변압기
    는 문제 4의 회로에서도 확인할 수 있지만 정합하지 않은 어떤 저항의 조합으로도 정합때의 전련전달 효과를 낼 수 없다. 즉, 정합이외의 조합으로는 전력 효율이 50%를 넘지 못한다 ... . 따라서 같은 전원을 이용하는 회로에서 최적의 전력효율을 내기위해서는 정합을 하는 것이 필요하다. ... --------------------------------------1개3. 기초이론(1) 유도 결합 회로도선에 전류가 흐르면 도선 주위에 자계가 발생하는데 시간적으로 변화
    리포트 | 8페이지 | 1,000원 | 등록일 2010.04.07
  • 서강대학교 기초전자공학실험 13주차 결과보고서
    므로 미분값이 0일 때의 임피던스 값을 구하면 된다. 계산해 보면일 때 최대값이 나오는 것을 알 수 있다.(3) 임피던스 정합을 설명하시오.전원과 부하 또는 2개의 회로를 접속할 경우 ... 100000107.220mV1000000100.63mV3. 결과 분석고역통과 여파기에서, 캐패시터와 저항을 이용하여 회로를 구성하였을 때 약 300Hz에서 차단주파수가 설정되었다. 또한, 여기 ... 시킨다.(7) PSpice 시뮬레이션을 통해서 표 25-1과 표 25-2를 다시 한 번 작성하고 실험결과와 비교하시오.고역 통과 여파기를 먼저 시뮬레이션 해보겠다.다음은 이 회로에 코일
    리포트 | 20페이지 | 1,000원 | 등록일 2013.04.12
  • 모노폴 안테나 설계 및 측정 보고서
    연결④ 납땜이 끝나면 회로정합 준비과정이 끝났다.3-1-2) Calibration안테나의 측정에 앞서 calibration과정을 거쳐야 한다. 포트에서 케이블까지 일종의 원점 ... 계수를 줄이는 설계를 하여 이론을 토대로한 실질적인 안테나의 설계와 정합(matching)을 목표로 한다.2. 실험 내용(1) 실험 이론2-1-1) 단일 stub 정합 단일 s ... tub 정합 [1]특성 임피던스가 Z0인 전송선로의 종단에 정규화 임피던스 ZL인 부하가 연결되었을 경우에 스미스 도표를 이용하여 정합시키는 경우 이 부하의 정규화 어드미턴스 YL=1
    리포트 | 26페이지 | 3,000원 | 등록일 2010.08.20
  • 전기전자 기초실험 공통 베이스 및 이미터 플로워 트랜지스터 증폭기 예비, 결과 report
    으며, 출력 임피던스는 높으면서큰 전압이득을 제공한다. 이 공통 베이스 증폭회로의 교류전압이득과 입력 및 출력 임피던스는 각각 다음과 같다.?교류 전압이득 :A _{V} = {R _{C ... (EF) 트랜지스터증폭기 구성은 주로 임피던스 정합용으로 사용된다. 에미터플로우(EF) 트랜지스터 증폭기는 약 1의 전압이득, 높은입력 임피던스, 낮은 출력 임피던스를 제공 ... 의 회로에서 직류 바이어스를 계산한다.2.r _{e} =26(mV)/I _{E} (mV)를 이용하여r _{e}를 계산한다.3.V _{CC}=10V로 설정한다.V _{B},V _{E
    리포트 | 5페이지 | 1,000원 | 등록일 2014.06.24
  • 전자회로실험9 MOSFET I-V 특성 결과보고서
    4007의 NMOS, PMOS 정합된 쌍을 사용한다. 과 같이 한 개의 IC에서 정합된 NMOS, PMOS를 이용하고 7번 핀은 접지되어야 한다.1) 의 회로를 구성한다. 저항은과 ... 하게 만든다.● 실제 드레인-소오스의 트라이오드 영역에서의 ON저항 Ron은 포화영역에서의 소신호 출력저항 r0와 구별된다는 것을 인식한다.● 전류 소오스를 구성하는 전류 미러 회로 ... 하지 마라고 하셨는데 혹시나 시뮬레이션으로 대체 했습니다)- 그림 9.7과 같이 회로를 구성한 후에 100Hz의 주파수, 오프셋과 함수 크기를 0~5V의 삼각파로 조정 한 뒤
    리포트 | 15페이지 | 1,000원 | 등록일 2012.06.24
  • 게이트와 트랜지스터논리게이트, 게이트와 NAND게이트, 게이트와 TTL게이트, 게이트와 OR(논리합회로)게이트, 게이트와 XOR(베타적 논리합)게이트, 게이트와 게이트웨이 분석
    게이트와 트랜지스터논리게이트, 게이트와 NAND(부정 논리곱 회로)게이트, 게이트와 TTL(트랜지스터 트랜지스터 논리회로)게이트, 게이트와 OR(논리합회로)게이트, 게이트 ... 와 XOR(베타적 논리합)게이트, 게이트와 게이트웨이 분석Ⅰ. 게이트와 트랜지스터논리게이트1. 부정회로(NOT)2. NAND 회로3. NOR회로Ⅱ. 게이트와 NAND(부정 논리곱 회로 ... 하면 AND 게이트와 같이 된다3. 세 개의 NAND 게이트를 연결하면 OR 게이트를 얻을 수 있다Ⅲ. 게이트와 TTL(트랜지스터 트랜지스터 논리회로)게이트Ⅳ. 게이트와 OR(논리합회로
    리포트 | 7페이지 | 5,000원 | 등록일 2013.02.24
  • [행정학원론] 제도의 변화유형 사례찾기
    제도가 공존하는 현상을 말한다. 이 과정에서 제도의 비정합성, 즉 부조화가 나타나기도 한다. 중첩의 사례로 가장 적절하다고 생각하는 것이 법조인양성제도라고 생각해서 정리해보 ... 기 위한 시험으로 볼 수 있겠다. 이러한 제도는 법조의 배타적 독점과 그로 인한 법체계의 폐쇄회로화 현상을 드러냈다. 또한 기존 사법고시 제도는 소위 고시 낙오생을 만들어내 국가인력 ... 다고 생각한다. 덧붙이자면, 지금 사법고시 합격생과 로스쿨 졸업생 간의 갈등은, 중첩과정에서 나타나는 ‘제도의 비정합성’을 드러내는 것이 아닌가 생각된다.3. 제도의 전환
    리포트 | 5페이지 | 1,000원 | 등록일 2014.04.28
  • [13주차] 실험 25. 저역 및 고역 여파기, 실험 26. 4단자 회로망, 실험 27. 변압기의 특성 및 설계과제 결과보고서
    때 부하에 최대 전력을 공급할 수 있다. 또 그림 (b)와 같은 결합 회로의 경우는 변압기의 권선비 n=N2/N1= 일 때 양자의 임피던스가 정합된다.(4) 그림 27-3의 회로 ... 실험에서는 파라미터에 의한 4단자 회로망의 해석 방법을 익히고, 실험을 통해 측정치와 이론치를 비교해 보고자 하였다. 위의 실험 결과를 가지고 각 파라미터 별로 실험 오차를 구해보
    리포트 | 28페이지 | 1,000원 | 등록일 2014.02.17 | 수정일 2014.11.26
  • SSB 송신-믹서와 RF 전력증폭기
    PA의 신뢰성에 대한 부담을 PAM을 통해 개선할 수 있게 된다.RF 전력 증폭기는 안테나 정합회로를 가지고 있으며 안테나(R5)에 의해 전파되는 1000kHz SSB 신호 ... 의 전력을 증폭시킨다. 안테나 정합회로가 있는 RF 전력 증폭기는 AM 송신에서 사용된 것과 같은 것이 사용된다. S3가 on이 되면 안테나 정합회로 임피던스는 자동적으로 330Ω ... 으로 설정된다. RF 전력 증폭기로 입력되는 전력은 입력 rms 전압과 rms 전류에 의해 계산된다(Pi=Vi*Ii). 그리고 안테나 정합회로의 출력 전력은 R5 rms 전압 제곱을 R
    리포트 | 3페이지 | 1,000원 | 등록일 2009.12.12 | 수정일 2015.09.08
  • 선형 연산 증폭기 회로
    Linear OP-Amp Circuits(1) 반전 증폭기반전회로는 입력(+) 단자는 접지되어 있고 (-) 단자에 입력 신호가 가해지도록 구성한 연산회로를 일컫는다. 반전 증폭기 ... 의 전압와 그 크기가 같고 극성도 반전되지 않는다. 이미터 팔로어와 마찬가지로 임피던스 정합용으로 사용된다.
    리포트 | 2페이지 | 1,000원 | 등록일 2011.12.22
  • (예비)BJT 이용 회로 구성
    한다. 이은 임피던스 정합을 필요로 하는 여러 가지 응용 회로에 다양하게 사용된다. 단일전원전압을 사용하는 콜렉터 공통 증폭기그림 2 은 단일전원전압을 사용하는 콜렉터 공통 증폭기의 회로 ... BJT 이용 회로 구성이 름 :학 번 :실 험 조 : 10조실험날짜 : 2012. 11. 071. 실험목적BJT 내용에 대한 응용 실험 수행 및 “전자전기공학도”로서 수행해야 할 ... 프로젝트 수행을 통한 실전감각 제고, 실제적인 회로를 전산모사하고 제작하여 전자회로의 실제적인 접근을 유도하고자 함.이 프로젝트에서 제작을 수행하고자 하는 회로는 Push
    리포트 | 20페이지 | 2,000원 | 등록일 2012.12.28
  • 아주대학교 통신실험 예비보고서 (unit9)
    화되었다. 연결되면?각각의 시스템 내부 동기유지는 물론이고 망동기 절차도 수립되어야??한다.?- 지리적으로 분산된 신호의 다중 화에 어려움이 있다.?- 기존의 아날로그 시스템과의 정합 시 ... 를 만드는 대신 신호 자체를 비직선 회로를 통해서 같은 효과가 얻어지도록 하는 편이 편하다. 그를 위한 회로의 입출력 특성을 그림으로 나타냈다. 이러한 회로를 압신기(壓伸器)라 하
    리포트 | 20페이지 | 1,500원 | 등록일 2013.11.28
  • 이미터 플로워 실험 레포트
    이 발생하면 음성코일은 정상이고 클릭음이 발생하지 않으면 코일이 끊어진 것이다. 스피커는 임피던스가 낮기 때문에 증폭기에 연결하여 사용하려면 변성기를 써서 임피던스를 정합 ... 시켜야 한다. 증폭회로의 콜렉터 출력단의 임피던스는 수백Ω 정도로 높기 때문에 변성기의 높은 임피던스 단자는 증폭회로의 콜렉터에 연결하고 낮은 임피던스 단자는 스피커와 연결한다.그림10-1 ... 급 오디오 증폭기는 전류 이득이 크고, 출력의 왜곡이 없지만, 위상이 반대로 뒤집히며, 전류가 360。에 대하여 모두 흐른다는 특징을 가지고 있었습니다. 회로에서 Q1의 콜렉터
    리포트 | 4페이지 | 1,000원 | 등록일 2012.04.11
  • [예비]4장. Op Amp특성측정방법 및 integrator 설계
    1. 목적 : OP Amp의 offset 전압을 측정하는 회로, Op-Amp를 이용한 임피던스 정합기, 적분기를 설계, 구현, 측정, 평가한다.2. 실습준비물 ... 상으로는 그림 4.8과 같이 회로를 결선하고를 이용하면 DC offset voltage를 구할 수도 있을것 같은데 실제로는 이런 방법을 사용할 수 없다. 그 이유가 무엇인지 설명하라.Open ... loop gain A의 경우 이상적인 회로에서는 무한대이고 실제 회로에서도 매우 큰값을 갖게 된다. 반면는 25mV로 매우 작은 값을 가지게 되는데 그러면 이때는 이상적인 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2011.04.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 14일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
6:02 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감