• 통큰쿠폰이벤트-통합
  • 통합검색(4,737)
  • 리포트(4,418)
  • 자기소개서(251)
  • 시험자료(40)
  • 방송통신대(11)
  • 논문(10)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 3,581-3,600 / 4,737건

  • 실험보고서_오실로스코프 파형 측정
    낮은 범위에서 높은 범위까지 가변될 수 있어서 회로시스템의 주파수 특성을 분석하는데 좋은 신호제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호 ... 함수의 크기와 위상을 실험을 통해 학습한다. 또한. 일반적인 입력파형에 대한 회로의 과도응답을 관측한다.○필터란?필터의 기능에 따라 필터는 저역 통과 피터와 고역 통과 필터로 분류 ... ?실험 목적오실로스코프는 전압의 파형을 측정하는 기기이다. 따라서 전류, 속도, 온도, 조도, 유량 등의 시간에 따른 변화량을 전압의 형태로 변환하면 디지털 오실로스코프로 측정
    리포트 | 16페이지 | 2,000원 | 등록일 2011.04.20
  • lab7 시프트 레지스터
    Shift Register1IC: 74LS76 JK-Flip Flop2wire, nipper, DMM 등[3]기초학습a) 교과서와 data sheet를 참고하여 각 IC에 대한 논리 회로 ... 한 소감을 쓰고 실습 내용을 응용할 수 있는 아이디어를 찾아보세요.이번 lab7 실험에서는 디지털회로와 각종 양을 측정하는 센서들을 이용하여 회로를 꾸미는 실험을 하였다. 우리 실험 ... 에서는 광량센서를 이용하여 그 수치를 측정하는 실험을 하였는데, 광량센서 뿐만 아니라 온도센서등 여러 가지를 이용하여 설계를 할 수 있다. 다양한 아이디어를 통해 회로를 구성할 수 있
    리포트 | 11페이지 | 1,500원 | 등록일 2010.06.23
  • [디지털시스템실험(Verilog)] Multiplexer & Logical Unit 결과보고서
    값을 'din0'와 'din1'로 두고, selection input값을 'sel'로 두었으며, 1개의 output값을 'dout'으로 두었다.2 to 1 MUX의 논리회로도 ... 디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 결과 보고서학부 : 학번 / 이름 :실험조 : 실험일 :실험제목Multiplexer ... & Logical Unit실험목표① 128 to 4 Multiplexer를 hierarchy하게 설계한다.② Processor의 Logical Unit들을 설계한다.실험결과실험 ① 128 to
    리포트 | 3페이지 | 2,000원 | 등록일 2011.10.05
  • 보고서 11
    0이고, A>B가 1일 때 1이 된다. B4와 B1은 항상 0이므로 입력은 접지에 연결한다.● 실험순서 binary > Excess-3 코드 변환회로도를 구성하고 표11-4 진리표 ... ● 실험 목표◆ 4비트 2진/Excess-3 코드 변환기의 설계, 구현 및 테스트◆ 오버 플로우 검출이 가능한 부호 있는 가산기의 설계● 사용 부품◆ 7483A 4비트 2진 가산 ... 회로도와 2진수를 BCD로 변환 표.9이하면 그대로 출력, 10이하면 6(0110)을 더한다.비교기의 A입력이 2진수 1001보다 크면 A>B 출력이 선언된다.이 동작은 가산기
    리포트 | 13페이지 | 1,500원 | 등록일 2011.02.17
  • 판매자 표지 자료 표지
    2016년 하반기 sk텔레콤 자기소개서
    설계 수업. 이 두 과목은 모두 VHDL로 FPGA를 설계하는 수업 이였습니다. 논리회로설계 수업 때 배우는 여러 가지 설계를 코딩으로 만든다는 게 신기하고 재밌었습니다. 처음 배우 ... 고, 프린터PC이며 실험PC는 어떻게 관리하는지, 전혀 몰랐습니다. 그 전에 있던 4학년 선배가 인수인계를 하지 않았기 때문입니다. 한 번은 공유기는 있는데 와이파이가 되질 않아 연구
    자기소개서 | 6페이지 | 5,000원 | 등록일 2016.10.17 | 수정일 2017.09.21
  • 아주대 전자회로실험 예비3 정궤환 회로
    전자회로실험 3. 정궤환 회로실험 목적1. 연산증폭기를 사용한 정궤환 회로를 구성하여, 슈미트 트리거(Schmitt trigger)회로의 특성을 관찰하고, 이를 이용한 사각파 ... 발생기를 구성하여 실험한다.■ 예비보고서1. Op-amp 741 이용 방법[그림1]Op-amp 741의 핀 번호, 실제적인 op-amp 741, op-amp 회로 기호Op-amp ... 있도록 하며 실험한다.2. 정궤환 회로의 동작 특성[그림2]정궤환 회로, 입력 전압 Vin 5V, 입력 전압 Vin 10V정궤환 회로실험 1에서 배웠던 부궤환 회로는 op
    리포트 | 7페이지 | 1,000원 | 등록일 2010.04.04
  • 디지털공학실험 플립플랩 예비보고서
    예비 보고서날 짜학 과학 번이 름실 험 조실험조원플립 플롭1. 목 적순서논리회로의 기반이 되는 플립플롭(flip-flop)을 RS, D, T, JK, 주종(masterslave ... ) 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고 전반적인 이해를 도모하도록 한다.2. 이 론실험 1, 2, 3 에서는 기본논리게이트와 이를 이용한 조합논리회로에 관해서 살펴보 ... 았다. 이 실험에서는 입력 신호의 순서에 따라서 동작 및 출력이 달라지는 순서논리회로에 관해서 실험하고자 한다.순서논리회로를 구성하는 기본소자는 플립플롭이다. 플립플롭은 쌍안정 멀티
    리포트 | 3페이지 | 1,000원 | 등록일 2009.09.26
  • 트랜지스터 스위치
    )ON(saturated)DON(saturated)ON(linear)EOFFON(linear)◆NAND 게이트의 MOS 회로 ◆NOR 게이트의 MOS 회로 2. 실험 결과[V][V ... 수 있다.3. 결과 분석 및 고찰이번 실험은 트랜지스터를 사용해서 스위치 동작을 하는 회로를 구성하는 것이다.의 회로실험은 트랜지스터를 포화상태로 만드는 것인데의 값이 12 ... .036V로 입력 전압의 크기와 거의 같았고,의 값이 0.075V로 전압강하가 나타나는 것으로 보아 트랜지스터가 포화상태임을 알 수 있었다.다음 실험인 의 회로에서는 위의 실험
    리포트 | 8페이지 | 1,000원 | 등록일 2010.08.30
  • Multiplexer 예비보고서
    예비 보고서1. 실험제목Multiplexer2. 목적조합논리회로의 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.3. 관련이론(1) 멀티플렉서멀티플렉서 ... 에서 일부는 입력으로 할당하고 나머지는 선택 신호로 할당하여 논리함수를 구현하는 것이다.(2) 디멀티플렉서디멀티플렉서는 멀티플렉서의 역과정을 수행하는 회로로서 하나의 입력선 ... 에 멀티플레서 그림 6(a) 회로를 구성하고 입력 A, B, C, D와 선택신호 S1,S0을 표 1과 같이 변화시키면서 출력 Y의 논리상태를 표1에 기록한다.(2) 디멀티플렉서 그림
    리포트 | 2페이지 | 1,000원 | 등록일 2009.09.26
  • NAND게이트
    제목논리 게이트 회로의 응용목적MAX+PLUS II 와 실습키트의 기본 사용법을 익힌다.Logic gate 회로회로의 응용 법을 안다.관련학습★ NAND 게이트-2 개 이상 ... -AND 의 의미로 NAND 게이트로 부른다.1. NAND 게이트의 진리표ABY*************. NAND 논리 기호3. NAND 게이트의 대표적인 회로-IC : 74004 ... 드 전원을 켜서 Programmer 메뉴를 눌러 활성하 시킨다. 시키고 나서 Confirure 버튼을 누른다.실습2 :게이트의 변환논리 회로를 설계한다.Compiler를 활성화
    리포트 | 8페이지 | 1,000원 | 등록일 2009.12.15
  • 래치, 플립플롭, 시프트 디지털회로실험 결과보고서
    디지털회로실험 결과보고서-Lesson 7 래치, 플립플롭, 시프트실험7 래치, 플립플롭, 시프트1.실험목적1) 각종 래치의 동작 원리를 이해한다.2) 각종 플립플롭의 동작 원리 ... 래치 동작 실험회로도입력출력SRQ_AQ_B0110100111변화없음Q_A = Q, Q_B = Q`실험 결과래치는 이진 저장소자로써 활용되는 회로이다. 실험에서는 2개 NAND ... 결과가 이전 결과의 Q의 결과값과 동일한 것을 확인할 수 있다. 실험 결과는 시뮬레이션 결과와 동일한 결과를 보였다.2) Enable 이 있는 SR 래치 동작 실험회로도입력출력
    리포트 | 6페이지 | 1,000원 | 등록일 2010.05.23
  • [예비,결과]디지털 기본회로
    실험2. 디지털 기본회로1. 실험목적가. AND, OR 및 NOT 게이트의 논리함수를 공부한다.나. 게이트의 회로기호, 진리표 및 부울대수에 의한 논리함수의 표현방법을 공부 ... 한다.다. 게이트의 기능을 측정을 통하여 실험적으로 이해한다.2. 관련이론가. 디지털 시스템은 “1” 과 “0” 두 가지 상태만을 가지는 소자들로 구성되며, 이들의 논리연산에는 불대수 ... (Boolean algebra)가 사용된다. 불대수의 함수를 논리함수(logic function) 라고 부르고, 논리함수를 실현하는 전자적 스위칭회로논리회로(logic
    리포트 | 7페이지 | 1,000원 | 등록일 2009.05.31
  • 2진 가산과 전가산기 결과레포트
    의 특성을 이해한다.4. IC 논리블록을 사용하여 전가산기를 구성한다.[실험 장비 및 재료]● 전원 : 가변 직류 저전압● 장비 : 디지털 멀티미터● 저항 : 1000Ω, 10000Ω ... 44-1 (b) 논리기호그림 44-1(a)는 배타적 OR로 불리는 특수한 회로의 구성도로서 이 회로의 부울 표현은이다. 표 44-4는 진리표이다. 출력 Y는 입력 ARK 낮은 값 ... 실험44. 디지털 IC : 2진 가산과 전가산기[실험목적]1. 2진 가산의 법칙을 배운다.2. 10진수의 2진 변환과 2진수의 10진수 변환을 이해한다.3. 배타적-OR게이트
    리포트 | 9페이지 | 1,000원 | 등록일 2011.04.06
  • 논리회로
    나간다. 여기서 마지막 연결 된 단의 RBO는 아무 연결이 없게 됩니다.핀배치도 논리기호데이터시트(동작조건)74LS47 과 7-segment 연결 회로2. 실험목적가산기의 기본 동작 ... 1. 이 론-반가산기반가산기란 두 개의 2진수 한자리를 입력하여 합(sum)과 캐리(carry)를 구하는 덧셈 회로이다. 캐리는 입력 값이 모두 1인 경우에만 1이 되고, 합 ... 은 입력 두 개중 하나만 1이면 결과는 1이 된다.진리표 논리기호 & 논리식-전가산기전가산기(full adder)란 2개의 비트 A, B 와 밑자리로부터의 자리올림 C(in)을 더해
    리포트 | 5페이지 | 1,000원 | 등록일 2010.10.09 | 수정일 2017.04.26
  • 예비보고서-Exp 8. Co-Simulation & Co-Emulation Using FPGA
    하는 핵심 기능을 포함한다.설계자 의도를 반영해 회로를 설계하는 논리회로형 반도체(FPGA:field-programmable gate array)에 비해 값은 싸지만 상품화하는 데 오랜 ... ,위키백과)① FPGAFPGA(영어: field programmable gate array, 현장 프로그래머블 게이트 어레이)은 프로그래머블 논리 요소와 프로그래밍가능 내부선이 포함 ... 된 반도체 소자이다. 프로그래머블 논리 요소는 AND, OR, XOR, NOT, 더 복잡한 디코더나 계산기능의 조합 기능같은 기본적인 논리 게이트의 기능을 복재하여 프로그래밍할 수
    리포트 | 6페이지 | 2,000원 | 등록일 2010.10.09
  • 실험의 기초지식 & 저항, 전압 및 전류 측정 및 옴의법칙
    을 병행하여 현장실무 능력 배양? 주의사항ⅰ.지시사항을 엄수 하며, 실험실에서 정숙해야하고 안전사고에 유의 한다.ⅱ.실험대상의 회로가 완성되었다면 전원을 넣기 전에 재확인 한다.ⅲ ... 를 점검하고 전원을 끄고 정리한다.③ 실험 보고서 작성(간결/정확/논리적으로 표현)ⅰ.예비보고서: 실험 전 이론적 배경지식, 계측기 및 기기의 사용법, 목적, 방법 등을 사전에 숙지 ... 율정해 비교해 본다.실험2) 저항 측정- 멀티미터로 주어진 저항을 측정해 1㏀ 저항을 찾아본다.실험3) 직류 전류 측정- 직류전원장치의 허용출력 전류 범위를 증가시켜 주어진 회로
    리포트 | 11페이지 | 1,000원 | 등록일 2011.06.27
  • [12주차] Calulator
    과 목 : 논리회로설계실험과 제 명 : 계산기 설계담당교수 : 정일섭 교수님학 과 : 전자전기공학과학 년 :이 름 :제 출 일 :논리회로설계실험 - 계산기 설계 과제7조 ( 유광
    리포트 | 20페이지 | 2,000원 | 등록일 2012.06.30
  • 멀티플렉스
    실험(1) 예비보고서 김 종 선 교수님 & 이 성 근 조교님 금요일 1,2,3,4교시 전자전기공학부* 실험제목 : 조합논리회로Ⅱ: 멀티플렉서* 실험이론 : 멀티플렉서 ... 에서 일부는 입력으로 할당하고 나머지는 선택 신호로 할당하여 논리함수를 구현하는 것입니다.밑의 그림 1에 4-to-1 멀티플렉서 회로를 나타내었습니다. 4-to-1 멀티플렉서 ... 하다.(실험 2) 결과값예상입력출력00000000010001010000001100101000000101010011000001111000디멀티플렉서 (demultiplexer=DMUX)는 멀티플렉서의 역과정을 수행하는 회로이므로
    리포트 | 4페이지 | 1,000원 | 등록일 2009.09.26
  • 디지털실험레포트_Boolean algebra와1-of-4 decorder에 관한 레포트
    ) bread board에 위 회로를 구성한다.2) input과 output에 power supply를 설치한 후에 논리값0은 0V에 논리값1은 5V에 해당하 도록 A, B, C에 전압 ... 을 가한다.3) 모든 과정이 끝나면 같은 과정을 [Fig 2-2]회로에 한다.[Fig 2-2]4) 출력된 논리 값들을 비교해본다.2. Boolean algebra ... - Theorems[Fig 2-3]1) bread board에 위 회로를 구성한다.2) input과 output에 power supply를 설치한 후에 논리값0은 0V에 논리값1은 5V에 해당
    리포트 | 6페이지 | 1,000원 | 등록일 2009.07.31
  • 실험4. 정궤환 회로(예비)
    예비보고서제목 : 실험4. 정궤환 회로전자공학부 3학년 8조 학번 : 200421748 이름 : 박지용1. 실험 목적연산증폭기를 사용한 정궤환 회로를 구성하여, 슈미트 트리거 ... (Schmitt trigger) 회로의 특성을 관찰하고, 이를 이용한 사각파 발생기를 구성하여 실험한다.2. 이론 및 설명※ 슈미트 트리거 회로슈미트 트리거 회로(Schmitt ... trigger circuit)는 2개의 논리 상태 중에서 어느 한 상태로 안정 되는 회로이므로 쌍안정 멀티 바이브레이터의 변형된 형태라 할 수 있다. 이 회로는 입력 전압이 어떤 정해진
    리포트 | 5페이지 | 1,000원 | 등록일 2009.12.05
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 27일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:14 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감