• 통합검색(2,160)
  • 리포트(2,008)
  • 시험자료(75)
  • 자기소개서(49)
  • 방송통신대(22)
  • 논문(4)
  • 서식(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"조합논리회로" 검색결과 321-340 / 2,160건

  • 디지털 논리회로 실험 3주차 Encoder와 Decoder 예비보고서
    디지털 논리회로 설계 및 실험예비보고서주제 : Encoder 과 Decoder소속: 공과대학 전자전기공학부수업: X X,X XXX 교수님 XXX 조교님제출 일자: 20XX년 X월 ... 진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 회로를 말한다. 일반적으로 디코더는 n개의 입력선과 최대 2n개의 출력선을 가지며, 입력 ... 의 논리회로도와 진리표그림 3-2는 2-to-4 디코더의 또 다른 형태로 디코더이다. 그림 3-2의 디코더에 대한 진리표와 그림 3-1의 디코더에 대한 진리표를 비교해 볼 때 출력
    리포트 | 12페이지 | 1,500원 | 등록일 2021.04.22
  • (디지털 회로실험)8421 Encoder의 논리회로 설계
    된 하나를 받아들여, 해당되는 n 비트 코드를 출력 하는 소자이다. 외부에서 들어오는 임의의 신호를 부호화된 신호로 변환하여 컴퓨터 내부로 들여보내는 조합 논리회로로2 ^{n}개 ... 디지털실험설계 01.실험제목 : 8421 Encoder의 논리회로 설계Ⅰ 설계과정Encoder의 기능을 익히고, 부호변환 회로의 설계방법을 익힌다.조건 : 디지털 논리소자를 이용 ... 로 이루어진 수이다. 2진수는 0과 1이라는 2개의 숫자로만 이루어진 수이다. 회로에서는 오직 신호의 ON과 OFF만을 갖고 논리를 결정짓기 때문에 2진수의 개념을 도입하면 회로
    리포트 | 5페이지 | 1,500원 | 등록일 2020.08.18 | 수정일 2022.02.16
  • 디지털시스템실험 3주차 예비보고서
    를 최대 2ⁿ개의 서로 다른 정보로 바꿔 주는 조합 회로이다. 만일 n 비트 디코딩된 정보를 사용하지 않거나 또는 무관 조합을 갖게 된다면 디코더의 출력 수는 2ⁿ개보다 적게 된다 ... 다.실험방법■ 라인 디코더 구현① 2-to-4 Line Decoder 구현1. 2-to-4 Line Decoder를 위한 진리표를 그린다.2. 진리표를 가지고 논리 Gate를 사용 ... 하여 회로를 그린다.3. 그린 회로에 1:1 mapping 되는 verilog 코드를 구현한다.4. 회로가 정상 동작하는지 시뮬레이션 해본다. 이 때 이 모듈이 Top-level
    리포트 | 3페이지 | 1,000원 | 등록일 2020.07.29
  • 논리회로실험) 7 segment 프로젝트 1 예비
    를 최대 2^n개의 서로 다른 정보로 바꾸어 주는 조합논리회로이고, 복호기라고 부른다.- n개의 입력선과 최대 2^n개의 출력 선을 가지며, 입력 값에 따라 선택된 하나의 출력선 ... 논리회로설계 실험 예비보고서 #4실험 4. 디코더 & 엔코더1. 실험 목표디코더와 엔코더에 대해 알아보고 진리표를 설계해본 후, 3 X 8 디코더의 동작적 표현을 if문을 사용 ... 을 사용하여 자료흐름 표현으로 수행해 본다.2. 예비 이론(1) 디코더- 데이터를 어떤 부호화된 형으로부터 다른 형으로 바꾸기 위한 회로와 장치를 가리킨다.- n비트의 2진 코드
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 논리회로실험 예비보고서5
    동작원리를 이해한다.2. 실험에 대한 이론·Decoding : n비트의 2진코드를2^n개의 서로 다른 정보로 바꾸어 주는 조합 논리회로로 입력이 n개, 출력이 m개인 디코더를n ... 의 진리표와 논리식을 나타내고 있다. 3times8 Decoder는 3비트의 2진코드를2 ^{3}개의 서로 다른 정보로 바꾸어 주는 조합 논리회로로 3개의 입력변수로 된 최소항을2 ... ^{3}개 이하의 출력으로 바꿔준다.·Encoding : 10진수나 8진수를 입력으로 받아들여 2진수나 BCD와 같은 코드로 변환해주는 조합 논리회로로2^n개의 입력과 n개
    리포트 | 10페이지 | 1,500원 | 등록일 2020.09.18
  • 컴퓨터활용능력(컴활) 1급 필기 핵심요약 정리본
    프로그래밍 : 1개의 CPU와 주기억장치다중처리 : 여러개의 CPU와 1개의 주기억장치▶ 컴퓨터 특징정확성(GIGO)신속성대용량성범용성호환성▶ 디지털 vs 아날로그디지털 : 논리회로 ... / 숫자+문자 / 사칙연산 / 느림 / 프로그래밍 필요아날로그 : 증폭회로 / 그래프+곡선 / 미적분연산 / 빠름 / 프로그래밍 불필요▶ 단위비트 → 니블 → 바이트 → 워드 ... / 대형 컴퓨터▶ 한글코드완성형 한글 코드 : 자주 사용하는 문자 만들어놓음조합형 한글 코드 : 초성 중성 종성유니코드 : 전 세계 모든 문자를 8바이트(국제 표준 코드)
    시험자료 | 8페이지 | 3,000원 | 등록일 2020.08.25 | 수정일 2022.02.11
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 5주차 Lab05 결과 레포트 Combinational Logic 2, 전자전기컴퓨터설계실험2,
    는 부분만 보면 F=A’BCD+AB’CD+ABC’D+ABCD’로 논리회로를 설계할 수 있다.(2)회로도본 lab05 실험에서 실습하던 조합회로보다 상당히 복잡한 모습을 확인할 수 있 ... mux의 진리표와 논리회로에 대해서 생각해보고자 한다.2bit mux라 함은 D0, D1이 2bit로 입력이 됐을 때, 출력인 Y도 2bit로 출력되는 것을 뜻한다. 이제 S의 값 ... 때 출력은 A값에 영향을 받아 Q가 A와 똑같이 출력됨을 확인할 수 있었고 S=1일땐 Q가 B와 동일하게 출력됨을 확인할 수 있다.3) 응용과제응용과제의 논리회로의 카르노맵, 회로
    리포트 | 22페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 한양대학교 2022 편입학 융합전자공학부 학업계획서(최초합)
    적으로 사용하는 코딩 기법으로 빠른 성능을 유도할 수 있다는 점이 흥미로웠습니다. 하지만, 저는 하드웨어 객체를 ‘추상화’한 기능위주의 설명보다 좀더 근본적인 ‘논리회로적’ 관점 ... 소자를 이용한 회로의 해석 및 설계에 대한 지식을 전반적으로 습득하고 싶습니다.저의 희망 분야인 반도체 분야의 심화과정과 기본적인 논리 회로설계를 바탕으로 한 상위 수준의 디지털 ... 반도체 조합으로 이뤄지는 시스템을 하나의 칩으로 구현한 SoC 체제로 디바이스를 최적화해 고성능을 유도하는 방법을 연구하고 싶습니다. 칩에 주로 사용되는 집적회로소자, 차세대
    자기소개서 | 3페이지 | 5,000원 | 등록일 2022.02.18
  • 4장 각종 Latch와 Flip-Flop 예비
    디지털공학실험 ? 4, 각종 래치와 플립-플롭 예비보고서1. 목적가. 기억소자의 기본 원리를 이해한다.나. 순차논리회로의 기본 소자인 래치와 플립플롭을 종류(RS, D, JK ... , T)별로 소개하고 이들의 기본 동작, 회로 구성 및 기능표를 이해한다.2. 이론디지털 회로조합회로와 순차회로로 구분할 수 있으며, 조합회로는 단순히 현재의 입력에 의해서만 출력 ... 이 결정되는 회로로 기억능력이 없는 반면에 순차회로는 현재의 입력뿐만 아니라 회로 내부에 기억된 상태 값에 따라 출력 값이 결정되는 회로를 말한다. 따라서 순차회로회로 내부
    리포트 | 8페이지 | 1,000원 | 등록일 2021.01.06
  • [부산대학교][전기공학과][어드벤처디자인] 9장 4비트 Binary Adder, 2's Complement 4비트 Adder / Substrator 연산회로(9주차 결과보고서) A+
    와 비교했을 때 현저하게 적은 지연으로 계산 할 수 있다.-단점 : 자리 올림 예견법은 비트 계산 전에 비트의 조합에 따라 결정 될 자리올림수를 계산하기 위한 추가적인 논리회로가 필요 ... 을 조사하고 위의 회로와 비교하시오.-자리 올림 예견법: 각각의 비트의 순차적인 덧셈을 통해 자리올림수를 계산하지 않고 비트들을 계산하기 전에 각 비트의 조합을 통해서 자리올림수 ... 어드벤처디자인 결과보고서4비트 Binary Adder, 2’s Complement4비트 Adder / Substrator 연산회로학과: 전기공학과학번:이름:실험 목적2의 보수
    리포트 | 5페이지 | 1,000원 | 등록일 2021.04.25
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab04(예비) / 2021년도(대면) / A+
    - assign문을 이용하여 net형 객체에 값을 할당- 우변의 값에 변화(event)가 발생했을 때 좌변의 객체에 값의 할당이 일어남- 단순한 논리 표현을 이용한 조합논리회로 모델링 ... ensitivity_list(감지신호목록)- 조합논리회로 모델링① always 구문으로 모델링되는 회로의 입력 신호가 모두 나열되어야 함② 일부 신호가 감지신호목록에서 빠지면, 합성 이전 ... 형 : 1비트의 wire- 논리 게이트나 모듈 등의 하드웨어 요소들 사이의 물리적 연결을 나타냄- 연속 할당문(continuous assignment), 게이트 프리미티브 등과 같
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • D 래치 및 D 플립-플롭, J-K 플립-플롭 결과레포트
    조합에 대한 4가지 결과[D Flip-Flop]INPUTOUTPUTData01X1010X01110111(2) D 래치와 D 플립플롭의 차이점 설명D 래치와 D 플립플롭은 모두 ... 은 PRE나 CLR과 같이 클럭의 상태와 관계없이 즉시 입력을 출력에 반영한다. 예로, D 플립플롭에서 CLR에 1의 논리 상태가 주어지게 되면, 클럭의 에지와 상관없이 바로 ... OUTPUT이 반영된다.2) J-K 플립-플롭(1) 입력 조합에 대한 4가지 결과[, 이 모두 1일 때]INPUTOUTPUTJK1*************101111[, 이 모두 0일 때
    리포트 | 4페이지 | 1,000원 | 등록일 2022.10.09 | 수정일 2022.10.14
  • 홍익대학교 전전 실험1 멀티플렉서 예비보고서
    1. 목적조합논리회로의 예 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.2. 관련 이론2.1 멀티플렉서멀티플렉서(Multiplexer)는 여러 개의 입력 ... 으로 할당하고 나머지는 선택 신호로 할당하여 논리함수를 구현하는 것이다. 예로서 다음의 식 (1)로 나타나는 논리함수를 회로로 구현하는 방법을 살펴보도록 하자.F=ABC+ABC+ABC ... 00 1 11 0 01 0 11 1 01 1 101010110(a) 회로도 (b) 진리표그림 3 멀티플렉서에 의한 논리함수의 구현D? D₁ D₂ D₃A0 ① 2 ③A4 ⑤ ⑥ 70
    리포트 | 10페이지 | 2,000원 | 등록일 2020.12.25
  • 아주대학교 논리회로실험 / 6번 실험 Latch & Flip_Flop 예비보고서
    이 연결되어 있음을 가정한다.2. 실험 목적본 실험에서는 이전까지와는 달리 순서 논리회로들을 다룬다. 정확히는 플립플롭과 래치에 대해 다루는데, 해당 소자들은 현재의 입력의 조합 ... 과 입력이 인가되는 시점의 회로 상태에도 영향을 받는 순서 논리회로인데, 클록의 사용유무에 따라 그 특성이 달라진다. 이에 이들의 구동원리와 이론과의 합치여부를 확인하는 것을 목적 ... 적으로는 플립플롭 회로와 같은 기능을 수행하나, 클록을 사용하지 않는다는 점에서 비동기식 순서 논리회로다. 단, 좀 더 정확히는 클록 신호가 1이 아니면 작동하지 않는다. 본 실험
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.20
  • 비동기 카운터, 동기 카운터 설계 예비레포트
    요소들을Karnaugh 맵(map) 혹은 Karnaugh 상태 맵(state map)에 옮길 것이다. 이 경우 조합 논리회로에서 행하였던 Karnaugh 맵과는 다른 의미를 갖 ... 면 어떤 일이 발생하는가를 알아보려 한다. 논리적 진실(truth)을 각 플립-플롭의 다른 출력에서 취하면 그림 19-3과 같은 회로를 갖게 될 것이다. 회로를 수정하고 각 단계의 출력 ... 카운터가 잘린 시퀀스를 계수 하도록 구성되어 있다. 앞의 회로를 수정하여 출력 파형을 오실로스코프나 논리 분석기를 이용하여 관찰하라. 다시 가장 낮은 주파수 대칭 신호
    리포트 | 9페이지 | 1,000원 | 등록일 2022.10.09
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_4주차 예비보고서_A+
    디지털 논리실험 및 설계 4주차 예비보고서실험 준비1.1 멀티플렉서와 부호기(encoder)의 차이를 설명하시오.멀티플렉서는 여러가지의 입력 가운데 하나를 골라 그대로 출력하지 ... 만 부호기는 입력 신호에 대응하는 출력 단자의 조합에 맞춰 출력한다.멀티플렉서는 선택하는 것이지만 부호기는 변환하는 것이라 볼 수 있다.1.2 4-to-1 Multiplexer ... 할 수 있는지 설명하시오.1-of-4 Decoder 74139 칩의 EN에 0을 입력하면 A0와 A1의 조합에 따라 O0~O3 중 하나에만 0이 출력되고 나머지는 1이 출력
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 2023상반기 LG전자 합격 자소서
    의 송수신 신호를 고려해 최적의 회로를 구현하는 업무에 연관된다고 생각합니다.4) 기초전자전기실험 A+각종 플리플랍, 카운터 등을 설계하며 논리소자 동작에 대한 기초를 다졌습니다. 이 ... ) 아날로그 회로실험 A+브레드보드에 R, L, C 소자 및 MOSFET, BJT를 이용해 필터회로와 증폭기를 설계 하고 오실로스코프로 회로 동작을 테스트했습니다. 각 소자의 동작원리 ... 는 회로 검증 시 나타나는 각종 이슈를 찾아 해결하는 엔지니어 업무에 꼭 필요하다고 생각합니다.3) 디지털 회로실험 A0설계도에 따라 Verilog를 이용해 4비트 계산기를 설계
    자기소개서 | 4페이지 | 3,000원 | 등록일 2023.07.12
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 8주차 결과레포트 (A+자료) - Shift Register, Multiplier, 4-digit 7-segment display
    디지털논리회로실험 8주차 실험 보고서목적-Shift registers의 구조와 동작원리를 이해한다.-Multiplier 설계를 통해 shift register의 활용방법을 익힌다 ... 의 조합에 따라, 출력 중 하나를 high로 만드는 기능이고, 회로에서는 표시할 digit을 선택해주는 역할을 하게 될 것이다. 이 때 enable신호인 E는 PULLUP으로 해야 ... .-4-digit 4-segment display의 구동원리를 이해하고 활용을 위한 회로를 설계한다.이론2-1. Shift registersshift register는 flip
    리포트 | 33페이지 | 2,000원 | 등록일 2022.09.18
  • 컴퓨터에서 사용하는 각 논리 연산자를 정리하고 이것이 컴퓨터에서 중요하게 쓰이는 이유가 무엇인지를 설명하시오!
    논리학은 기호논리학의 성향이 강해지기 시작한다.프로그래밍에서는 조건에 의한 분기나 반복을 만드는 데 이용되고, 디지털 논리 회로를 배울 때 유용하게 사용된다. 디지털 회로의 신호 ... 는 0과 1로만 구성되어 있기 때문이다. 전자계통에선 논리 연산을 하는 소자를 게이트(Gate)라고 하며 트랜지스터 여러 개를 조합해서 만들 수 있다.이산수학에서는 속 ... 다. 논리 회로는 전자공학에서 논리회로로물리적 장치에 구현한 것으로 하나 이상의 논리적 입력 값에 대해 논리 연산을 수행하여 하나의 논리적 출력 값을얻는 전자회로를 말한다. 문맥
    리포트 | 10페이지 | 3,000원 | 등록일 2020.11.16
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 3주차 결과레포트 (A+자료) - Decoder, 7-Segment Display
    디지털논리회로실험 3주차 실험 보고서목적- 일반적인 binary decoder와 encoder의 동작 원리를 이해한다.- 7-segment decoder의 동작원리를 이해한다. ... ode 체계를 다른 code 체계로 변환하는 논리 회로이다. 보통 입력단자의 개수가 출력단자의 개수보다 적다. 또한 디코더는 enable 신호가 존재해, enable이 active ... LED가 켜지는 원리이다.3.3 Encoderencoder는 출력이 입력보다 적은 bit수를 지니는 code 변환 논리회로이다. 보통 2n개의 입력단자와 n개의 출력단자가 존재
    리포트 | 34페이지 | 2,000원 | 등록일 2022.09.18
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 28일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:51 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감