• 통합검색(869)
  • 리포트(783)
  • 자기소개서(75)
  • 시험자료(4)
  • 논문(2)
  • 방송통신대(2)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그설계실습" 검색결과 301-320 / 869건

  • 9. 4-bit Adder 회로 설계 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 9 예비보고서-4-bit Adder 회로 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :9-1. 실습목적조합논리회로의 설계 방법 ... 을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습준비물부품저항 330Ω, 1/2W, 5%10개AND gate 74HC085개OR gate 74HC325개 ... (Oscilloscope)1대브레드보드 (Bread board)1개파워서플라이 (Power supply)1대함수발생기 (Function generator)1대점퍼선다수9-3. 설계실습 계획서9
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.06
  • 7. 논리함수와 게이트 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.10.28(목)분반, 조**분반, *조학번 ... board)파워서플라이 (Power supply)함수발생기 (Function generator)점퍼선1대1개1대1대다수4. 실습 계획서1. XNOR 게이트 설계 및 특성 분석(A ... 시뮬레이션 결과를 통해 진리표에 따라 디코더가 잘 설계되었음을 알 수 있다.5. 실습 활용 방안- 이번 실습에 사용되는 여러 종류의 논리 게이트들은 컴퓨터의 동작 원리의 기초가 된다
    리포트 | 11페이지 | 1,000원 | 등록일 2022.10.02 | 수정일 2023.01.03
  • [A+]중앙대 아날로그및디지털회로설계실습 과제 래치와 플립플롭 (11주차)
    아날로그 및 디지털 회로설계실습11주차 래치와 플립플롭 과제1.Positive edge-triggered flip flop은 clock이 0에서 1로 변할 때만 출력이 변한다
    리포트 | 1페이지 | 1,000원 | 등록일 2021.10.09
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서4 신호발생기
    현재 R1은 10k옴 R2는 30k옴으로 gain이 1보다 크기 때문에 포화로 인한 출력파형이 왜 곡되어 나오게 된다. 이를 해결하기 위해 다이오드를 활용하여 gain을 조절하여 해결 할 수 있다. 소신호에서 gain이 1보다 크게 대신호에서는 gain이 1보다 작게 ..
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.16
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서 7 논리함수와 게이트
    - 반가산기 : 2진수 2개를 더하는 경우 2개의 2진수를 더해 다음 자리 올림수를 출력하는 경 우- 전가산기 : 자리 올림수를 포함하여 3개의 2진수를 더하는 경우.- 디코더 : 2진 부호, DCD 부호 등 여러가지 부호를 부호 없는 형태로 변환하는 회로이다. (해 ..
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.16
  • [A+]중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프 (PLL) 과제
    문제 11) 위와 같은 두 펄스가 XOR logic Phase Detector에 입력되었을 때의 출력을 그리시오. (두 펄스 모두 High: 5V, Low: 0V 전압 레벨을 갖는다.)문제 21) 위 회로의 현재 Input 주파수: 5MHz, ⓐ 노드의 주파수: 5MH..
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.02
  • [A+]중앙대학교 아날로그및디지털회로설계실습 전압 제어 발진기 과제
    • VC가 큰 영역에서 비선형성을 갖는 이유는 무엇인가?-> AnswerBJT가 스위치로 동작하면서 전압이 올라가거나 내려가는데, input 전압을 아무리 크게 줘도 BJT 응답속도에는 한계가 있다. 이때, 주파수에 제한이 걸리기 때문에 Vc가 큰 영역에서 비 선형성을..
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • 4. 신호발생기 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 4 예비보고서-신호발생기소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.09.30(목)분반, 조**분반, *조학번2 ... 하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.3. 실습 준비실습 준비물부품Op amp. (UA741CN)다이오드 1N4001가변저항 10kΩ커패시터 100nF ... 서플라이(Power supply)점퍼선1대1개1대다수4. 실습 계획서1. 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.18 | 수정일 2023.01.03
  • [A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 10. 7-segment, Decoder 회로 설계
    까지의 숫자를 표현할 수 있다. ... [이하 생략]10-3-3 7-segment 구동 회로 설계Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계한다[그림 ... 1], [그림 2]에 나타낸 실험에서 사용한 74LS47 소자의 datasheet을 참고하고 준비물에 있는 Decoder와 7-segment를 이용해서 7-segment 구동 회로를 설계하면 [그림 3]과 같다.
    리포트 | 6페이지 | 1,000원 | 등록일 2023.02.06
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서10 7-segment / Decoder 회로 설계
    아날로그및디지털회로설계실습 05분반 12주차 예비보고서설계실습 10. 7-segment / Decoder 회로 설계10-3-1- 7-segment/Decoder (74LS47
    리포트 | 4페이지 | 1,000원 | 등록일 2021.10.09
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서8 래치와 플립플롭
    -RS 래치두 NOR 게이트가 교차교합되어 만들어진 회로로 기본 기억소자장치이다.R=1과 S=0인 경우를 생각해보면 입력이 R이 1이므로 출력 Q는 Q’의 값에 무관한게 0으로 리셋되고 입력 S가 0이므로 출력 Q’는 Q값의 반대값, 즉 1이 되기 때문에 R을 리셋 입..
    리포트 | 9페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.16
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 3. 스텝 모터구동기
    (Universal shift register)의 사용 방법을 배운다. 이를 바탕으로 BJT 트랜지스터와 범 용 이동 레지스터를 이용하여 스텝 모터 구동기를 설계한 후 그 동작을 확인한다.설계실습 ... 실습 3. 스텝 모터 구동기실습목적단극 스텝 모터 (Uni-polar step motor)의 동작 원리를 이해하고 스텝 모터를 조종하기 위한 범용 이동 레지스터
    리포트 | 3페이지 | 1,000원 | 등록일 2022.04.08
  • 10. 7-segment / Decoder 회로 설계 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 10 결과보고서-7-segment / Decoder 회로 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :10-4. 설계실습 내용 ... 은 common pin인 3번 핀과 8번 핀을 접지를 인가한 후, 나머지 핀들에 전압을 인가하면 점등되는 것을 확인할 수 있다.10-4-2 7-Segment 구동 회로 설계설계실습 ... 하여 토글스위치 값과 일치하는지 확인하여라.Input A, B, C, D에 대해서 위와 같이 2진법으로 10진법을 나타낼수 있음을 확인할 수 있다.10-5. 검토사항10-5-1 설계실습
    리포트 | 3페이지 | 1,000원 | 등록일 2022.10.24
  • 8. 래치와 플립플롭 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 8 예비보고서-래치와 플립플롭소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.11.04(목)분반, 조**분반, *조학번2 ... *******이름***1. 실습을 위한 이론적 배경:기억소자는 크게 래치와 플립플롭으로 나눌 수 있으며 래치는 클록신호가 1일 때 입력에 따라 출력도 바뀌는데 반해 플립플롭은 클록 ... 는 것이 중요참고 자료 : 실습 교재 이론부, Digital Design 4 Ed. CH.52. 실습 목적- 순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능
    리포트 | 12페이지 | 1,000원 | 등록일 2022.10.02 | 수정일 2023.01.03
  • [A+]중앙대 아날로그및디지털설계실습 예비보고서1 초전형 적외선 센서
    1. 실습을 위한 이론적 배경:- 적외선 센서 : 적외선은 파장이 가시광선보다 길고 전자파보다 짧은 전자팡의 일종으로 인간을 포함한 모든 자연계에 존재하는 물체에서 방출 ... . 실습 계획서4-1 초전형 적외선 센서(RE200B)와 증폭기 사이에 신호를 전달하는 High-Pass Filter(DCblock, 3-dB freq.=5Hz)를 R과 C를 이용 ... 하여 설계하시오 (C 값은 10uF 고정)4-2 Op-Amp 반전증폭기를 2-stage로 연결하여 적외선 센서의 출력신호에 변화가 생길 경우 그 신호를 증폭시키는 회로를 설계하시오
    리포트 | 7페이지 | 1,000원 | 등록일 2022.09.08 | 수정일 2022.09.14
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 신호발생기 예비
    아날로그 및 디지털회로 설계 실습4주차 예비: 신호발생기전자전기공학부20160000 하대동고릴라1. 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge회로에서V _{ ... +}와V _{-}의 관계식을 구하시오. 이 관계식을 이용하여 1.63(kHz)에서 발진하는 Wien bridge 회로를 설계 하시오.R PVER {1} over {jwC} = {R ... 과 같이 회로를 설계했다.(B) 발진 주파수 1.63(kHz)에서 Loop gainA _{V} beta =1을 갖기 위한 증폭기 이득A _{V}를 구한다.(A)에서beta (w
    리포트 | 5페이지 | 1,500원 | 등록일 2020.12.23
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 논리함수와게이트 예비
    아날로그 및 디지털회로 설계 실습9주차 예비: 논리함수와 게이트전자전기공학부20160000 하대동고릴라1. XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... 의 회로도를 설계한다.↑NAND 게이트↑NOR 게이트↑XOR 게이트XNOR 진리표ABY=A?B=bar{A``` OPLUS B}001010100111↑XNOR 게이트(XOR 출력 ... 에 NOT 추가)(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계
    리포트 | 8페이지 | 1,500원 | 등록일 2020.12.23
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)2. Swithcing Mode Power Supply(SMPS)
    어려움을 겪었지만 실습을 진행하고 나서는 실습에 진행했던 모듈과, 회로들의 역할을 이해할 수 있었다.4. 참고문헌1. 중앙대학교 전자전기공학부, “아날로그 및 디지털 회로 설계 실습”, pp33-42 ... 아날실습2 결과요약 :SMPS (Switching Mode Power Supply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계하였다.pwm 제어회로를 구성하였을 때 4번 ... 고 있다.2. 실험 결과2-4. 설계실습 방법2-4-1 PWM 제어회로① PWM 제어회로를 구성한다.② 톱니 파형과 출력 파형을 확인한다.7번 포트에 10v인가하였고, Vref에는 5
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.10
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 5. 전압제어 발진기
    실습 5. 전압제어 발진기실습목적전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인 ... 한다.설계실습계획서2-1 슈미츠 회로의 특성실험에 사용될 IC의 Datasheet를 참조하여, 중요한 전기적 특성을 확인하시오.IC UA741의 Datesheet를 확인한 결과 ... )의 VTH가 2.5V가 되도록 회로를 설계 하시오.문턱전압 Vth의 식 = ()2.5V = 5V , R1=R2실험준비물을 고려해 R1과 R2는 20kΩ 결정한다.실습 이론에 나오는 식
    리포트 | 7페이지 | 1,000원 | 등록일 2022.04.08
  • [A+]중앙대학교 아날로그및디지털회로설계실습 7-segment / Decoder 회로 설계 예비보고서
    해서는 4개의 입력 bit이 필요하고 7개의 segment를 점등하기 위해서는 7개의 출력 bit이 필요하다.10-1. 실습목적7-segment와 Decoder를 이해하고 관련 회로를 설계한다.
    리포트 | 8페이지 | 1,000원 | 등록일 2021.09.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 16일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:24 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감