• AI글쓰기 2.1 업데이트
  • 통합검색(2,262)
  • 리포트(2,200)
  • 시험자료(35)
  • 자기소개서(19)
  • 논문(5)
  • 방송통신대(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"입출력 파형" 검색결과 241-260 / 2,262건

  • 전자공학실험 정류와 여파 실험보고서
    .3 Scope를 사용하여 출력 전압을 살펴본다. 파형을 그리고 peak-to-peak전압을 측정한다.실험에 사용한 변압기 정보그림표 1.3 출력전압DMM 전압 (직류)-0.3 ... mVDMM 전압 (교류)6.04 Vscope (peak-to-peak)18 V표 3. 변압기 출력1.4 이 측정값 사이의 관계를 설명한다.변압기 입 / 출력 부위에 대한 코일의 감긴 ... )를 부하 저항과 병렬로 연결하고 부하가 없을 때 출력 양 끝에서의 전압 파형을 scope로 관측한다. DMM을 사용하여 교류 전압 및 직류 전압을 측정한다.4.2 부하 저항
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,000원 | 등록일 2021.04.06
  • 23. 달링턴 및 캐스코드 증폭기 회로
    신호를 인가한다. 오실로스코프를 이용하여 출력 전압파형이 잘리거나 왜곡되지 않는 것을 확인하고 기록한다.달링턴 회로 입출력 임피던스입력 임피던스를 계산하라.측정저항 을 와 직렬 ... 달링턴 이미터 플로어 회로그림 23.1 회로의 직류 바이어스 전압과 전류, 전압 이득, 입출력 임피던스를 계산하라.그림 23.1의 달링턴 회로를 연결한 후 50㏀ 전위차계를 조정 ... mV를 갖는 입력신호를 인가한다. 오실로스코프를 이용하여 출력 전압의 파형을 관찰하고 신호가 왜곡되지 않는 것을 확인한다. 출력이 잘리거나 왜곡되며 왜곡이 없어질 때까지 입력 신호
    Non-Ai HUMAN
    | 리포트 | 15페이지 | 1,000원 | 등록일 2021.12.14
  • 실습7.논리함수와 게이트 예비보고서 중앙대 아날로그 및 디지털 회로 설계 실습
    (B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계한다. ... -AND 게이트에서 입출력 시간 딜레이를 측정하기 위해 우선 Vcc와 입력 A에 HIGH값을 계속 넣어준다. 입력B에는 딜레이를 측정하기 충분한 주기의 정현파를 넣어준다. 이 때 출력 ... 은 입력B에서 딜레이가 발생한 파형이 된다. 이 때 입력B에서 LOW->HIGH로 바뀌는 시간부터(입력에서 딜레이가 적은 이상적인 정현파라 가정) 출력이 Vcc/2의 값에 도달하기
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.07.17
  • 판매자 표지 자료 표지
    다이오드 특성 및 반파정류회로 실험 결과 레포트,전파정류회로 및 캐패시터 필터회로 실험 예비 레포트
    반파정류기의 입출력파형검토 및 고찰이번 실험은 반도체 다이오드의 전압과 전류 특성을 실험으로 확인해보고 반파정류회로의 동작원리와 출력파형을 관찰하고 측정하는 것이었다. 순방향 바 ... 이다.반파 정류기의 입출력파형 실험에서는 입력전압의 음의 반주기 동안 다이오드는 역방향으로 바이어스 되기 떄문에 스위치 off 가 되어 반파형태의 출력파형이 되는 것을 확인 할 수 ... 있었다.02. 전파정류회로 및 캐패시터 필터회로 실험 예비 레포트2.1 실험 개요.다이오드의 응용회로인 전파정류회로와 캐패시터 필터회로의 동작원리와 출력파형을 실험적으로 확인
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 2,000원 | 등록일 2022.10.31
  • 판매자 표지 자료 표지
    부경대학교 VLSI 과제(CMOS 인버터) 실험보고서
    depth3. 입출력 파형 비교1) DC2) 1kHz3) 100kHz4) 100MHz4. 재실험실험 3-1에서 DC전압이 1.7V에서 반전되는 것을 확인하였으며, 재실험을 통해 이 ... NMOS의 채널 쪽 농도 비교body의 농도가 1.0e17일 때 NMOS의 채널 농도body의 농도가 3.5e17일 때 NMOS의 채널 농도4-2. 입출력 파형 비교1) DC2) 1 ... kHz3) 100kHz4) 100MHz4-3. 결과 분석DC 입출력 파형 비교 결과 반전되는 전압이 1.7V에서 2.38V로 증가하였으며 의도한대로 파형이 개선되었음을 확인할 수
    리포트 | 16페이지 | 5,000원 | 등록일 2023.12.24
  • (A+)중앙대학교 전자회로설계실습 11 Push-Pull Amplifier 설계 예비보고서
    kHz, 부하저항을 100 Ω으로 설정하고, 부하저항 양단의 출력전압이 어떻게 변화하는지 보여주는 입출력 파형을 그려라. 어떠한 변화가 있는지를 확인하라. ... 전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하라.(B) 단계 (A) 에서 얻어진 transfer characteristic ... Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2022.03.02
  • [A+]중앙대 전자회로설계실습 예비보고서 설계실습 11. Push-Pull Amplifier 설계
    , FREQ=1 kHz, 부하저항을 100Ω으로 설정하고 부하저항 양단의 출력전압이 어떻게 변화하는지 보여주는 입출력 파형을 그리고 어떠한 변화가 있는지를 확인하라 ... (B) 단계 (A)에서 얻어진 transfer characteristic curve를 보면 입력전압의 절댓값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않 ... 이 발생하는 구간은 입력전압이 –VEBP
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2022.01.08
  • 트랜지스터 증폭회로1 예비보고서
    동작점의 설정, 교류 등가회로 입출력 임피던스가 갖는 의미를 이해하도록 한다.2. 관련이론트랜지스터에 의한 교류신호 증폭의 원리트랜지스터가 active region에서 동작할 때 ... 입력신호의 입출력간 관계를 결정하기 위해서는 교류성분에 대한 등가회로를 따로 생각할 필요가 있다. 교류신호에 대한 등가회로는 그림의 커패시터를 모두 short된 것으로 간주 ... 로 고치면 그림7과 같은 형태로 변형할 수 있다. 여기서 테브난 등가전압은 부하가 개방된 상태에서의 출력단 전압에 해당하므로 식(6)으로 표현된 무부하 상태의 입출력전압 관계식
    Non-Ai HUMAN
    | 리포트 | 13페이지 | 1,500원 | 등록일 2021.09.25
  • 판매자 표지 자료 표지
    실험 17_능동 부하가 있는 공통 소오스 증폭기 예비보고서
    이득(A _{V} =20log|v _{o} /v _{sig} |)9.759210kHz1.23110kHz0.1261-17.983------=0.01일 때 입출력 파형: 실험절차 3번 ... ]은 능동 부하가 있는 고통 소오스 폭기의 PSpice 모의실험 결과이다. 여기서 입력 파형은 주파수가 1kHz, 크기는 0.1mV _{p-p}인 정현파이고, 출력 파형은 주파수가 1 ... }의 게이트 전압V _{gs}), 출력 전압(M _{1}의 드레인 전압V _{ds}) 파형을 캡처하여 전압 [그림 17-9]에 기록한다.[표 17-2] 공통 소오스 증폭기의 실험 결과
    리포트 | 8페이지 | 2,000원 | 등록일 2023.01.25 | 수정일 2023.02.07
  • 판매자 표지 자료 표지
    (A+) 아날로그회로실험및설계 Op-Amp 단위이득 팔로우와 비교기 실험 보고서
    c#}} )if`V _{+} >V _{-} `,```V _{out} =-V _{sat} (V _{ee} )3. 데이터시트4. 실험6. 실험 결과1) 단위 이득 팔로워 입출력 관계 ... = Vin 이라는 결과식을 유도할 수 있다.2) 비교기 입출력 관계 유도식if`V _{+} >V _{-`} ,```V _{out} =+V _{sat`} (V _{eqalign{cc ... 해준다.- 그래서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어서 연산증폭기라고 정의를 내리는 것.- 출력의 차이가 구현되면 두 개의 양쪽에서 나와서 이것이 진짜 출력
    리포트 | 16페이지 | 3,000원 | 등록일 2024.11.04
  • [예비] 설계실습 11. Push-Pull Amplifier (중앙대/전자회로설계실습)
    을 VAMPL=2.5V, FREQ=1 kHz, 부하저항을 100Ω 으로 설정하고 부하저항 양단의 출력전압이 어떻게 변화하는지 보여주는 입출력 파형을 그리고 어떠한 변화가 있는지를 확인 ... 하라.>> 입력전압을 정현파로 설정했기에 출력전압도 정현파의 모양을 하고 있다. Push-pull amp 의 특정 입력전압 구간에 의해 발생한 Dead zone 때문 ... 에 transfer characteristic curve 의 정현파 형태의 출력전압에 교차왜곡(crossover distortion)이 발생되는 것을 확인할 수 있다.
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2021.03.09
  • 판매자 표지 자료 표지
    전기전자공학기초실험-공통 소스 및 공통 게이트 트랜지스터 증폭기
    Ω표 14-6 CG JFET 증폭기회로의 전압이득과 입출력 임피던스그림 14-8 CG JFET 증폭기 회로의 입력 및 출력 파형(6) 공통 gate 회로의 입출력 임피던스 측정Q1 ... 과 입출력 임피던스를 측정한다.2. 실험 이론gm = ID를 VGS에 대해서 미분한 것으로 보고 정리해보면 2IDSS(1-VGS/VP)(0-1/VP)가 된다.VGS=0V 일 때 ... Ω2.36kΩ(3) 공통 source 회로의 입출력 임피던스의 측정(4) 공통 gate 회로의 바이어스VGSVDSVDGVS = VRSVDVRDID = IS이론이론이론이론이론이론이론
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,500원 | 등록일 2022.09.02
  • 논리회로실험 병렬 가산기 설계
    가산기와 병렬 가감산기의 입출력 표병렬가산기InputOutputa(3downto0)b(3downto0)c_outsum(3downto0 ... 입력과 각 자리의 B입력과 XOR게이트의 입력으로 sign값으로 하고, 하고, XOR게이트의 출력을 전가산기의 두 번째 입력으로 한다. sign의 값이 0이면 B값이 출력되고 1일 ... 때, B와 반대 값이 출력된다. 이 출력이 입력으로 전가산기로 들어간다. 따라서 sign이 1일시, XOR게이트 출력은 B의 1의보수가 되고 처음 캐리값이 1이므로 1이 더해지
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • Push-Pull Amplifier 설계 예비보고서
    하고 부하저항 양단의 출력전압이 어떻게 변화하는지 보여주는입출력 파형을 그리고 어떠한 변화가 있는지를 확인하라. ... Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게변하는지를 보여주는 입출력 ... 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 보인다. 이러한 현상을 발생하는 이유를 설명하라. (C) 그림 1(b) 회로를 simulation하기
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.06.18
  • 판매자 표지 자료 표지
    [전자회로실험] BJT를 활용한 음성증폭기 Term project 보고서
    는 실제 사용할 수 있는 크기 내에서 그 값을 조정하였다.4. Simulation results :- 회로도 :- 입력 파형 :- 출력 파형 :- dB 단위의 주파수 영역 이득 :- 1 ... mV를 인가했을 때의 주파수 응답곡선 :5. Experimental results and discussions :- results :- 1kHz일 때 입출력 그래프- 4kHz일 때 입출력 그래프 ... 된 transistor 중 첫째, 둘째단은 CE Amp를 활용하여 증폭의 역할을 한다. 셋째단은 Push-pull Amp로 앞단에서 증폭된 신호의 고 전력을 출력하기 위한 Power Amp
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 3,500원 | 등록일 2022.12.29 | 수정일 2023.12.21
  • 전기전자회로실험 10주차 결과보고서
    의 첨두치와, 입출력신호의 위상차를 측정하여 기록하시오. (만일 파형의 왜곡이 있다면, 왜곡이 없는 부분만의 극성을 따져서 위상차를 기록하시오) 또한 파형 왜곡의 유무도 관찰하여 표 ... 10.4 에 제시된 값으로 회로를 구성하였을 때, 출력신호의V _{pp}와, 입출력신호의 위상차를 측정하여 기록시오. (만일 파형의 왜곡이 있다면, 왜곡이 없는 부분만의 극성 ... (이론값)위상차 측정값출력파형의 왜곡 유무1k Omega10 k Omega-16v-1.7-103.5010 k Omega10 k Omega-1.95v-0.975-15.701 k
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 3,000원 | 등록일 2021.01.06
  • (A+/이론/예상결과/고찰) 아주대 통신실험 예비보고서10
    의 그림을 통해 확인 할 수 있다.< DM 송수신기 의 구성과 입출력파형 의 특성 >■ CVSD (Continuously Variable Slope Delta) 이란 무엇인가 ... 의 오디오 출력을 Delta Encoder의 오디오 입력으로 다시 연결한다. 오실로스코프의 ALT Vertical Mode를 선택한다.오실로스코프 채널2에 보이는 파형은 무엇인가 ... 라 한다.그리고 이 과정에서 왜곡된 출력 값이 발생하게 되는데, 이것을 Granular Noise 혹은 Slope Overload Distortion 이라 하며, 이러한 특성을 아래
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 1,500원 | 등록일 2021.10.24
  • 판매자 표지 자료 표지
    삼성전자 및 SK하이닉스 반도체 면접 대비용 용어집 (이거 하나로 남들과 차별화 가능합니다)
    하는 형태(에너지 범위 32-200KeV).- AC Characteristic : Device가 동작 시 갖고 있는 특성중 입출력 파형의 Timing과 관련한 여러 가지 특성들을말 ... (Solder Bump)을 만들어 보드에 직접 붙이는 방법. 플립 칩은 리드프레임이 없어 칩 사이즈가 곧 패키지 사이즈가 되어 세트의 소형, 경량화에 유리하며 칩 밑면에 입·출력 ... 반해 플립 접촉법은 우수한 전기적 특성을 요구하는 대용량의 D램, 속도가 빠른 S램 칩은 이런 단점을 모두 보완해 1천핀 이상의 입·출력 단자를 갖는 반도체 칩에도 쉽게 적용
    자기소개서 | 28페이지 | 3,000원 | 등록일 2024.02.25 | 수정일 2024.05.13
  • 소오스 팔로워와 공통 게이트 증폭기
    ]은ver {9.384m} =106.56Ω이제 PSpice 모의 실험을 통하여 각 값을 구해보도록 한다.전압 이득은 입출력 파형을 통하여 계산하는데, 그 그래프는 다음 예비 보 ... 다.(2) 실험회로 1의 소오스 팔로워 회로의 입력-출력 전달 특성 곡선을 PSpice를 이용해서 그리시오.실험회로 1입력의 파형출력파형- 두 파형을 비교해보면 주기가 같고, 전압 ... 가 나왔다.(4) 실험회로 2의 공통 게이트 증폭기 회로의 입력-출력 전달 특성 곡선을 PSpice를 이용해서 그리시오.실험회로 1입력의 파형출력파형- 두 파형을 비교해보면 주
    Non-Ai HUMAN
    | 리포트 | 16페이지 | 1,500원 | 등록일 2021.10.01
  • 판매자 표지 자료 표지
    3주차 예비 보고서 10장 RC RL 회로의 주파수응답(필터링 특성)
    함을 의미한다.위상 관계에 대해 그래프를 그려서 설명하시오.2. 주파수 응답에서 데시벨로 변환시 입출력 전압을 이용한 변환식과전력을 이용한 변환식을 3db 와 6db에 관한 내용을 포함 ... lagging power factor : 순유도성회로에서는 (전압위상각)-(전류위상각)=90 DEG 이다. 이는 전압 파형이 전류보다 먼저 최대 또는 영 교차점에 도달함을 의미 ... 한다.*캐패시터leading power factor : 순용량성회로에서는 (전압위상각)-(전류위상각)=-90 DEG 이다. 이는 전류 파형이 전압보다 먼저 최대 또는 영 교차점에 도달
    리포트 | 2페이지 | 3,000원 | 등록일 2025.06.07
  • 전문가 요청 쿠폰 이벤트
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 12월 07일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:50 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감