• 통큰쿠폰이벤트-통합
  • 통합검색(2,633)
  • 리포트(2,050)
  • 자기소개서(565)
  • 시험자료(7)
  • 서식(4)
  • 이력서(3)
  • ppt테마(3)
  • 논문(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로설계실습" 검색결과 2,101-2,120 / 2,633건

  • 재미있는 발명지도자료 만들기 보고서
    재미있는 발명지도자료 만들기 REPORT폐품을 이용한 발명지도자료제출일2016.12.15전공생활과학교육과과목설계와 기술학번14142230담당교수이춘식 교수님이름최용준< 차 례 ... >Ⅰ.발명품 지도의 동기 및 목적1. 지도의 동기2. 지도의 목적Ⅱ.지도를 위한 이론적 설계1. 발명이란?2. 발명교육이 지향하는 목표3. 발명 교육과 창의적 사고4. 초등 실과 ... 교육에서의 발명교육 내용Ⅲ. 작품제작 지도의 실제1. 지도의 설계2. 작품 제작 과정 지도Ⅴ. 효과 및 결론1. 효과2. 결론Ⅰ.발명품 지도의 동기 및 목적1. 지도의 동기일상생활
    리포트 | 12페이지 | 1,500원 | 등록일 2017.07.02
  • 인하대 기초실험및설계1 RLC 예비보고서
    보드3. 기본 이론회로 실험을 위해서는 계측 및 회로 설계 장비가 필수적이다. 실험에서는 각각의 계측 장비의 사용법을 알아보고, 실제로 간단한 회로를 꾸며 실습을 진행할 것이다.1 ... 을 습득하고, 이를 바탕으 로 회로설계하고 수정할 수 있는 능력을 기른다.2. 실험 장비 목록* 실험 장비 : 오실로스코프, 펑션 제너레이터(함수 발생기), 파워 서플라이, 브레드 ... ) 브레드 보드브레드 보드(breadboard), 속칭 빵판 또는 빵틀은 전자 회로의 시제품을 만드는 데 사용한다. 브레드 보드의 장점은 납땜을 할 필요가 없다는 것이다. 이것
    리포트 | 7페이지 | 2,000원 | 등록일 2016.02.19 | 수정일 2020.10.09
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습1-(Common source증폭기와 Cascode 증폭기)
    1. 요약이번 실습에서는 MOSFET을 사용하여 Common Source 증폭기를 만드는 실습을 해보았다. CS를 설계할 때 책에서는 입력파형을 5mV로 가정
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습3-(Switching Mode Power Supply (SMPS))
    화(Regulation) 시켜줄 수 있는 부궤환 제어 회로가 필요하게 된다. 부궤환 제어회로의 대표적인 예로서는 펄스폭변조(PWM) 제어 회로를 들 수 있다. Buck 컨버터
    리포트 | 7페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습8-(논리함수와 게이트)
    진리표를 만들고, 2X4 회로도를 설계하라.디코더(decoder): n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 논리 회로. ... (3) Vcc를 5V(논리값 1)에서 0V(논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각하고, 그 단계적 방법을 구체
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습10-(4-bit Adder 회로 설계)
    실습 목적 조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다.이론부 요약부울 대수 : 논리학을 수학적으로 해석하기 위해 고안 되었으며 변수, 상수
    리포트 | 5페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습8-(논리함수와 게이트)
    이번 실습은 AND, OR, INVERTOR, NAND, NOR, XOR 등 게이트의 동작을 확인하는 실험이었다. AND, OR, NAND, NOR 등 논리함수와 그에 상응 ... 실험은 전반적으로 누구나 쉽게 알고 있는 디지털 회로의 기본이 되는 논리함수와 게이트의 실험이라 이 전의 실험들에 비해 비교적 쉽게 진행되었다.
    리포트 | 7페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습9-(래치와 플립플롭)
    설계실습 9요약 : RS LATCH는 아래와 같은 회로 구성을 띄고 있으며 이에 따른 동작-Table을 확인하는 실험을 하였다. 결과적으로 거의 일치함을 알 수 있었으며 이론부
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습10-(4-bit Adder 회로 설계)
    (A) 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. 본 실험은 조합논리회로설계방법을 기본으로 조합논리회로설계하는 것을 기본으로한다. 결과 ... 값은 0.2%이하의 오차를 기록하며 예상 값과 매우 일치하게 나왔다.(B) 설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 설계실습계획서에 계획한대로 회로를 실제로 구현하였으며 결과 값 역시 차이가 나지않았다.
    리포트 | 3페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습5-(신호발생기)
    하시오.(B) 그림 5-2와 같이 다이오드를 사용하여 Wien bridge oscillator를 안정화 하는 회로설계, Simulator의 결과를 제출한다. 또한 출력을 안정화 하는데 다이오드가 어떤 역할을 하는지 구체적으로 서술한다 ... 일반적으로 신호 발생기는 일정한 주파수와 위상, 크기를 가진 주기 함수를 발생시키는 회로이며 왜곡 없이 발생하는 것을 목적으로하지만 실상은 그렇지 못하다. 이번 실험의 Wien ... Oscillator를 설계하시오. Simulator의 Time-domain에서 출력 파형을 확인하며, FFT plot을 통해 발진 주파수를 확인하시오. 출력 파형은 계획서에 함께 제출
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습7-(위상 제어 루프(PLL))
    하면서 직류에 가까운 전압으로 변환된다. 이는 가변발진기의 입력으로 사용되게 된다. 3) 가변 발진기 : 제어신호의 크기에 따라 출력되는 주파수가 변하는 발진회로이다. 일반적으로 제어신호로써 전압을 사용하므로, 전압제어발지기로 불린다.
    리포트 | 9페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습9-(래치와 플립플롭)
    이론부 요약RS 래치 - 출력Q가 1인 경우 SET, 출력 {bar{Q}} 가 1인 경우 RESET이라 한다. S, R 모두 0인 경우 현재 상태의 값을 유지한다. R과 S가 동시에 1인 경우는 “금지된 입력”에 해당하며 값은 0을 띄고 있으나 서로 보수 관계인 두 값..
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습1-(Common source증폭기와 Cascode 증폭기)
    실습 목적- CS 증폭기와 Cascode 증폭기를 설계하고 이를 측정하여 동작 특성, 이득 및 위상관계에 관해 알아보고, 두 증폭기의 차이점에 대하여 비교한다.이론부 요약 CS
    리포트 | 8페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습6-(전압제어발진기)
    전압 제어 발진기는 입력 제어 전압의 크기에 따라 출력 되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로이다. 일반적으로 제어 신호로써 전압을 사용하므로, 전압 제어 발진 ... 기 (VCO : Voltage Controlled Oscillator)로 불린다. VCO를 설계하는 방법은 매우 다양하나 이번 실험서는 OP-AMP를 이용한 적분기와 스위치 역할 ... 을 하는 BJT, 비교기로 사용될 슈미트회로로 구성된다. -슈미트 회로 : Hysterisis한 특성을 갖는 이 회로는 입력신호가 ?에서 +로 증가하는 경우와 +에서 ?로 감소
    리포트 | 8페이지 | 1,000원 | 등록일 2017.12.17
  • 쌍극성 접합 트랜지스터 특성 예비보고서
    ~khyoo%2Flecsub%2Fael2-transistor.hwp&usg=AFQjCNG5HpsCZQU4-ZmQlSiirX0Q73kkSg예비보고서 전자회로설계및실험1 실험일: 2016 년 4 월 11 일 ... ) 도식도와 (b) 회로기호Emitter와 base 사이에 순방향 전압을 걸면 다이오우드에서와 마찬가지로, p형에서 n형으로는 정공이 주입되고 또 n형에서 p형으로는 전자가 주입 ... 는 emitter 접합에 걸린 순방향 전압에 의해 주입된 정공과 전자에 의해 형성되는데, pnp 형의 경우에는 정공에 의한 전류가 훨씬 크도록 transistor가 설계
    리포트 | 8페이지 | 1,000원 | 등록일 2016.06.18
  • BJT의 이미터 및 컬렉터 귀환 바이어스 예비보고서
    -%ED%9A%8C%EB%A1%9C-%EC%99%80-%EC%BD%9C%EB%A0%89%ED%84%B0-%EC%88%9C%ED%99%98-%EB%B0%94%EC%9D%B4%EC%96%B4%EC%8A%A4예비보고서 전자회로설계및실험1 실험일: 2016 년 4 월 25 일 ... 실험 제목 : BJT의 이미터 및 컬렉터 귀환 바이어스실험에 관련된 이론1. 이미터 바이어스 회로단일 혹은 2중 전원 공급기를 사용하여 구성될 수 있으며 전류 귀환 바이어스 ... 을 제공한다. 이미터 바이어스 회로를 사용하는 주된 이점은 트랜지스터의 β 값이 회로의 직류 전압에 대한 영향이 작다는 점이다. 이 회로는 2개의 바이어스 전원을 사용하는데 VEE
    리포트 | 10페이지 | 1,000원 | 등록일 2016.06.19
  • 판매자 표지 자료 표지
    전자전기컴퓨터설계실험2(전전설2)2주차예비
    설계 실습을 위한 장치로 회로에서 많이 사용되는 Switch, LED와 같은 주변 장치를 위주로 구성하여 장비의 크기를 간단하게 만든 모델이다. 가장 큰 특징 ... language)말 그대로 하드웨어를 표현하는 언어라는 뜻으로 전기, 전자회로적인 특성을 기술하는 언어이다. 원하는 동작을 구현할 수도 있고 구조 또한 기술 가능하다. C 등등 ... 으로는 Breadboard를 가지고 있어 다양한 회로를 실험할 수 있다. 또한 FPGA 디바이스를 모듈화 하여 xilinx의 모듈이 장착 가능하고 디바이스로 호환하여 사용할 수 있다. 설계과정
    리포트 | 12페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • 교통안전공단 합격 자기소개서
    내용들이 어떻게 현장에서 쓰이게 되는지 체험하기 위해 4학년 여름방학 동안 현장실습을 신청하였습니다. 전자제품 서비스센터에 가서 고객들의 니즈에 따라 고장 난 전자제품을 수리하기 ... 작성해주시기 바랍니다. (800자이내)[S/W 트랙 및 자격증 공부]전자공학에 입학하여 전자, 전기, 반도체, 통신, S/W 등 다양한 분야의 과목들을 공부하면서 가장 흥미 있 ... 를 제시했던 경험에 대해 생각해 보시기 바랍니다. 아이디어의 구체적 내용과 적용과정 및 결과에 대해 구체적으로 작성해 주시기 바랍니다. (800자 이내)[현장실습]학교에서 배운
    자기소개서 | 6페이지 | 3,000원 | 등록일 2018.08.18
  • 서울시립대학교-전자전기컴퓨터설계실험2-제07주-Lab06-Post
    -Combo II-SE VHDL과 Verilog HDL을 이용한 디지털 논리 회로 설계-XILINX-090508, 한백전자 기술연구소. ... Post-lab Report전자전기컴퓨터설계실험Ⅱ7주차. Sequential Logic Design, Flip-Flop, Register and SIPO실험 날짜2016. 10 ... -bit Shift Register & One shot Enable을 설계하면서 임의적인 flag 역할을 하는 cnt 변수를 사용하였다. 위의 source code에서는 임의로 1
    리포트 | 9페이지 | 1,500원 | 등록일 2017.09.04
  • JFET 특성 예비보고서
    _view.php?id=189&m_temp1=4618&nav=1예비보고서 전자회로설계및실험1 실험일: 2016 년 5 월 16 일 ... 는 반면 FET 에서는 N 채널, P 채널이 있다. 전류의 전도 현상에 정공이 참여하는 것을 P 채널 이라 하며 자유전자가 참여 하는 것을 N 채널 이라 한다.종류BJTJFET기본 ... 동작 원리전류로서 전류를 제어전압(전계)로서 전류를 제어반송자 종류Bipolar소자(쌍극성)자유전자와 정공이 모두 전도현상에 참여Unipolar 소자(단극성)자유전자와 정공 중
    리포트 | 7페이지 | 1,000원 | 등록일 2016.06.19
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 26일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:51 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감