• 통합검색(5,129)
  • 리포트(4,336)
  • 자기소개서(485)
  • 시험자료(165)
  • 방송통신대(78)
  • 논문(33)
  • 서식(18)
  • ppt테마(9)
  • 이력서(5)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자전기컴퓨터설계" 검색결과 181-200 / 5,129건

  • 전자전기컴퓨터설계실험1(전전설1) (1) 계측기1(전압전류원, DVM)
    계측기1(전압전류원, DVM)post-lab report계측기1(전압전류원, DVM)post-lab report과목명전자전기컴퓨터설계실험1담당 교수전공 학부전자전기컴퓨터공학부학번 ... 의 시뮬레이션 결과와 실제 측정값이 거의 일치하는 양상을 보여 실험이 적절하게 이루어졌음을 알 수 있다.Ⅳ. 참고문헌1. 「계측기1(전압전류원, DVM)」, 『서울시립대학교 전자전기컴퓨터공학부』. ... ㏀, M47 = 0.47㏁2.3.2. 콘덴서(capacitor)(1)전기적 기호[사진 13]콘덴서의 전기적 기호(2)콘덴서의 종류[사진 14] 콘덴서의 종류(3)콘덴서 읽는 법(3
    리포트 | 13페이지 | 2,000원 | 등록일 2019.05.15 | 수정일 2021.04.29
  • [전자전기컴퓨터설계실험1] [전전설1] 계측기 2 (오실로스코프, 함수발생기) 결과레포트
    계측기 2 (오실로스코프, 함수발생기)과 목 명전자전기컴퓨터설계실험 I학 과전자전기컴퓨터공학부학 번이 름실 험 일2016.3.17담 당 교 수담 당 조 교목차 TOC \o "1 ... 44653ak: 최대 진폭값 (최고 진폭값과 최저 진폭값) 간의 변화량을 의미한다.함수발생기:전자 시험 장비 또는 소프트웨어의 한 종류로, 전자 신호인 파형을 발생시키기 위한 장치이 ... 다.오실로스코프:전기적인 신호를 화면에 그려주는 장치로서 시간의 변화에 따른 신호의 크기가 어떻게 변화하고 있는지를 나타내 준다. 수직 축은 전압의 변화, 수평 축은 시간 변화를 나타낸다
    리포트 | 14페이지 | 1,500원 | 등록일 2019.11.16
  • [전자전기컴퓨터설계실험1] [전전설1] 노드해석, 메쉬해석, 그리고 중첩의 원리 결과레포트
    노드해석, 메쉬해석, 그리고 중첩의 원리과 목 명전자전기컴퓨터설계실험 I학 과전자전기컴퓨터공학부학 번이 름실 험 일2016.4.14담 당 교 수담 당 조 교목차 TOC \o "1
    리포트 | 14페이지 | 1,500원 | 등록일 2019.11.16
  • [전자전기컴퓨터설계실험1] [전전설1] 계측기 1 (전압전류원, DVM) 결과 레포트
    계측기 1 (전압전류원, DVM)과 목 명전자전기컴퓨터설계실험 I학 과전자전기컴퓨터공학부학 번이 름실 험 일2016.3.10담 당 교 수담 당 조 교목차 TOC \o "1-3 ... 의 열 운동이 약화되기 때문에 저항은 작아지는데, 특수한 금속에서는 어떠한 유한한 온도에서 전기저항이 0이 되는데 이를 초전도 현상이라고 한다.색깔로 저항을 읽는 법 (4-band
    리포트 | 12페이지 | 1,500원 | 등록일 2019.11.16
  • 서울시립대학교 전자전기컴퓨터설계실험2 제12주 Project
    Project Report전자전기컴퓨터설계실험ⅡDigital Watch실험 날짜2016. 12.12학번이름Professor조교BackgroundBits Information of
    리포트 | 16페이지 | 3,000원 | 등록일 2017.09.04
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습6 [예비레포트]
    범위(15)를 넘어가면 다시 0부터 출력된다.4. Reference (참고문헌)[1] Lab_07.ppt2013440043전자전기컴퓨터공학부문범우 PAGE \* MERGEFORMAT 2 ... 머신(State Machine)에 대해 이해하고 학습한다.Moore Machine 회로를 설계한다.Mealy Machine 회로를 설계한다.나. Essential ... bit up counter 설계Input : Clock, Reset, Up, Load, Load EnableOutput : Count OutClock이 Rising Edge일 때
    리포트 | 9페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2_HBE-COMBO ll VerilogHDL 실습7[예비레포트]
    는 HBE_COMBO를 이용하여 청각적으로 확인해야 가능하지만 이론적으로는 code가 올바르게 설계되었음을 알 수 있다.4. Reference (참고문헌)[1] Lab_08.ppt2013440043전자전기컴퓨터공학부문범우 PAGE \* MERGEFORMAT 12 ... -Segment Decoder에 대해 이해하고 학습한다.Static 7-Segment 컨트롤러를 설계한다.Dynamic 7-Segment 컨트롤러를 설계한다.PIEZO에 대해 이해 ... 하고 학습한다.PIEZO 컨트롤러를 설계한다.나. Essential Backgrounds (Required theory) for this Lab7-Segment숫자나 문자를 표시
    리포트 | 14페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습5 [예비레포트]
    값을 가지며 RESET값이 0이 되었을 때, 다시 회로가 구동된다.4. Reference (참고문헌)[1] Lab_06.ppt[2] Lab06_In Lab.ppt2013440043전자전기컴퓨터공학부문범우 PAGE \* MERGEFORMAT 5 ... Lab조합 논리 회로를 응용한 설계를 한다.플립플롭 회로를 이해하고 학습한다.데이터 전송 회로를 설계한다.직렬입력 및 병렬출력 회로를 설계한다.나. Essential ... 하기위한실험순서(1) Procedure of the Lab 1.4bit Shift Register 설계입력 D : BUS Switch 1입력 CLK : Button Switch 1
    리포트 | 16페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습4 [예비레포트]
    imilar-1-bit-2-1-mux-left-except-former-selects-among-2-q318427[3] Lab_05.ppt2013440043전자전기컴퓨터공학부문범우 PAGE \* MERGEFORMAT 3 ... 조합 논리 회로를 이해하고 학습한다.조합 논리 회로를 직접 설계한다...학습한 내용을 응용하여 조합 논리 회로를 설계한다.나. Essential Backgrounds ... 결정됨논리 게이트로만 구성되며, 플립플롭 같은 기억소자는 포함되지 않음.조합 논리 회로 설계 : 디코더해독기임의의 입력 번호에 대응하는 출력만을 활성화 시킴.N비트 2진 입력 신호
    리포트 | 15페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습8 [예비레포트]
    그림 \* ARABIC 20 Simulation 결과 _ 24. Reference (참고문헌)[1] Lab_09.ppt2013440043전자전기컴퓨터공학부문범우 PAGE \* MERGEFORMAT 3 ... LabText LCD에 대해 이해하고 학습한다.Text LCD에 문자를 표시할 수 있는 회로를 설계한다.Text LCD에 자신의 학번과 이름을 표시할 수 있다.나. Essential ... 에는 액정에 문자를 표시하기 위한 컨트롤러가 같이 구성되어 있기 때문에, 이 컨트롤러를 제어하는 로직이 설계되어야 함.그림 SEQ 그림 \* ARABIC 1 Text LCD
    리포트 | 18페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습4 [결과레포트]
    3 _ 8bit (3초과 부호) 코드를 Verilog cod로 설계하여 HBE_COMBO기기를 통해 결과를 확인한다.Introduction (실험에대한소개)가. Purpose of ... this Lab조합 논리 회로를 이해하고 학습한다.조합 논리 회로를 직접 설계한다...학습한 내용을 응용하여 조합 논리 회로를 설계한다.나. Essential ... *************00010010000001000110000100010000010000101001000001100100000011110000000조합 논리 회로 설계 : 2x1
    리포트 | 19페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습8 [결과레포트]
    소개)가. Purpose of this LabText LCD에 대해 이해하고 학습한다.Text LCD에 문자를 표시할 수 있는 회로를 설계한다.Text LCD에 자신의 학번과 이름 ... 하여, PreLab에서 설계한 Text_LCD에 학번과 이름을 출력하는 Verilog code를 HBE_COMBO를 통해 확인한다.추가적으로 학번의 맨 뒤 2자리에 대하여 Up Counter ... _LCD_Up&Down Counter이번 실험을 통해 Text LCD와 UP Counter 및 Down Counter에 대하여 직접 응용하고 설계하며 HBE_COMBO를 통해 올바르
    리포트 | 22페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계실험1(전전설1) (2) 계측기2(오실로스코프, 함수 발생기)
    계측기2(오실로스코프, 함수 발생기)post-lab report계측기2(오실로스코프, 함수 발생기)post-lab report과목명전자전기컴퓨터설계실험1담당 교수전공 학부전자전기 ... 컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 (03)1. 실험 목적 (03)2. 실험 이론 (03)2.1. 함수 발생기(Agilent 33220A) (03)2.2. 오실로스코프
    리포트 | 16페이지 | 2,000원 | 등록일 2019.05.18 | 수정일 2021.04.29
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습7 [결과레포트]
    this Lab7-Segment Decoder에 대해 이해하고 학습한다.Static 7-Segment 컨트롤러를 설계한다.Dynamic 7-Segment 컨트롤러를 설계 ... 한다.PIEZO에 대해 이해하고 학습한다.PIEZO 컨트롤러를 설계한다.나. Essential Backgrounds (Required theory) for this Lab7-Segment ... 를 제어하기 위한 디코더의 설계가 필요함.그림 SEQ 그림 \* ARABIC 4 7-Segment Decoder 진리표_1그림 SEQ 그림 \* ARABIC 5 7-Segment
    리포트 | 20페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습2 [예비레포트]
    ) for this LabVerilog HDL 문법 : HDL 기반 설계의 장점설계 시간의 단축설계의 질 향상특정 설계기술이나 공정과 무관한 설계낮은 설계 비용표준 HDL 및 사용 ... 자의 확대효율적인 설계관리Verilog HDL 문법 : 어휘규칙여백 : 어휘 토큰들을 분리하기 위해 사용되는 경우를 제외하고는 무시주석 : HDL 소스코드의 설명을 위해 사용되며, 컴파일
    리포트 | 19페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습3 [예비레포트]
    Lab연산회로를 이해하고 학습한다연산회로를 직접 설계하며 구동을 확인한다.반가산기, 전가산기, 4비트 가산기를 설계한다..학습한 내용을 응용하여 감산기를 설계한다.나 ... 셈과 방법이 같다.그림 SEQ 그림 \* ARABIC 3 2진수의 나눗셈연산회로 설계 : 반가산기 설계가산기 : 두 개 이상의 수를 입력하여 이들의 합을 출력하는 논리 회로반 가산 ... 기ABSC*************101반가산기 설계1. 프로젝트를 생성한다.2. Text File을 통해 Source를 작성함으로써 반가산기 로직을 설계한다.3. 올바른 컴파일
    리포트 | 19페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습5 [결과레포트]
    ‥‥‥‥‥‥16나. Studies from this Lab ‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥166. Reference (참고문헌) ‥‥‥‥‥‥‥‥‥‥‥‥‥‥‥17PreLab에서 설계 ... this Lab조합 논리 회로를 응용한 설계를 한다.플립플롭 회로를 이해하고 학습한다.데이터 전송 회로를 설계한다.직렬입력 및 병렬출력 회로를 설계한다.나. Essential ... 방법)가. 실험을통해구하고자하는데이터와이를획득하기위한실험순서(1) Procedure of the Lab 1.4bit Shift Register 설계 및 COMBO를 이용한 확인입력
    리포트 | 19페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습1 [결과레포트]
    설계 하였다. 기본적인 Xilinx 프로그램의 사용법을 숙지하고, 이를 확인하기 위해 Simulation을 컴퓨터 자체적으로 확인하며, 추가적으로 iMPACT기능을 통해 직접 ... 를 설계ematic Editor그림 SEQ 그림 \* ARABIC 8 Schematic Editor각 심볼의 연결그림 SEQ 그림 \* ARABIC 9 각 심볼의 연결ISE ... CompileSynthesize : 설계 파일 변환 작업Implement Design : 핀 배치, 디바이스 로직 배치Generate Programming File : 프로그램 파일 생성
    리포트 | 25페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습3 [결과레포트]
    Ripple Carry Subtractor와 1bit Comparator를 Verilog code로 회로를 설계하고 이를 iMPACT를 이용하여 이론값과 출력값이 일치하는 지 ... 를 이해하고 학습한다연산회로를 직접 설계하며 구동을 확인한다.반가산기, 전가산기, 4비트 가산기를 설계한다..학습한 내용을 응용하여 감산기를 설계한다.나. Essential ... Backgr4비트 가산기 : 앞의 전가산기가 1비트의 값을 더한 가산기라면, 멀티 비트 가산기(Multi-Bit Adder)인 4비트 가산기를 설계하여 보자.그림 SEQ 그림
    리포트 | 31페이지 | 1,000원 | 등록일 2017.10.19
  • 전자전기컴퓨터설계실험1(전전설1) (8) 노턴의 정리, 테브닌의 정리, 그리고 최대전력전달
    노턴의 정리, 테브닌의 정리,그리고 최대 전력전달post-lab report노턴의 정리, 테브닌의 정리, 그리고 최대전력전달post-lab report과목명전자전기컴퓨터설계실험1 ... 담당 교수전공 학부전자전기컴퓨터공학부학번성명제출 일자목 차Ⅰ. 서론 (03)1. 실험 목적 (03)2. 실험 이론 (03)2.1. 노턴 정리 이론 (03)2.2. 테브닌 정리 이론
    리포트 | 11페이지 | 2,000원 | 등록일 2019.09.19 | 수정일 2021.04.29
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 15일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:08 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감