총 271개
-
디지털공학_5장 카노맵 연습문제 풀이2025.05.101. 디지털공학 디지털공학은 전자 회로와 시스템을 설계하고 구현하는 데 사용되는 기술입니다. 이 분야에서는 이진수, 논리 게이트, 플립플롭 등의 기본 개념을 다룹니다. 카노맵은 디지털 시스템의 논리 함수를 간단하게 표현하고 최적화하는 데 사용되는 도구입니다. 1. 디지털공학 디지털공학은 현대 기술 발전의 핵심 분야입니다. 디지털 기술은 우리 삶의 많은 부분에 깊숙이 침투하여 삶의 질을 높이고 있습니다. 디지털 기술은 정보 처리, 통신, 제어 시스템 등 다양한 분야에 적용되어 효율성과 정확성을 높이고 있습니다. 특히 최근 인공지능, ...2025.05.10
-
디지털집적회로 NAND, NOR, XOR gate 설계도 및 DC, Transient 시뮬레이션 결과2025.04.281. NAND gate NAND gate의 pull-down 네트워크는 VA와 VB가 모두 높을 때 도통하는 직렬 NMOS 트랜지스터로 구성되며, pull-up 네트워크는 병렬 PMOS 트랜지스터로 구성됩니다. NAND gate의 효과적인 pull-up/pull-down 저항은 단위 인버터의 저항과 같아야 합니다. NMOS 트랜지스터가 직렬로 연결되어 있어 효과적인 저항이 두 배가 되므로 크기가 단위 인버터의 두 배가 되어야 합니다. PMOS의 경우 최악의 경우인 하나의 PMOS만 켜지는 것을 고려하여 단위 인버터와 같은 크기로 설...2025.04.28
-
직렬 및 병렬 다이오드 구조 실험2025.11.171. 다이오드 특성 및 문턱전압 다이오드의 순방향 및 역방향 특성을 이해하기 위해 DMM의 다이오드 검사 기능을 사용하여 Si, Ge 다이오드의 동작 상태를 파악한다. Si 다이오드의 순방향 전압은 약 0.7V, Ge 다이오드는 약 0.3V이며, 역방향 바이어스 시 개방회로를 나타낸다. 두 방향에서 모두 1V 이하의 낮은 값이 나오면 접합부가 단락된 상태이고, 모두 OL이 표시되면 개방된 상태이다. 2. 직렬 다이오드 구조 회로 분석 직렬 다이오드 구조에서는 다이오드의 문턱전압과 저항값을 이용하여 이론적인 출력전압(Vo)과 다이오드...2025.11.17
-
POS형 부울 함수들의 카노프 맵 작성2025.01.121. POS형 부울 함수 제목에 언급된 바와 같이, 이 프레젠테이션은 POS형 부울 함수들에 대한 카노프 맵을 작성하는 것을 다루고 있습니다. POS형 부울 함수는 논리 회로 설계에서 중요한 역할을 하는 함수로, 이를 시각화하는 카노프 맵을 작성하는 방법을 설명하고 있습니다. 2. 카노프 맵 카노프 맵은 부울 함수를 시각화하는 도구로, 입력 변수와 출력 값의 관계를 직관적으로 보여줍니다. 이 프레젠테이션에서는 POS형 부울 함수들의 카노프 맵을 작성하는 방법을 단계별로 설명하고 있습니다. 3. 논리 회로 설계 POS형 부울 함수는 ...2025.01.12
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 래치와 플립플롭2025.05.101. RS 래치 RS 래치는 NAND 게이트로 구성할 수 있으며, 진리표와 상태도를 통해 동작 원리를 확인할 수 있다. 또한 NAND 게이트를 이용하여 RS 플립플롭도 구성할 수 있다. 2. 플립플롭 플립플롭은 순차식 논리회로의 기본 소자로, 다양한 종류가 있으며 각각의 동작 조건과 특성이 다르다. 이번 실습에서는 NAND 게이트로 구성한 RS 플립플롭의 동작을 확인하였다. 1. RS 래치 RS 래치는 디지털 회로에서 가장 기본적인 메모리 소자 중 하나입니다. 이 래치는 두 개의 NOR 게이트로 구성되어 있으며, 각 게이트의 출력이...2025.05.10
-
디지털집적회로설계 실습 4주차 보고서2025.11.141. CMOS Inverter 설계 및 시뮬레이션 FULL-Static CMOS Inverter는 PMOS(M0)와 NMOS(M1) 트랜지스터로 구성된 기본 논리 게이트이다. 0.06마이크로미터 스케일로 설정하고 25도 온도에서 시뮬레이션을 수행했다. 입력신호는 3.3V 펄스로 초기값 0V, 최대값 3.3V, 펄스 폭 50ns, 주기 100ns의 파라미터를 가진다. 시뮬레이션 결과 Vin과 Vout의 펄스가 반전되어 출력되며, 최대 전압이 3.3V로 올바르게 작동함을 확인했다. 2. CMOS NAND Gate 설계 및 검증 NAND...2025.11.14
-
홍익대 디지털논리실험및설계 10주차 예비보고서 A+2025.05.161. 비동기식 카운터와 동기식 카운터의 차이 비동기식 카운터는 맨 앞의 하나의 Flip-flop에만 CLK가 연결되어 있어 앞의 Flip-flop의 출력이 뒤에 오는 CLK로 작동하므로 회로는 간단하지만 delay가 크다. 동기식 카운터는 모든 Flip-flop에 CLK가 연결되어 있어 동기화가 잘 되지만 회로가 복잡하다. 2. Positive edge triggered D Flip-flop 회로 구현 Positive edge triggered D Flip-flop은 negative edge triggered D Flip-flop의...2025.05.16
-
[예비보고서] 9.4-bit Adder 회로 설계2025.04.251. 전가산기 설계 전가산기에 대한 진리표를 작성하고, Karnaugh map을 이용하여 간소화된 SOP 또는 POS 형태의 불리언식을 구했습니다. 이를 바탕으로 AND, OR, NOT 게이트를 이용한 논리 회로를 설계하였고, 더 간소화된 XOR 게이트를 활용한 다단계 조합 논리 회로를 설계하였습니다. 마지막으로 2비트 가산기 회로를 설계하였습니다. 1. 전가산기 설계 전가산기는 디지털 회로 설계에서 매우 중요한 기본 구성 요소입니다. 전가산기는 두 개의 이진수를 입력받아 합과 자리올림수를 출력하는 회로입니다. 이를 통해 더 복잡한...2025.04.25
-
조합 논리 회로와 순차 논리 회로의 비교2025.11.171. 조합 논리 회로(Combinational Logic Circuit) 조합 논리 회로는 입력에 대한 결과가 오직 현재 입력에만 의존하고 이전의 상태나 기억이 없는 논리 회로입니다. 논리 게이트(AND, OR, NOT, NAND, NOR 등)로 구성되며, 각 입력 조합에 대해 고유한 출력을 즉시 생성합니다. 내부 상태를 저장하지 않으며, 컴퓨터의 프로세서, 메모리, 제어 회로 등에서 입력 신호에 따라 즉각적인 출력이 필요한 경우에 사용됩니다. 2. 순차 논리 회로(Sequential Logic Circuit) 순차 논리 회로는 이...2025.11.17
-
디지털 논리회로 실험 및 설계 4주차 예비보고서2025.04.281. 멀티플렉서와 부호기(encoder)의 차이 부호기는 4개의 입력값 중에 1이 단 1개만 있어야하는 반면에 멀티플렉서는 1의 입력 개수의 제한이 없다. 부호기는 출력값이 입력값()에 대한 그 비트값()이지만, 멀티플렉서는 그 비트값()의 입력값()이 출력값()이다. 2. 4-to-1 Multiplexer 74153, 2-to-1 Multiplexer 74157, 1-of-4 Decocder 74139, 3-INPUT AND 게이트 7411의 datasheet 4-to-1 Multiplexer 74153은 16번pin에는 VCC를...2025.04.28
