총 90개
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)2025.04.291. 위상 제어 루프(PLL) 위상 제어 루프는 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 전압 제어 발진기(Voltage Controlled Oscillator)로 이루어져 있습니다. 전압 제어 발전기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. 위상 제어 루프는 위상을 조절할 수 있다는 특징이 있으므로 주로 통신 분야에서 사용됩니다. 2. 위상 검출기 위상 검출기(Phase Detector)는 발진기의 입력과 출력 ...2025.04.29
-
건국대학교 무선통신공학 13주차 과제2025.01.291. 프레임 기반 처리 과제에서는 프레임 기반으로 처리를 하여 지연이 발생했다고 언급되었습니다. 프레임 기반 처리는 데이터를 일정한 크기의 프레임으로 나누어 처리하는 방식으로, 이 과정에서 지연이 발생할 수 있습니다. 2. 오류 발생 1초마다 8비트씩 오류가 발생하는 것을 확인할 수 있었다고 언급되었습니다. 이는 무선 통신 환경에서 발생할 수 있는 오류로, 이를 해결하기 위한 다양한 기술들이 사용됩니다. 3. Interleaver 지연 188*11*8의 Interleaver 지연이 발생했다고 언급되었습니다. Interleaver는 ...2025.01.29
-
아주대학교 A+전자회로실험 실험3 예비보고서2025.05.091. 미분기 미분기는 입력 신호 파형의 시간 미분에 비례하여 출력을 발생하는 기능을 갖는다. 주파수 영역에서 분석하면 입출력 관계식은 V_o/V_i = -R_F/(R_s + 1/jωC)이며, ω→∞이면 V_o/V_i = -R_F/R_s가 된다. 따라서 입력 신호의 주파수가 cutoff frequency f_c = 1/(2πR_sC)보다 낮은 주파수에서만 미분기로 작용한다. 이보다 높은 주파수에서는 반전 증폭기가 된다. 미분기는 펄스 응답에서 직렬 RC 회로로, 주파수 응답에서 고역 통과 필터로 사용된다. 2. 적분기 적분기는 입력 ...2025.05.09
-
중앙대 전기회로설계실습 예비보고서122025.05.141. 저항, 커패시터, 인덕터의 고주파 특성 측정 이 보고서는 전기회로 설계실습 과목에서 수행한 예비보고서입니다. 이 실습의 목적은 저항, 커패시터, 인덕터의 고주파 특성을 측정하는 회로를 설계하고 실험을 통해 이들 소자의 등가회로와 동작 원리를 이해하는 것입니다. 보고서에는 각 소자의 고주파 특성 측정 회로 설계, 이론적 분석, 실험 계획 등이 자세히 설명되어 있습니다. 2. RC 직렬 회로의 주파수 응답 보고서에서는 R=10kΩ, C=0.1μF인 RC 직렬 회로에 대해 분석하였습니다. 기생 인덕턴스로 인해 고주파 영역에서 커패시...2025.05.14
-
중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL) 결과 보고서2025.05.101. 위상 제어 루프(PLL) 이번 실험은 통신 분야에서 채널 설정에 많이 사용하는 PLL을 설계 및 구성하였다. 위상제어루프를 구성할 때 XOR 게이트를 사용했고 5V의 구형파를 인가하였다. VCO의 캐패시터를 10nF, 100nF, 1uF로 바꿔가며 동작주파수 범위가 어떻게 바뀌는지 확인하였다. 첫 번째 실험, 10nF일 때는 약 14~16kHz까지 입출력의 주파수가 같았다. 두 번째 실험, 100nF은 약 5~10kHz까지 입출력의 주파수가 고정되었다. 세 번째 실험, 1uF은 약 1.3k~2.1kHz 까지의 주파수가 고정되었...2025.05.10
-
RC, RL 회로의 시정수 실험 결과보고서2025.11.181. 시정수(Time Constant) 시정수는 RC 및 RL 회로에서 출력이 최댓값의 1/e(약 36.8%)에 도달하는 시간을 의미한다. RC 회로에서는 τ = RC, RL 회로에서는 τ = L/R으로 계산된다. 실험 결과 커패시터 값이 커질수록 RC 회로의 시정수는 감소하고, 인덕터 값이 커질수록 RL 회로의 시정수는 증가하는 특성을 확인했다. 2. 고유응답(Natural Response)과 강제응답(Forced Response) 고유응답은 무전압 상태에서 회로의 자연적 응답을 의미하며, 강제응답은 직류전압 인가 시 나타나는 응...2025.11.18
-
[기계공학실험]수동형 신호 조화 회로 실험2025.05.111. 수동형 신호 조화 회로 본 실험에서는 수동 소자만을 사용하여 구성 가능한 High Pass Filter (혹은 미분기)와 Low Pass Filter (혹은 적분기)의 기본적인 원리를 이해하고, 회로 구성을 통해 각 필터의 특성을 직접 경험한다. 또한, 본 실험에 사용되는 주요 기기들의 사용법을 익힌다. 2. 키르히호프 법칙 키르히호프 제 1법칙(전류 법칙)은 전하가 접합점에서 저절로 생기거나 없어지지 않는다는 전하보존법칙에 근거를 둔다. 키르히호프 제 2법칙(전압 법칙)은 에너지 보존법칙에 근거를 둔다. 3. High Pas...2025.05.11
-
중앙대 전기회로설계실습 결과보고서7_RC회로의 시정수 측정회로 및 방법설계(보고서 1등)2025.05.101. RC회로의 시정수 측정 실습을 통해 RC회로의 시정수를 측정하는 방법을 알아보았다. DMM의 내부저항을 활용하여 RC회로를 구성하고, 10V 직류전압을 이용한 실험에서 이론적 계산 값과 실제 측정 값의 오차가 7.95%로 나타났다. 또한 Function Generator를 이용한 실습에서는 시정수가 9μs로 계산된 10μs와 10%의 오차를 보였다. 오차의 원인으로는 저항과 커패시터의 값 차이, 시계를 이용한 수동 측정의 한계 등이 지적되었다. 2. RC회로의 과도응답 특성 RC회로에 사각파를 인가했을 때의 전압 및 전류 파형...2025.05.10
-
울산대학교 전기전자실험 11. LC 회로의 리액턴스 측정 및 RLC 직병렬 회로의 임피던스 측정2025.01.121. RC 회로의 리액턴스 측정 및 전압 위상 변화 RC 회로에 5Vpp 1kHZ의 정현파를 인가했을 때 리액턴스 측정과 전압의 위상 변화를 확인하는 것이 목적이다. 리액턴스는 Xc = 1/(2πfC)를 통해 구했을 때 1591.55Ω의 값을 구할 수 있었고 1434의 측정값을 얻을 수 있었다. 전압의 위상을 관찰하기 위해 θ = tan^-1((Xc)/R)를 통해 구했을 때 -35.88의 값을 구할 수 있었고, 측정값을 통해 구했을 때는 -33.10의 값을 구했다. 리액턴스값이 약 10% 차이가 나는 것은 커패시터 용량 측정값 또한...2025.01.12
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 결과보고서2025.01.131. 적분기 실험 결과를 통해 커패시터가 충전과 방전을 반복한다는 것을 알 수 있다. 구형파를 입력 전압으로 주었으므로 구형파가 high일 때 충전이 되고, low일 때 방전이 된다는 사실을 알 수 있다. 시정수는 RC로 결정되므로, 커패시터의 값이 커질수록 시정수 또한 커진다는 사실 또한 확인할 수 있었다. PSPICE를 통해 전류를 측정했고 이를 통해 실험을 통해 나온 출력전압의 값이 전류의 적분형태라는 것을 확인할 수 있었다. 2. 미분기 실험 결과를 통해 구형파가 상승할 경우 인덕터에 순간적으로 많은 전하가 이동하게 되어 인...2025.01.13
