
총 302개
-
[A+] 전자회로설계실습 3차 예비보고서2025.05.101. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기(DC power Supply)를 설계, 구현, 측정, 평가하는 것이 이 실습의 목적입니다. 설계 시 부하저항 5 kΩ에 걸리는 직류전압의 최대치가 4.4 V이고 리플 전압이 0.9 V 이하가 되도록 교류 입력전원의 크기와 커패시터의 크기를 계산하였습니다. PSPICE 시뮬레이션을 통해 설계 결과를 검증하였습니다. 1. 전파정류회로 전파정류회로는 교류 전압을 직류 전압으로 변환하는 중요한 전자 회로입니다. 이 회로는 전력 공급 장치, 전...2025.05.10
-
Op Amp를 이용한 다양한 Amplifier 설계2025.05.011. 센서의 Thevenin 등가회로 구현 센서의 출력전압을 오실로스코프로 직접 측정하였을 때 200 [mVpp]로 측정되었고, 센서의 부하로 10 [kΩ] 저항을 연결한 후 10 [kΩ] 저항에 걸리는 전압을 오실로스코프로 측정하였을 때 100 [mVpp]로 측정되었다. 이를 통해 센서의 Thevenin 등가회로의 Vth는 200 [mVpp], Rth는 10 [kΩ]임을 알 수 있다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 Thevenin 등가회로를 (-) 입력단자에 연결하고, 출력단자와 (-) 입력단...2025.05.01
-
실험 11_공통 소오스 증폭기 예비 보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화영역에서 ...2025.04.27
-
9주차_결과2025.01.131. 적외선 센서 회로 설계 이번 실험에서는 IR LED, 저항, 가변저항, 포토다이오드, LED, LM358(Op-amp), female pin header 등의 부품을 사용하여 적외선 센서 회로를 설계하였습니다. Eagle CAD 프로그램을 이용하여 회로 schematic을 구현하고, ERC(Electrical Rule Check)를 통해 회로의 안정성과 신호 무결점을 검증하였습니다. 이를 바탕으로 PCB 보드를 설계하였으며, 효율성과 경제성을 고려하여 소자 배치와 배선을 최적화하였습니다. 또한 DRC(Design Rule Ch...2025.01.13
-
3주차 결과 보고서 3장 키르히호프 법칙2025.05.031. 키르히호프 법칙 3장 키르히호프 법칙 실험 보고서에서는 키르히호프 법칙을 실험적으로 검증하고 있습니다. 실험을 통해 측정값과 계산값을 비교하여 오차 발생 원인을 분석하고, 키르히호프 전류법칙과 전압법칙이 성립함을 확인하였습니다. 또한 회로 내 전류와 전압 관계를 분석하고 옴의 법칙을 적용하여 저항값을 계산하는 등 회로 분석 능력을 보여주고 있습니다. 1. 키르히호프 법칙 키르히호프 법칙은 전기 회로 이해에 있어 매우 중요한 기본 원리입니다. 이 법칙은 전류와 전압의 관계를 설명하여 회로 분석을 가능하게 합니다. 첫째, 전류 법...2025.05.03
-
증폭기의 주파수 응답 특성2025.01.021. 공통 소스 증폭기의 주파수 응답 특성 공통 소스 증폭기의 입력-출력에 원하는 DC 전압 및 전압 이득이 나오게 하기 위해 DC 전류와 전류를 결정하여 회로를 구성했습니다. 입력 신호의 주파수를 변화시키면서 전압 이득의 변화를 측정하여 보드 선도를 그렸고, 이를 통해 3dB 대역폭을 구했습니다. 또한 이득 대역폭 곱을 계산하고, 이를 증가시키기 위한 방안으로 회로를 closed loop로 만드는 것을 제안했습니다. 2. 공통 소스 증폭기의 소신호 등가 모델 그림 [18-5]의 실험회로를 소신호 등가 모델을 사용하여 등가회로로 표...2025.01.02
-
[A+, 에리카] 2021-1학기 논리설계및실험 Verilog HDL 3 실험결과보고서2025.05.011. Verilog HDL Verilog HDL은 FPGA나 집적회로 등의 전자 회로 및 시스템에 사용되는 하드웨어 기술 언어입니다. IEEE 1364로 표준화되어 있으며 회로 설계, 검증, 구현 등의 용도로 사용할 수 있습니다. Verilog HDL을 사용하면 회로도 작성 대신 언어적인 형태로 전자회로의 기능을 구성할 수 있습니다. 회로를 구성하는 Synthesis 부분과 회로의 동작을 가상으로 시험하는 Test bench로 구성되어 있습니다. 주로 Data Flow level과 Structural level을 이용한 설계를 사용...2025.05.01
-
[전자공학응용실험]12주차_8차실험_실험 20 차동 증폭기 기초 실험_예비레포트_A+2025.01.291. MOSFET 차동 증폭기 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통해 검증하고자 합니다. 또한 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 특성을 분석합니다. 차동 증폭기는 집적회로 설계에서 중요한 기본 회로 중 하나로, 능동 부하와 전류 거울 회로를 이용하여 설계할 수 있습니다. 1. MOSFET 차동 증폭기 MOSFET 차동 증폭기는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 MOSFET 트랜지스터를 사용하여 입력 신호를 증폭하...2025.01.29
-
소오스 팔로워 전자회로 실험 예비보고서2025.01.021. 소오스 팔로워 회로 소오스 팔로워 회로는 MOSFET을 이용한 전압 증폭 회로로, 입력 전압과 출력 전압이 거의 같은 특성을 가집니다. 이번 실험에서는 소오스 팔로워 회로의 동작 원리와 특성을 확인하기 위해 다양한 실험을 진행했습니다. 실험 결과를 통해 MOSFET의 동작 영역, 전압 이득, 입력 및 출력 임피던스 등을 확인하고 이론적인 계산 결과와 비교했습니다. 또한 Pspice 시뮬레이션을 통해 실험 결과를 검증하고 입력-출력 전달 특성 곡선을 도출했습니다. 1. 소오스 팔로워 회로 소오스 팔로워 회로는 전자 회로 설계에서...2025.01.02
-
홍익대학교 전자회로실험및설계 최종프로젝트 보고서2025.04.261. 전자회로 실험 및 설계 이번 프로젝트의 목적은 93의 전압이득(20log[Vout/vin] = 39.37)을 가지며, 가청주파수 대역(20Hz ~ 20kHz)에 속하는 Multi-Stage Amp를 설계하는 것이다. 설계 과정에서는 Common Emitter와 Common Collector 증폭기의 특성을 고려하여 Differential Pair Amp - Common Emitter Amp - Common Collector Amp의 3단 구조로 회로를 구성하였다. 각 단계의 전압이득을 계산하고 차단주파수를 조절하는 과정을 거쳐...2025.04.26