총 350개
-
[전기회로설계실습] 설계 실습 11. 공진회로와 대역여파기 설계2025.05.131. RLC 회로의 과도응답 및 주파수응답 본 실험은 RLC 회로의 과도응답 및 정현파 입력시에 보이는 주파수응답을 확인하고 공진 주파수를 확인하는 과정에서 가변저항값에 따라 저감쇠, 임계감쇠, 과감쇠 특성을 살펴보고 인덕터와 커패시터의 최대전압을 구하며 공진주파수가 회로에서 어떤 의미를 지니는지 파악할 수 있다. 2. Bandpass 및 Bandstop 필터 설계 실험계획서에서 설계한 RLC직렬 bandpass filter (Q = 1, Q = 10)와 RLC병렬 bandstop filter를 구성하고 주파수 응답을 측정하여 공진...2025.05.13
-
울산대학교 전기전자실험 12. RLC 회로의 주파수 응답 및 공진 회로2025.01.121. 직렬공진 실험 결과 및 계산 과정을 통해 직렬공진 회로의 특성을 확인하였다. 부품들의 측정값을 확인하고, 공진 주파수의 이론값과 측정값을 비교하였다. 공진 주파수에서 입력 전압과 측정된 저항의 전압이 다른 이유를 설명하였고, 공진 주파수의 이론값과 측정값의 차이가 발생하는 이유를 설명하였다. 또한 공진 회로가 유용한 경우에 대해 설명하였다. 2. 직렬공진 주파수 응답 0.0033μF와 0.01μF 커패시터를 사용하여 직렬공진 주파수 응답을 측정하고 분석하였다. 주파수 변화에 따른 전압과 위상차의 변화를 관찰하였고, 공진 주파수...2025.01.12
-
[전자공학실험2] RC회로의 주파수 응답2025.04.271. RC 회로의 주파수 응답 실험을 통해 RC 회로의 주파수 응답 특성을 측정하고 이론값과 비교하였다. LPF와 HPF의 전달함수를 계산하여 주파수에 따른 magnitude와 phase를 Bode plot으로 그리고, 실험 결과와 비교하여 RC 회로의 filter로서의 기능을 확인할 수 있었다. 실험 결과와 이론값의 차이는 주로 OSC의 vertical scale 조정 문제와 신호 크기 감쇄에 따른 SNR 저하로 인한 오차 때문인 것으로 분석되었다. 1. RC 회로의 주파수 응답 RC 회로의 주파수 응답은 전자 회로 설계에서 매우...2025.04.27
-
서강대학교 22년도 전자회로실험 12주차 결과레포트2025.01.131. 주파수 응답 실험을 통해 주파수 응답 특성을 확인하였다. PSPICE 시뮬레이션을 통해 입력 신호의 주파수 변화에 따른 출력 신호의 변화를 관찰하였고, 실제 회로 구성을 통해 측정한 결과와 비교하였다. 저주파 대역 차단 주파수와 고주파 대역 차단 주파수를 측정하고 이론값과 비교하였으며, 오차 발생 원인을 분석하였다. 2. 능동 필터 샐런키 필터 회로를 PSPICE와 브레드보드로 구성하여 실험하였다. 입력 신호의 주파수 변화에 따른 출력 신호의 변화를 관찰하고, 통과 대역 이득과 고주파 대역 차단 주파수를 측정하여 이론값과 비교...2025.01.13
-
전자회로실험 과탑 A+ 결과 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성으로, 입력 신호에 의해 전류가 흐르고 이 전류가 커패시터에 전하를 축적하면서 출력 전압이 변화하는 원리로 동작합니다. 입력 신호가 일정하면 출력은 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위치를 계산하는 신호 처리, 삼각파/사인파 생성기, 저주파 필터 및 데이터 누적 계산 등에 응용됩니다. 2. 미분기 회로 미분기 회로는 입력 단자에 커패시터 C와 피드백 경로에 저항 R을 사용하...2025.01.29
-
중앙대학교 전기회로 설계실습 예비보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 직렬회로의 공진주파수 및 진동주파수 계산 RLC 직렬회로에서 공진주파수(ωo)와 진동주파수(ωd)를 계산하는 방법을 설명하였습니다. R = 500 Ω, L = 10 mH, C = 0.01 μF인 경우 ωo = 15915 Hz, ωd = 15914 Hz로 계산되었습니다. 2. RLC 회로의 과도응답 시뮬레이션 RLC 직렬회로에 0 ~ 1 V, 1 kHz, 듀티 사이클 50%의 사각파 입력을 인가했을 때의 과도응답을 PSpice 시뮬레이션으로 확인하였습니다. 부족감쇠(under-damped) 응답이 나타났습니다. 3. RL...2025.04.29
-
실험 25. CE 증폭기와 주파수 응답 예비결과보고서2025.01.021. 보데 선도(Bode plot) 보데 선도는 가로축에 각주파수의 대수 log10를 취하고, 세로축에 이득와 위상차를 취하여 전압이득과 주파수의 관계를 그린 것입니다. 이를 통해 전압 증폭기의 주파수 응답 특성을 확인할 수 있습니다. 2. 저주파 증폭기 응답 저주파 영역에서는 DC 차단(AC 결합)과 바이패스 동작을 위해서 커패시터가 하위 차단(하위 3dB) 주파수에 영향을 미칩니다. 공통 이미터 증폭기 회로의 AC 등가회로를 통해 입력 커패시터, 바이패스 커패시터, 부하 커패시터 부분의 주파수 응답을 계산할 수 있습니다. 1. ...2025.01.02
-
[중앙대전전][전기회로설계실습][결과보고서]-10.RLC회로의 과도응답 및 정상상태 응답 측정회로 및 방법설계2025.05.151. RLC 회로의 과도응답 및 정상상태 응답 이번 실험은 R,L,C 소자로 구성한 RLC 회로의 과도응답과 정상상태 응답을 확인하는 실험이다. 회로를 소자를 이용해 구성하고 과감쇠, 임계감쇠, 저감쇠들의 특성들과 특성이 나타나는 저항을 가변저항과 오실로스코프를 통해 확인하였다. 저항 값을 DMM으로 측정 후 진동 주파수를 확인할 수 있었다. 일부 값들에서 오차가 발생하였지만 대부분의 실험의 경우 5%이내의 오차율을 보여 만족스러운 실험이였다. 다만 인덕터의 저항 성분을 고려하지 않고 실험을 진행하여 오차가 발생한 점을 보완하면 오...2025.05.15
-
울산대학교 전기전자실험 15. 증폭기의 주파수 응답2025.01.121. 증폭기의 주파수 응답 이번 실험에서는 주파수 변화에 따른 증폭기의 이득과 위상 변화를 관찰하였습니다. 저주파 영역에서는 주파수가 증가함에 따라 전압 이득과 위상 차이가 증가하였고, 고주파 영역에서는 전압 이득과 위상이 감소하는 것을 확인할 수 있었습니다. 이러한 관계를 나타내는 그래프를 Bode plot이라고 하며, 이는 증폭기의 주파수 특성을 이해하는 데 중요한 도구입니다. 또한 이론값과 측정값 사이에 오차가 발생한 이유는 그래프를 통해 정확한 주파수를 구하기 어려웠고, 주파수 구간 사이의 값을 알 수 없었기 때문입니다. 1...2025.01.12
-
기초회로실험 RC회로의 과도응답 및 정상상태응답 실험 예비보고서2025.04.291. RC 회로의 과도응답 RC 회로의 과도응답은 회로에 인가된 입력 신호에 따라 달라지며, 초기 에너지 저장 소자의 영향을 받는다. 과도응답은 제차해와 특수해의 합으로 나타나며, 제차해가 과도응답을 나타낸다. 단위 계단 입력의 경우 지수함수 형태의 과도응답이 관찰된다. 2. RC 회로의 정상상태응답 RC 회로의 정상상태응답은 입력 신호에 따라 달라지며, 페이저를 이용하여 해석할 수 있다. 정현파 입력의 경우 정상상태응답은 입력 신호에 비해 위상이 지연되고 진폭이 감소한 정현파 형태로 나타난다. 3. 시정수 측정 RC 회로의 시정수...2025.04.29
