총 1,360개
-
전기회로실험및설계 6주차 예비보고서 - DC 입력에 대한 RC 및 RL 회로의 특성2025.01.231. RC 회로의 특성 RC 회로의 시간 상수는 RC 값으로 계산할 수 있으며, 이를 통해 RC 회로의 과도 응답 특성을 분석할 수 있습니다. 예를 들어, RC 회로의 시간 상수는 4.7 x 10^-5초이며, 이를 통해 RC 회로의 과도 응답 특성을 파악할 수 있습니다. 2. RL 회로의 특성 RL 회로의 시간 상수는 L/R 값으로 계산할 수 있으며, 이를 통해 RL 회로의 과도 응답 특성을 분석할 수 있습니다. 예를 들어, RL 회로의 시간 상수는 0.001초이며, 이를 통해 RL 회로의 과도 응답 특성을 파악할 수 있습니다. 3...2025.01.23
-
[중앙대전전][전기회로설계실습][결과보고서]-13.발전기 원리 실험2025.05.151. 패러데이 법칙 패러데이 법칙을 실험장비를 통해 확인하였으며, 변압기와 발전기의 원리를 실험을 통해 이해할 수 있었다. 코일의 인덕턴스를 저항값과 시정수를 통해 역으로 계산할 수 있었다. 코일에 자석을 집어넣고 빼는 과정을 통해 코일에 유도되는 전압을 오실로스코프로 확인하였으며, 자석을 집어넣는 경우 약 2.7V의 전압이 생성되었다. 코일 양단에 저항을 직렬로 연결하여 실험을 진행하여 전압 분배 법칙을 확인하였다. 코일 양단에 발광 다이오드(LED)를 연결하여 자석의 극성에 따라 빛이 발광되는 경우와 빛이 발광하지 않는 경우를 ...2025.05.15
-
RLC 회로의 과도응답 및 정상상태응답 분석2025.11.151. RLC 회로의 감쇠 특성 RLC 회로에서 저항, 인덕턴스, 커패시턴스의 값의 관계에 따라 저감쇠, 임계감쇠, 과감쇠의 세 가지 감쇠 특성이 나타난다. 가변저항을 조절하여 각 감쇠 상황을 구현하고 각 소자에 걸리는 전압 파형을 분석한다. 저감쇠 실험에서 진동주파수 오차는 3.89%로 비교적 정확한 결과를 얻었으며, 임계감쇠 측정에서는 이론값 1831.2Ω 대비 실험값 1223Ω으로 33.212% 오차가 발생했다. 과감쇠 조건 α > ω₀를 만족하는 2.834kΩ의 저항값에서 과감쇠 현상을 확인했다. 2. 정현파 입력에 대한 임피...2025.11.15
-
토질실험 직접전단시험 레포트2025.01.231. 직접전단시험 직접전단시험은 토양의 전단 강도를 측정하여 시료의 역학적 특성을 알아보는 실험입니다. 이 실험은 기초 공사나 건설현장의 본바닥이 되는 토양의 물성치를 파악하고 강도, 마찰각, 마찰력 등을 사전에 조사하는 데 의의가 있습니다. 실험 과정에서는 시료를 전단박스 안에 배치하고 수직응력과 전단응력을 점진적으로 가하여 전단력과 수직변위를 측정합니다. 이를 통해 전단변위-전단응력 그래프와 파괴포락선 그래프를 도출하여 첨두 및 한계 상태를 분석할 수 있습니다. 실험 결과에 따르면 추가 하중이 2배 증가할 때 이론적으로 결과값도...2025.01.23
-
홍익대 디지털논리실험및설계 5주차 예비보고서 A+2025.05.161. 전가산기 가산기는 이진수의 덧셈 연산을 수행하는 논리회로이다. 이진수를 덧셈을 수행할 때, 1과 1을 더하면 이진수로 10이 출력되어 한가지 비트를 더 필요로 하게 된다. 이것은 올림으로, 결국 덧셈 연산을 하기 위해 세 가지 비트를 입력받아야 하는 것이다. 하지만 반가산기는 두 가지의 입력밖에 받지 못하므로 두 자리수 이상의 덧셈을 수행하지 못한다. 이를 해결하기 위해 전가산기는 반가산기를 이어 붙여 만들어진 것이다. 2. LSB와 MSB LSB는 Least Significant Beat의 줄임말로 가장 낮은 위치의 비트를 ...2025.05.16
-
중앙대 전기회로설계실습 결과보고서52025.01.171. Oscilloscope 사용법 오실로스코프의 동작원리와 사용방법을 익혔습니다. 오실로스코프를 사용하여 사인파, 삼각파, 사각파 등 다양한 파형을 관찰하고 주파수, 주기 등의 정보를 확인할 수 있었습니다. 2. Function Generator 사용법 Function Generator의 동작원리와 사용방법을 익혔습니다. Function Generator의 출력 저항이 50Ω이기 때문에 부하 저항에 따라 실제 출력 전압이 달라짐을 확인하였습니다. 또한 Trigger 모드와 Level 조절을 통해 파형을 안정적으로 관찰할 수 있었습...2025.01.17
-
[중앙대전전][전기회로설계실습][예비보고서]-3.분배기(Voltage Divider) 설계2025.05.151. 분배기(Voltage Divider) 설계 이 보고서는 전기회로설계실습 수업의 3번째 실습인 분배기(Voltage Divider) 설계에 대한 예비보고서입니다. 목적은 부하효과(Loading Effect)를 고려한 분압기(Voltage divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 것입니다. 보고서에는 분압기 설계 과정과 결과가 자세히 설명되어 있습니다. 부하효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적인 설계를 비교하고, 설계 목표를 만족하는 분압기 회로를 제시하고 있습니다. 1. 분배기(Vol...2025.05.15
-
[중앙대전전][전기회로설계실습][결과보고서]-2.전원의 출력저항,DMM의 입력저항 측정회로설계2025.05.151. 건전지 내부저항 측정 건전지의 내부저항은 0에 근접한 값으로 매우 작았으며, 건전지 전압 측정 결과 6V보다 낮은 4.6V가 측정되었다. 이는 건전지가 장시간 방치되어 방전된 결과로 추정된다. 2. DMM 내부저항 측정 DMM의 내부저항은 10MΩ 남짓한 값으로 매우 컸다. 대부분의 경우 DMM의 내부저항 영향이 미미했지만, 22MΩ과 같이 상당히 큰 저항을 사용할 경우 영향을 끼쳤다. 따라서 DMM을 사용해 측정할 때 오차가 발생하면 회로의 저항값을 계산해보고 내부저항의 영향을 고려해볼 필요가 있다. 3. 옴의 법칙 확인 전...2025.05.15
-
인덕터 및 RL회로의 과도응답 / 전기회로설계실습 예비보고서 중앙대 82025.05.021. RL 회로의 과도응답 이 보고서는 주어진 시정수를 갖는 RL 회로를 설계하고 측정하는 방법을 설명합니다. 설계 계획에 따르면 저항 R=1kΩ, 인덕터 L=10mH인 RL 회로를 구성하여 시정수 τ=10μs를 갖도록 합니다. 이를 통해 인덕터가 단락 상태로 작동하는 과도 응답 특성을 관찰하고자 합니다. 보고서에는 사각파 입력 신호의 주기와 진폭 설정, 오실로스코프 설정 등 실험 계획이 자세히 설명되어 있습니다. 1. RL 회로의 과도응답 RL 회로의 과도응답은 전기 회로 이론에서 매우 중요한 개념입니다. RL 회로는 저항(R)과...2025.05.02
-
중앙대 전기회로설계실습 예비보고서92025.05.141. RL 회로 설계 이 실습의 목적은 주어진 시정수를 갖는 RL 회로를 설계하고 이를 측정하는 방법을 설계하는 것입니다. 실습에 필요한 기본 장비 및 부품이 제시되어 있으며, 구체적인 설계 실습 계획으로 C = 10nF인 커패시터와 R을 직렬 연결하여 Cutoff frequency가 15.92kHz인 LPF를 설계하는 것이 포함되어 있습니다. 1. RL 회로 설계 RL 회로 설계는 전자 회로 설계 분야에서 매우 중요한 부분입니다. RL 회로는 저항(R)과 인덕터(L)로 구성되며, 전류와 전압의 관계를 나타내는 미분 방정식을 통해 ...2025.05.14
