총 71개
-
중앙대학교 전자회로설계실습 예비7. Common Emitter Amplifier의 주파수 특성 A+2025.01.271. Common Emitter Amplifier의 주파수 특성 이 실습에서는 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성을 분석하였습니다. Rsig = 50Ω, RL = 5kΩ, VCC = 12V인 경우, β = 100인 BJT를 사용하여 Rin이 kΩ 단위이고 amplifier gain(υo/υin)이 100 V/V인 증폭기를 설계하였습니다. 입력 신호로 100 kHz, 20 mVpp 사인파를 사용하였으며, PSPICE 시뮬레이션을 통해 회로의 전압, 전류 및 출력 파형을 분석하였습니다...2025.01.27
-
중앙대학교 전자회로설계실습 7주차 Common Emitter Amplifier의 주파수 특성2025.01.121. Common Emitter Amplifier의 주파수 특성 이 보고서는 중앙대학교 전자회로설계실습 7주차에 진행된 Common Emitter Amplifier의 주파수 특성에 대한 내용을 다루고 있습니다. 보고서에는 PSPICE 시뮬레이션을 통해 Common Emitter Amplifier의 주파수 특성을 분석한 결과가 제시되어 있습니다. 구체적으로 입력 신호 주파수 변화에 따른 출력 전압의 최대값, 최소값, 전압 이득 등의 변화를 확인하였고, RE 및 CE 커패시터 값 변화에 따른 주파수 응답 특성의 변화도 분석하였습니다. ...2025.01.12
-
정전용량과 RC 회로 실험 예비보고서2025.11.181. 정전용량(Capacitance) 측정 정전용량은 도체가 전하를 수용할 수 있는 능력으로, 단위는 패럿(Farad, F)이다. 축전기에 전압 V를 인가했을 때 전하 Q가 축전되면 정전용량 C=Q/V로 정의된다. 교류입력에서 용량성 리액턴스 Xc=1/(ωC)로 표현되며, ω는 각주파수(2πf)이다. 실험에서는 LCR 계측기를 이용하여 0.2μF와 0.1μF 커패시터를 측정하고, 교류전압계와 전류계로 측정한 Xc값과 이론값을 비교하여 약 5% 이내의 오차를 확인했다. 2. RC 회로의 강제응답 특성 저항 R과 커패시터 C로 구성된 ...2025.11.18
-
전자공학실험 18장 증폭기의 주파수 응답 특성 A+ 결과보고서2025.01.151. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 측정하고 분석하였습니다. 실험 결과를 통해 증폭기의 대역폭 개념과 이득-대역폭 곱의 관계를 이해할 수 있었습니다. 측정 결과와 예상 결과 간의 차이는 장비 오차와 회로 손실 등으로 인한 것으로 분석되었습니다. 또한 3dB 주파수를 증가시키기 위해서는 전압 이득이 천천히 감소하고 midband 영역이 넓어야 한다는 것을 알 수 있었습니다. 1. 공통 소스 증폭기의 주파수 응답 특성 공통 소스 증폭기는 전자 회로에서 널리 사용되는 기본적인 ...2025.01.15
-
[A+]전자회로설계실습 예비보고서 72025.01.041. Common Emitter Amplifier의 주파수특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 시뮬레이션하여 모든 노드의 전압과 브랜치의 전류가 나타난 회로도와 출력파형을 제출합니다. 출력전압의 최대값, 최소값, 피크-피크 값을 확인하고 주파수 특성을 분석합니다. 1. Common Emitter Amplifier의 주파수특성 Comm...2025.01.04
-
RLC 교류 회로 레포트2025.05.011. R-C 회로 실험1에서는 R-C 회로를 구성하고 전압과 전류를 측정하여 위상자 도표를 그리고 실험값과 이론값을 비교하였습니다. 저항과 축전기에 걸리는 전압, 회로에 흐르는 전류 등을 측정하고 이론값을 계산하여 위상각을 비교하였습니다. 2. R-L 회로 실험2에서는 R-L 회로를 구성하고 전압과 전류를 측정하여 위상자 도표를 그리고 실험값과 이론값을 비교하였습니다. 저항과 코일에 걸리는 전압, 회로에 흐르는 전류 등을 측정하고 이론값을 계산하여 위상각을 비교하였습니다. 3. R-L-C 회로 실험3에서는 R-L-C 회로를 구성하고...2025.05.01
-
555타이머 IC를 이용한 비안정 발진회로 실험2025.11.141. 555타이머 IC 비안정 발진회로 NE555 타이머 IC를 이용하여 비안정 발진회로를 구성하는 실험입니다. 비안정 발진회로는 안정적인 상태가 없으며 외부 트리거 없이도 두 상태 사이를 지속적으로 사이클합니다. 출력은 구형파 형태이며 LOW와 HIGH 신호를 반복적으로 출력합니다. 주파수는 f=1.44/((RA+2RB)C1) 식으로 계산되며, 저항과 커패시터 값의 변화에 따라 주파수와 듀티사이클이 변합니다. 2. 주파수 및 듀티사이클 측정 오실로스코프의 Measure 기능을 이용하여 발진회로의 주파수와 듀티사이클을 측정합니다. ...2025.11.14
-
공통 에미터 트랜지스터 증폭기 실험2025.11.161. 공통 에미터 증폭기 회로 공통 에미터 증폭기는 높은 전압 이득을 제공하는 회로로, 입력 임피던스는 공통 베이스보다 크고 공통 콜렉터보다 작으며, 출력 임피던스는 공통 콜렉터보다 크고 공통 베이스보다 작다. 따라서 다른 증폭기들에 비해 중간 특성을 가지고 있으며, 일반적으로 10~100의 전압 이득을 제공한다. 2. 전압 이득 및 임피던스 계산 직류 바이어스에서 임피던스는 re = 26(mV)/IEQ(mA)로 구하고, 교류 전압 이득은 Av = -RC/(RE+re)로 계산된다. 주파수가 높을 경우 리액턴스가 0이 되어 RE=0이...2025.11.16
-
공통 이미터 증폭기 설계 및 실험2025.11.171. 공통 이미터(Common-Emitter, CE) 트랜지스터 증폭기 이미터가 신호 접지에 있는 증폭기로, 입력 포트는 베이스와 이미터 사이, 출력 포트는 컬렉터와 이미터 사이에 위치한다. 중간 정도의 입력 저항, 큰 전압 이득, 큰 전류 이득, 큰 출력 저항을 특징으로 하며 다단 증폭기의 중간 증폭단으로 주로 사용된다. 부하 저항 증가 시 증폭도가 증가하고, 바이어스 저항 변화에 따라 트랜지스터의 동작점이 포화 또는 차단 영역으로 이동하여 출력 파형에 왜곡이 발생한다. 2. 회로 설계 및 부품 선정 공통 이미터 회로 설계에서 트...2025.11.17
-
RLC 직렬회로의 과도특성 실험 결과보고서2025.11.181. RLC 직렬회로의 고유응답 특성 RLC 직렬회로에서 무전압 상태의 고유응답 특성을 분석하는 실험입니다. 감쇄 정도에 따라 과감쇄특성(D>0), 임계감쇄특성(D=0), 부족감쇄특성(D<0)으로 분류됩니다. 실험에서는 R=1kΩ, L=10mH, C=0.01μF 등 다양한 소자 조합을 사용하여 각 감쇄 특성을 관찰하고 이론값과 실험값을 비교 분석했습니다. 2. 감쇄 지수 및 공진주파수 계산 RLC 회로의 감쇄 특성을 판정하기 위해 판별식 D = (R/2L)² - 1/(LC)를 계산합니다. 이 값의 부호에 따라 회로의 응답 특성이 결...2025.11.18
