총 64개
-
RFIC 설계 및 실험2025.05.101. Demodulator Circuit Demodulator 회로는 필터를 사용하여 위상 왜곡을 시뮬레이션합니다. GSM 소스는 10dBm의 전력을 가지며, Butterworth 필터를 사용합니다. 입력 및 출력 변조 신호를 시뮬레이션하고 도시합니다. 2. Envelope Controller Envelope 제어기는 GSM 신호의 포락선을 제어합니다. 3. GSM 데이터 스펙트럼 GSM 데이터 스펙트럼을 도시합니다. 입력 전압(Vin) 및 출력 전압(Vout)의 dBm 값을 도시합니다. Vout의 크기와 위상을 극좌표로 도시합니다...2025.05.10
-
KCL 예비보고서2025.04.271. Kirchhoff's Current Law (KCL) Kirchhoff의 전류법칙을 이해하고 실험적으로 익혀보는 것이 이번 실험의 목적입니다. KCL은 임의의 접속점에서의 유입전류와 유출전류의 대수합이 0이라는 매우 간결한 법칙입니다. 즉 들어간 입력전류는 그대로 출력될 수밖에 없음을 의미합니다. 이번 실험에서는 KCL을 확인하고자 합니다. 2. 멀티미터 사용법 이번 실험에서는 멀티미터를 사용하여 전류, 전압, 저항을 측정합니다. 멀티미터 사용법으로는 전압/전류/저항 측정, 회로의 short/open 측정, 전류 측정 시 퓨즈...2025.04.27
-
디지털시스템설계실습_HW_WEEK52025.05.091. 4bit comparator 4비트 comparator 모듈을 구현하고, 이를 연결하여 8비트 cascadable comparator 모듈을 구현하였다. 각 비트를 비교하여 크다, 같다, 작다로 분류하여 출력하는 과정을 이해할 수 있었다. 2. Matrix multiplication 행렬 곱셈 모듈을 구현하면서 컴퓨터가 곱셈 연산을 수행하는 방식을 이해할 수 있었다. 2차원 배열 형태로 구현하는 것이 어려웠다. 3. Positive-edge triggered D flip-flop 양 에지 트리거 D 플립플롭을 구현하면서 동작 ...2025.05.09
-
기초아날로그실험 3주차 예비레포트2025.05.101. Resistor 저항(Resistor)은 전류의 흐름을 방해하는 전기적 성질을 가진 수동 소자입니다. 저항의 크기는 옴의 법칙에 따라 전압과 전류의 비율로 표현되며, 단위는 옴(Ω)을 사용합니다. 저항은 고정저항과 가변저항으로 나뉘며, 고정저항은 재료에 따라 다양한 종류가 있습니다. 저항을 직렬 또는 병렬로 연결하면 등가저항을 계산할 수 있습니다. 2. Capacitor 캐패시터(Capacitor)는 두 개의 도체판 사이에 유전체를 넣어 만든 수동 소자로, 전하를 전기장의 형태로 일시적으로 저장할 수 있습니다. 캐패시턴스(Ca...2025.05.10
-
(A+) 일반물리학실험2 직류회로2025.01.111. Ohm's Law 전압 V, 전류 I와 저항 R 간의 관계는 V = IR로 나타낼 수 있다. 회로 구성이 동일하고 외부 환경의 변화가 없을 때, 전압이나 전류의 변화는 일반적으로 저항값에 영향을 주지 않아 이 식을 만족한다. 1V의 전압을 가했을 때 1A의 전류가 흐르는 저항값은 1Ω으로 정의된다. 2. Kirchhoff's Law 제1 법칙 (전류 법칙, KCL): 회로에서의 총 전하량은 보존되며, 전하의 시간당 통과량이 곧 전류이므로, 폐회로의 특정 지점에서 들어오는 전류의 합과 나가는 전류의 합은 동일하다. 제2 법칙 (...2025.01.11
-
기초실험2 capacitor(low pass filter) 결과보고서2025.05.031. Capacitor Capacitor는 전압이 인가된 경우 양단에 전하를 저장할 수 있는 수동 소자이다. 정전용량 C=Q/V=A/d이며 단위는 [F]이다. 교류전원이 인가된 상태에서 전류가 흐르지만 직류전원에서는 전류가 흐르지 않는다. 즉, DC전원에서 OPEN되어 있다. 가운데는 LPF 역할을 하는 RC회로를 의미하고, 가장 오른쪽 회로는 HPF 역할을 하는 RC회로를 나타낸다. 2. LPF (LOW-PASS FILTER) LPF는 저주파의 신호를 걸러내는 역할을 한다. 즉, 일정 주파수 이후에는 GAIN의 값이 급격하게 떨어...2025.05.03
-
망 해석법과 마디 해석법 회로 해석 실험2025.11.161. 망 해석법(Mesh Analysis) 망 해석법은 각 망에 흐르는 전류를 기준으로 회로를 해석하는 방법이다. 각 망의 흐르는 전류로부터 전압값(IR 또는 V)을 구하여 비교함으로써 각 망의 전류를 모두 찾아낸다. 저항값을 알고 있으면 흐르는 전류도 파악할 수 있어 회로를 완벽하게 해석할 수 있는 해석법이다. 실험을 통해 계산값과 측정값이 수용 가능한 오차범위 내에서 일치함을 확인했다. 2. 마디 해석법(Nodal Analysis) 마디 해석법은 각 마디에 걸리는 전압을 이용하여 전류값을 비교하는 회로 해석 방법이다. 마디에 걸...2025.11.16
-
Evaluation of Semiconductors (신뢰성평가 반도체)2025.05.081. Structural Evaluation Structural evaluation of semiconductors involves the analysis of macroscopic and microscopic defects, such as dislocations, stacking faults, twins, grain boundaries, and precipitates. Techniques like etching, X-ray topography, and double-crystal diffractometry are used to ch...2025.05.08
-
서강대학교 디지털논리회로실험 6주차 - Flip-flops and registers2025.01.201. Flip-flops 실험을 통해 flip-flop의 종류와 동작 원리를 이해했습니다. SR latch, D latch, JK flip-flop, T flip-flop 등 다양한 flip-flop의 특성을 확인했고, 특히 setup time과 hold time, propagation delay 등의 개념을 배웠습니다. 이를 통해 순차 논리회로 설계 시 고려해야 할 중요한 요소들을 학습했습니다. 2. Registers 여러 개의 flip-flop을 직렬 또는 병렬로 연결하여 register를 구현하는 방법을 배웠습니다. regis...2025.01.20
-
논리회로설계실험 9주차 counter설계2025.05.151. Ripple counter (D flip flop) Ripple counter의 기본 구조는 D flip flop을 이용하는 것이다. 출력 값 OUT[3:0]은 0000에서 시작하여 clk의 positive edge마다 2진수 1씩 증가하는 형태로 변화한다. 이를 통해 structural modeling으로 ripple counter를 구현할 수 있다. 2. Ripple counter (JK flip flop) JK flip flop을 이용한 ripple counter의 경우, 가장 왼쪽의 JK flip flop에서 OUT[0...2025.05.15
