총 57개
-
고려대학교 디지털시스템실험 A+ 5주차 결과보고서2025.05.101. Binary to 7-SEGMENT 이번 실험을 통해 7-segment의 8자리가 어떻게 동시에 보여지는지 알 수 있었습니다. Binary to 7-segment를 구현할 때에 저번 시간에 만들었던 binary to BCD를 사용하였고, 이렇게 만든 Binary to 7-segment 함수를 이용해 7-segment 계산기를 만들 수 있었습니다. 이 과정에서 간단한 동작을 하는 함수 하나를 만드는 데에도 그 안에 많은 함수가 쓰인다는 것을 알 수 있었습니다. 2. Adder/Subtractor와 연결한 7-SEGMENT 만들기...2025.05.10
-
아날로그 및 디지털 회로 설계실습 결과보고서122025.01.171. 클럭 생성 회로 Function generator를 이용하여 1Hz의 Clock 신호를 생성하고, BCD 카운터에 연결하여 7-segment에 출력하는 회로를 구현했습니다. 클럭 신호에 따라 0부터 9까지 카운팅되는 것을 확인했습니다. 2. 2자리 숫자 표시 회로 1자리 숫자 카운터 회로를 두 개 연결하여 00부터 99까지 증가하는 2자리 숫자 표시 회로를 구현했습니다. 중간 신호를 조작하여 카운터 증가의 최대치를 99로 설정했습니다. 3. 디지털 회로 설계 이번 실습을 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 ...2025.01.17
-
디지털회로실험: 동기식 및 비동기식 카운터2025.11.151. 비동기식 카운터(Asynchronous Counter) 비동기식 카운터는 각 플립플롭의 출력이 다음 플립플롭의 클럭 입력신호가 되는 카운터입니다. 첫 번째 플립플롭만이 클럭펄스에 반응하고 나머지는 동기되지 않은 상태에서 출력을 변경합니다. 동작이 단순하고 용이하지만 각 플립플롭을 통과할 때마다 지연시간이 누적되는 단점이 있습니다. MOD-16 DOWN 카운터와 비동기 10진 카운터 실험을 통해 0~9 또는 16분할된 신호 출력을 관찰할 수 있습니다. 2. 동기식 카운터(Synchronous Counter) 동기식 카운터는 모든...2025.11.15
-
한양대 Verilog HDL 32025.05.041. Verilog HDL 이 프레젠테이션은 Verilog HDL의 Blocking과 Non-Blocking 구문에 대해 설명하고 있습니다. Blocking 구문은 순차적으로 실행되는 반면, Non-Blocking 구문은 동시에 실행됩니다. 이번 실험에서는 Non-Blocking 구문을 사용하여 60초 기준으로 1초마다 FPGA Starter Kit가 변하는 Verilog 코드를 설계하고 실행해보았습니다. 7-segment decoder, Multiple digit 7-segments, 60second clock 모듈을 구현하고 이...2025.05.04
-
한양대 counter2025.05.041. JK Flip Flop JK Flip Flop은 SR FF에 and gate를 추가한 FF이다. SR FF에서 (1,1)을 사용하지 못하는 한계점을 극복하는 Flip-Flop으로 set, reset이 (1,1)일 때 output 값이 toggle 즉, 반전 된다. S(set) R (reset) FF과 마찬가지로, J는 set K는 reset을 뜻한다. JK Flip-Flop의 timing diagram은 다음 과 같다. 다른 FF과 마찬가지로 output 값에서 time delay가 발생한다. (1,1)일 때 toggle 반전...2025.05.04
-
아날로그 및 디지털 회로 설계 실습 결과보고서12 Stopwatch설계2025.05.151. 아날로그 및 디지털 회로 설계 이 보고서는 아날로그 및 디지털 회로 설계 실습의 일환으로 Stopwatch 설계에 대한 내용을 다루고 있습니다. 기본적인 클럭 생성 회로와 카운터 회로를 테스트하고, 1Hz의 클럭 신호를 생성하여 BCD 카운터와 7-segment 디코더를 통해 숫자를 표시하는 회로를 구현하였습니다. 또한 2자리 숫자 표시와 최대 숫자 제어, 3자리 숫자 표시(시간 표현) 카운터 설계 등의 과정을 거쳐 최종적으로 시간을 표시하는 Stopwatch 회로를 설계하였습니다. 2. BCD 카운터 BCD 카운터(10진 카...2025.05.15
-
한양대 Decoder & Encoder2025.05.041. 디코더 (Decoder) 디코더는 복호기라는 뜻으로, 2진수로 되어 있는 데이터를 복원시키는 논리 회로입니다. n개의 입력과 2^n개의 출력으로 구성되어 있으며, 명령어의 address를 해독할 때 주로 사용되고 복호화 작업을 수행하는 목적을 지니고 있습니다. 활성화 신호 (Enable Signal)을 갖는 디코더의 경우, 활성화 신호 EN이 0일 때 두 입력값에 무관하게 0 값을 출력하며, EN'일 때는 EN의 역 값으로 1일 때 0을 출력합니다. 대표적인 디코더 소자로는 74LS139 (1-of-4 Decoder)와 74L...2025.05.04
-
디지털 회로 실험 및 설계 - Encoder, Decoder 실험 12025.05.161. 인코더 인코더는 여러 개의 입력 중에서 신호(1 또는 0)가 주어진 입력의 정보를 코드로 변환하는 디지털 회로이다. 기본 인코더인 4-to-2 인코더를 살펴보면, 4개의 입력에 따른 2비트 코드가 표시되어 있다. 각 코드(A, B)는 4개의 입력 중에서 어떤 입력이 '1'인지에 관한 정보를 가지고 있다. 2. 디코더 디코더는 반대로 인코더가 만든 코드를 원래의 정보로 복원하는 디지털 회로이다. 기본 디코더인 2-to-4 디코더를 살펴보면, 2비트의 코드(A, B)에 따라 4개의 출력(X0 ~ X3) 중에서 하나를 선택한다. 이...2025.05.16
-
아날로그 및 디지털 회로설계 실습: Stopwatch 설계2025.11.151. BCD 카운터 및 7-Segment LED 디스플레이 Function generator를 이용하여 1Hz의 클럭 신호를 생성하고 이를 BCD 카운터(10진 카운터)에 연결한다. BCD 카운터의 4bit 출력을 BCD to 7-segment 디코더를 통해 7-segment LED에 표시한다. 과전류 방지를 위해 330Ω 저항을 연결하며, 디코더 출력 방식과 LED 타입의 매칭을 고려한다. 결과적으로 0부터 9까지 순차적으로 표시되는 1자리 숫자 카운터를 구현한다. 2. 다중 자리 카운터 설계 및 최대값 제어 1자리 카운터 회로를...2025.11.15
-
디지털 논리실험 3주차 예비보고서2025.05.061. 2-bit 복호기 2비트의 정보를 입력 값으로 받아 4개의 출력 값을 가지므로 기본 실험 (1)의 회로는 2-bit 복호기이다. 디코더는 암호를 사람이 읽을 수 있도록 해독하는 역할을 한다. 2. 2-bit 부호기 4비트의 정보를 입력으로 받아 2개의 출력 값을 가지므로 기본 실험 (2)의 회로는 2-bit 부호기이다. 인코더는 반대로 정보를 암호화하는 역할을 한다. 3. 7 표시를 위한 입력 ABCD 7을 2진수로 나타내면 0111이다. 따라서 7을 표시하기 위해서는 ABCD 순으로 (1,1,1,0)을 입력해야 한다. 4. ...2025.05.06
