
총 45개
-
A+ 연세대학교 기초아날로그실험 12주차 결과레포트2025.05.101. 3 Op-amp IA 회로 3 Op-amp IA 회로를 구성하여 입력 신호를 100배 증폭할 수 있음을 확인하였다. 실제 회로 구현 시 소자 값의 오차로 인해 약 1.57%의 오차가 있었지만 목표 gain 100에 근접한 결과를 얻을 수 있었다. 2. Notch Filter Notch filter를 구현하여 중심 주파수 약 58.9Hz에서 출력 전압이 크게 감소하는 것을 확인하였다. Bode analyzer를 사용하여 분석한 결과 중심 주파수는 약 57.54Hz로 나타났다. 3. Low Pass Filter Low Pass F...2025.05.10
-
OP-AMP 반전, 비반전 증폭기 예비보고서2025.04.271. OP-AMP 증폭기의 기본 동작 원리 OP-AMP 증폭기의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해한다. 이를 바탕으로 실험 회로를 꾸미고 실험 결과를 통해 이론에서 해석했던 내용을 확인한다. 2. 실험 장비 사용법 멀티미터, 직류 전원 장치, Breadboard, 오실로스코프, Passive Probe 등 실험에 사용되는 장비의 사용법을 설명한다. 3. 연산 증폭기의 이상적인 특성 연산 증폭기의 이상적인 특성으로 전압이득 무한대, 대역폭 무한대, 입력 임피던스 무한대, 입력 전류 0, 출력 임피던스 0...2025.04.27
-
전자공학실험 20장 연산 증폭기 심화 실험 A+ 예비보고서2025.01.131. 연산 증폭기 연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기 성능 파라미터 이번 실험에서 사용하고자 하는 연산 증폭기(LM741)의 데이터시트를 보고, 전압 이득, 공통 모드 입력 전압 ...2025.01.13
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
[A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,Active Filter2025.01.151. 이상적 OP Amp OP amp는 연산 증폭기라고도 하며, 트랜지스터들로 구성된 차동 선형 증폭기입니다. OP amp는 적분, 가산, 미분과 같은 수학적인 연산을 회로에 적용할 수 있으며, 생활속에서는 오디오 증폭기, 비디오 등에 많이 사용되고 있습니다. 이상적인 OP amp의 특성은 전압 이득이 무한대이고, 입력 저항이 무한대, 출력 저항이 0입니다. 2. 실제(real) OP Amp 실제로 실험에서 사용하는 OP amp의 특성과 이상적인 OPamp의 특성은 다른 부분이 있지만, 비슷한 특성을 가지고 있습니다. 실제 OP a...2025.01.15
-
A/D 변환기의 특징과 A/D 인터럽트 사용을 위한 초기화 과정 및 사용시 유의사항2025.01.031. A/D 변환기 특징 A/D 변환기는 10bit 분해능으로 아날로그 전압을 10bit의 디지털 수로 표시할 수 있다. 변환시간은 13-260us이며 단극성 입력 채널이 8개로 22종류의 차동 입력이 가능하다. 내부 기준 전압은 2.56V이며 포트 F를 통해 입력되고 멀티플렉서에 의해 A/D 변환기에 연결된다. A/D 변환 결과는 16bit로 A/D 변환기 데이터 레지스터에 저장된다. 2. A/D 인터럽트 사용을 위한 초기화 과정 A/D 인터럽트 사용을 위한 초기화 과정은 다음과 같다. 1) VREF 신호 결정, 2) A/D 변환...2025.01.03
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 11. Push-Pull Amplifier 설계2025.04.301. Push-Pull Amplifier 특성 설계실습 11. Push-Pull Amplifier 설계목적: RL=100Ω, Rbias=1kΩ, VCC=12V인 경우, Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험한다. 그림 1(a) 회로를 simulation 하여 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명한다. 그림 1(b) 회로를 simulation하여 입...2025.04.30
-
중앙대 전자회로설계실습 결과보고서22025.01.121. Op Amp의 특성 측정 이번 실험에서는 이상적인 op amp가 아닌 경우 발생하는 offset voltage와 slew-rate에 대하여 직접 측정하고 이론값과 비교를 진행해보았다. 실험결과는 이론값과 크게 다르지 않았으나 실험 4.1(B)에서 출력파형이 크게 요동쳐 적당한 평균 값을 찾기가 어려웠으며 실험값으로 구한 offset voltage의 값도 차이가 있음을 확인할 수 있었다. 또한 실험 4.2(A)에서 osilloscope와 연결된 cable의 문제로 출력 파형이 제대로 나오지 않아 어려움이 있었다. 노후된 기계들로...2025.01.12
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
[고려대학교 전기회로] 5~6단원 정리본2025.05.031. Operational Amplifier 운영 증폭기(operational amplifier)는 전자 회로에서 널리 사용되는 중요한 회로 요소입니다. 운영 증폭기는 두 개의 입력 단자와 하나의 출력 단자로 구성되며, 이상적인 운영 증폭기는 무한대의 입력 저항과 무한대의 개방 루프 이득을 가집니다. 이러한 특성을 이용하여 다양한 증폭기 회로를 구현할 수 있습니다. 2. Inverting Amplifier 반전 증폭기(inverting amplifier)는 운영 증폭기를 이용한 대표적인 증폭기 회로입니다. 반전 증폭기는 입력 신호를...2025.05.03