총 100개
-
피드백 증폭기 (Feedback Amplifier) 설계 및 실험2025.05.141. Series-Shunt 피드백 증폭기 설계 Series-Shunt 피드백 증폭기 회로를 PSPICE로 시뮬레이션하여 입출력 특성 곡선을 그렸습니다. 입력저항과 부하저항 값을 변경하여 특성 곡선을 비교 분석하였고, 전원 전압 변화에 따른 출력 전압 변화도 확인하였습니다. 출력 전압이 일정 전압 이상에서 더 이상 변하지 않는 이유를 설명하였습니다. 2. Series-Series 피드백 증폭기 설계 Series-Series 피드백 증폭기 회로를 PSPICE로 시뮬레이션하여 입출력 특성 곡선을 그렸습니다. 입력저항과 피드백 저항 값을...2025.05.14
-
전자회로실험 과탑 A+ 예비 보고서 (실험 18 증폭기의 주파수 응답 특성)2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타낸다. 실험을 통해 이득 대역폭 곱의 관계를 이해하고자 한다. 2. 공통 소스 증폭기의 소신호 등가 모델 실험 회로를 소신호 등가 모델을 사용하여 표현하고, 입력단에서 바라본 입력 저항...2025.01.29
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
-
디지털공학개론(1. 카운터의 응용으로 디지털 시계의 회로도를 완성해 가는 과정 설명/ 2.4가지 기본형 레지스터의 분류에 속하는 IC들 정리)2025.04.271. 디지털 시계의 회로도 구성 디지털 시계의 회로도는 발진회로, 분주회로, 카운터 회로, 디코더 및 드라이브 회로로 구성된다. 발진회로는 안정적인 클록 신호를 제공하며, 분주회로는 1Hz 구형파를 생성한다. 카운터 회로는 분, 초, 시 단위의 시간을 계산하고, 디코더 및 드라이브 회로는 이를 7세그먼트 디스플레이로 출력한다. 2. 발진회로의 구현 방식 디지털 시계의 발진회로는 3가지 방식으로 구현할 수 있다. 1) 가정용 220V 전원의 60Hz 주파수 사용, 2) CR 발진회로 사용, 3) 수정 발진자(Crystal Oscill...2025.04.27
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 10 Oscillator 설계2025.05.011. Oscillator 설계 이 보고서는 전자회로설계실습 과목에서 Oscillator 회로를 설계하는 내용을 다루고 있습니다. 주어진 조건에 따라 Oscillator 회로를 OrCAD PSPICE를 사용하여 설계하고, 설계한 회로의 동작 원리와 파형을 분석하였습니다. 또한 Feedback factor (β)와 Feedback 저항 (R)의 변화에 따른 Oscillator 회로의 특성 변화를 확인하였습니다. 2. Op-amp 기반 Oscillator 회로 이 보고서에서 다루는 Oscillator 회로는 Op-amp를 사용하여 구현되...2025.05.01
-
Non-Linear OP Amp (파형발생기)-결과보고서2025.05.071. OP Amp의 비선형 동작 특성 OP Amp의 비선형 동작 특성을 이용하는 적분기, 파형 발생기 등의 동작 특성을 이해하고 OP Amp를 이용하여 구형파 및 삼각파를 만들어 보는 실험을 수행했습니다. 실험 결과 시뮬레이션과 실험 결과가 유사하였으나 가변저항의 정확한 조절이 어려워 일부 오차가 발생했습니다. 저항과 커패시터 값을 변화시켜 주파수와 출력 크기를 조절하는 실험을 진행하였고, 대체로 시뮬레이션 결과와 유사한 결과를 얻을 수 있었습니다. 2. 구형파 및 삼각파 발생기 회로 OP Amp를 이용하여 구형파 및 삼각파를 발생...2025.05.07
-
공통 베이스 및 이미터 팔로워 트랜지스터 증폭기2025.11.171. 공통 베이스(CB) 트랜지스터 증폭기 공통 베이스 트랜지스터 증폭기는 주로 고주파 응용에 사용되며 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가진다. 이 회로는 큰 전압 이득을 제공하며, 교류 입력 임피던스는 베이스 단자가 접지될 때 계산되고, 교류 출력 임피던스도 특정 식으로 결정된다. 실험에서는 직류 바이어스, 교류 전압 이득, 입력 및 출력 임피던스를 측정하고 이론값과 비교하여 회로의 특성을 분석한다. 2. 이미터 팔로워(EF) 또는 공통 컬렉터(CC) 증폭기 이미터 팔로워 회로는 주로 임피던스 정합에 사용되며 전...2025.11.17
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 9 피드백 증폭기 (Feedback Amplifier)2025.05.011. Series-Shunt 피드백 회로 설계 Series-Shunt 피드백 회로를 설계하고 시뮬레이션을 통해 입출력 transfer characteristic curve를 확인했습니다. Op amp의 이득이 충분히 크다고 가정하면 입력 임피던스는 무한대, 출력 임피던스는 0에 가까운 값이 되어 입력 전압과 피드백 전압이 같아지게 됩니다. 따라서 출력 전압은 입력 전압과 피드백 저항 비에 의해 결정됩니다. 시뮬레이션 결과 출력 전압이 입력 전압의 2배가 되는 것을 확인할 수 있었습니다. 2. Series-Series 피드백 회로 설...2025.05.01
-
반전비반전증폭기 결과보고서2025.11.161. 반전비반전증폭기 반전비반전증폭기는 연산증폭기(Op-Amp)를 이용한 기본적인 증폭 회로로, 반전 입력과 비반전 입력을 모두 활용하여 신호를 증폭하는 장치입니다. 이 회로는 입력 신호의 극성을 유지하면서 증폭하는 특성을 가지며, 게인 조절이 용이하고 입력 임피던스가 높아 다양한 신호 처리 응용에 사용됩니다. 2. 연산증폭기 응용회로 연산증폭기(Op-Amp)는 전자회로에서 신호 증폭, 필터링, 적분, 미분 등 다양한 연산 기능을 수행하는 핵심 소자입니다. 반전비반전증폭기는 이러한 연산증폭기의 기본 응용회로 중 하나로, 피드백 저항...2025.11.16
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
