총 2,563개
-
구구단 출력, 자릿수 합산, 별 출력, 약수의 합 출력, 우박수 나열 및 길이 출력 - 컴퓨터 개론, 문제 정의, 문제 해결 방법, 소스 코드, 결과 화면2025.01.161. 구구단 출력 문제 정의: 원하는 단을 입력해서 구구단을 출력한다. 문제 해결 방법: 원하는 단을 입력하고 1~9단까지 while함수를 사용하여 출력한다. 소스 코드: #include <stdio.h>int main(){int put, num;//입력하는 값과 9단을 선언scanf('%d', &put);num=1;//9단을 나타내는 값 초기화while(num<=9)//9단까지 곱해주기 위함{printf('%d x %d = %d ', put, num, put*num);//구구단 입력num++;//1~9단까지 증가}return 0;...2025.01.16
-
중앙대 전기회로설계실습2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고서2025.01.171. 전원의 출력저항 측정 전원의 출력저항을 측정하는 회로를 설계, 제작, 측정하여 부하효과(Loading effect)를 이해한다. 이를 위해 건전지, DC Power Supply, Digital Multimeter 등의 기본 장비와 부품을 사용한다. 2. DMM의 입력저항 측정 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하여 부하효과(Loading effect)를 이해한다. 이를 위해 리드저항, Pushbutton switch 등의 부품과 기본 장비를 사용한다. 3. DC Power Supply 사용법 익히기 DC P...2025.01.17
-
디지털논리회로 (논리 게이트)2025.01.091. 논리 게이트의 기본 개념 논리 게이트는 디지털 회로에서 가장 기본적인 구성 요소로, 논리 연산을 수행하는 하드웨어나 소프트웨어를 의미한다. 논리 게이트는 불리언 논리를 기반으로 입력 신호에 따라 출력 신호를 결정하는 역할을 한다. 디지털 논리 게이트는 이진 데이터 0과 1을 처리하는데 사용된다. 2. 논리 게이트의 종류 논리 게이트는 기본 논리 게이트(BUFFER, NOT, AND, OR)와 확장 논리 게이트(NAND, NOR, XOR, XNOR)로 구분된다. 이들은 각각 특정 논리 연산을 수행하며, 논리 입력이 전제된 논리 ...2025.01.09
-
마이크로프로세서응용 ATmega128 Polling 방식과 Interrupt 방식 보고서2025.01.241. Floating 현상과 Pull-Up, Pull-Down Floating 현상은 주로 데이터 라인이나 제어 라인에서 불안정한 전압이나 전류가 발생하여 예상치 못한 동작을 유발하는 현상입니다. 이는 전원 문제, 입출력 라인 상태 불안정, 접촉 불량, 노이즈와 간섭 등의 원인으로 발생할 수 있습니다. Pull-Up은 입력 핀을 논리적으로 '1' 상태로 유지하기 위해 사용되는 전기적인 장치이며, Pull-Down은 입력 핀을 논리적으로 '0' 상태로 유지하기 위해 사용됩니다. 2. Chattering 현상과 방지 방법 Chatter...2025.01.24
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
컴퓨터구조(전자계산시 논리회로에서 조합논리회로와 순서논리회로의 차이점)2025.05.161. 조합논리회로 조합논리회로란 현재의 입력값에 따라 출력에는 항상 똑같은 값이 결정되는 논리회로로, 기억 장치가 따로 쓰이지 않는 논리회로를 의미한다. 조합논리회로는 논리곱, 논리합, 논리 부정의 세 가지 기본 논리 회로를 조합하여 구성되며 입력, 논리 게이트, 출력으로 구성된다. 조합논리회로에는 반가산기, 전가산기, 반감산기 등이 있다. 2. 순서논리회로 순서논리회로는 이전 상태에서의 신호 및 외부 입력 신호에 따라 출력이 결정되는 회로로, 이전 상태를 계속 유지하기 위해서는 되먹임 논리회로를 가지고 있어야 한다. 순서논리회로는...2025.05.16
-
사용자 ID 중복 체크 스크립트2025.01.171. 사용자 ID 중복 체크 이 스크립트는 사용자가 입력한 ID가 현재 시스템에 등록되어 있는지 여부를 확인하는 기능을 제공합니다. /etc/passwd 파일을 검색하여 입력한 ID가 존재하는지 확인하고, 결과를 사용자에게 알려줍니다. 이를 통해 중복된 ID 사용을 방지할 수 있습니다. 2. read 명령어 read 명령어는 표준 입력에서 한 행을 읽어 IFS(Internal Field Separator) 변수에 있는 문자를 구분자로 사용하여 입력 행에 있는 각 필드의 값을 쉘 변수에 지정하는 역할을 수행합니다. 이 스크립트에서는 ...2025.01.17
-
RS-Latch 및 D-Latch 실험 결과보고서2025.11.161. RS-Latch RS-Latch는 NOR gate 또는 NAND gate를 사용하여 구성되는 기본적인 메모리 소자입니다. NOR gate로 구성된 RS-Latch는 R(Reset)과 S(Set) 입력에 따라 출력 Q와 Q'의 상태가 결정되며, NAND gate로 구성된 경우 입력 논리가 반전됩니다. Enable 신호를 추가하면 특정 시간에만 입력을 받아들일 수 있습니다. 실험에서 진리표와 타이밍 다이어그램을 통해 각 입력 조합에 따른 출력 변화를 관찰했습니다. 2. D-Latch D-Latch는 NOR gate, AND gat...2025.11.16
-
전자공학실험 7장 이미터 팔로워 A+ 결과보고서2025.01.151. 이미터 팔로워 회로 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. BJT 증폭기 구조 BJT를 이용한 기본적인 세 가지 증폭기 중에서 공통 이미터 증폭기를 [실험 06]에서 실험하였고, 이번 실험은 나머지 두 가지 증폭기 구조 중 이미터 팔로워에 대한 실험이다. 3. 이미터 팔로워 회로의 동작 특성 실험회로 1에서 주어진 바이어스 조건은 능동 영역으로 동작함을 알...2025.01.15
-
전기회로설계실습 6. 계측장비 및 교류전원의 접지상태의 측정방법설계2025.01.211. DMM의 기능 및 입력저항 측정 DMM의 기능스위치를 저항측정모드로 맞추고 단자 사이의 저항을 측정한다. DMM의 입력저항은 10MΩ이다. 2. Function Generator의 출력저항 및 출력파형 특성 Function Generator의 출력저항은 50Ω이며, 출력파형은 정현파이다. DMM으로 측정한 실효값은 이다. 3. 오실로스코프의 입력저항 및 측정 방법 오실로스코프의 입력저항은 일반적으로 1MΩ이며, 일부 고가의 오실로스코프에서는 50Ω의 저항을 가진다. 오실로스코프로 Function Generator의 출력파형을 ...2025.01.21
