총 142개
-
[논리회로실험] 실험 4. Multiplexer & Demultiplexer 결과보고서2025.05.081. Multiplexer 이번 실험에서는 IC칩을 여러 개 이용하여 Multiplexer을 구성해보고 다음으로 Multiplexer의 역할을 하는 단일칩을 이용하여 회로를 구성한 후 두 결과값을 비교해보았다. Multiplexer는 여러개의 입력으로 하나의 출력을 나타내는 역할을 하며, 컴퓨터에 여러개의 단말기가 연결되었을 때 단말기 연결을 하나로 묶어서 비용도 절감하고 관리의 편리성을 증가시키는데 사용되고 있다. 2. Demultiplexer 실험 2에서는 AND GATE와 NOT GATE로 Demultiplexer를 구성하였고...2025.05.08
-
반도체 장치 및 설계 - 112025.05.101. PLA (Programmable Logic Array) PLA(Programmable Logic Array)의 레이아웃, 동작 원리, 구조에 대해 설명합니다. PLA 구현 절차로는 SOP(Sum of Products) 형태로 준비하고, 최소 SOP 형태로 줄이며, AND 매트릭스의 입력 연결과 OR 매트릭스의 입력 연결, 그리고 반전 매트릭스의 연결을 결정한 후 PLA를 프로그래밍하는 것을 설명합니다. 2. 유한 상태 기계 (Finite State Machine) 유한 상태 기계의 두 가지 유형인 Moore 상태 기계와 Mea...2025.05.10
-
[예비보고서] 3.스텝 모터 구동기2025.04.251. 스텝 모터 구동 스텝 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 1회전 100펄스의 스텝 모터가 있다면, 1개의 펄스를 보낼 때 스텝 모터는 360도/100 = 3.6도 회전한다. 2. 범용 이동 레지스터 74HC194 범용 이동 레지스터 74HC194의 동작은 입력 S0와 S1의 조합에 따라 달라진다. CLR이 Low라면 출력은 초기화되고, S0와 S1이 Low-High일 때 레지스터가 좌측으로 Shift, High-Low일 때 우측으로 Shift, High-High일 때 Parallel load 입력이...2025.04.25
-
Shift Registers 실험 결과보고서2025.11.161. Serial Input-Parallel Output (SIPO) Shift Register SIPO shift register는 직렬 입력과 병렬 출력을 가진 레지스터로, TTL IC 7474 2개로 구성된다. 실험에서 Switch 1에 CL, Switch 2에 D, Switch 3에 CLK를 연결하여 동작을 관찰했다. Switch 2가 1일 때는 다이오드가 순차적으로 켜지고, 0일 때는 순차적으로 꺼진다. CLK 신호의 rising edge에서만 데이터가 이동하며, 함수 발생기로 생성한 5V와 0V의 사각파를 사용하여 정확한...2025.11.16
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 스텝 모터 구동기2025.05.101. 단극 스텝 모터 (Uni-polar step motor) 단극 스텝 모터의 동작 원리를 이해하고 스텝 모터를 조종하기 위한 범용 이동 레지스터 (Universal shift register)의 사용 방법을 배운다. BJT 트랜지스터와 범용 이동 레지스터를 이용하여 스텝 모터 구동기를 설계한 후 그 동작을 확인한다. 2. 범용 이동 레지스터 74HC194 범용 이동 레지스터 74HC194의 데이터시트를 분석하여 레지스터의 동작을 예상한다. 레지스터의 동작 모드(초기화, 변화 없음, 왼쪽/오른쪽 shift, 입력 그대로 출력)를 ...2025.05.10
-
A+ 연세대학교 기초아날로그실험 8주차 예비레포트2025.05.101. Oscillator와 Timer Oscillator는 특정 주파수, 진폭, 모양 등을 가진 파형을 반복적으로 생성하는 장치로, Linear Oscillator와 Non-Linear Oscillator로 구분된다. Linear Oscillator에는 RC Oscillator, LC Oscillator, Crystal Oscillator가 있으며, Non-Linear Oscillator에는 Ring Oscillator와 RC relaxation Oscillator가 있다. 디지털 회로에서는 Oscillator와 Timer가 필요하...2025.05.10
-
십진 계수기(BCD Counter) 실험 보고서2025.11.161. BCD(Binary-Coded-Decimal) 계수기 BCD 계수기는 이진 부호화 십진수 체계를 사용하는 디지털 계수 장치입니다. 본 실험에서는 JK 플립플롭과 NAND 게이트를 사용하여 십진 계수기를 구성하고, 클록 신호의 증가에 따른 출력 변화를 관찰했습니다. L1, L2, L3, L4 출력이 0부터 9까지 순환하며, 10주기마다 초기화되는 특성을 확인했습니다. 2. TTL IC 7490을 이용한 십진 계수기 설계 TTL IC 7490은 내부에 이진 계수기와 5진 계수기를 포함하고 있으며, 이 둘을 조합하면 10진 계수기가...2025.11.16
-
TTL 논리게이트와 드모르간의 법칙 실험2025.11.161. 드모르간의 법칙 (DeMorgan's Law) 드모르간의 법칙을 이용하여 부울 논리식을 간단하게 하고 개선하는 방법을 학습했다. NAND 게이트로 구성한 회로에서 두 입력이 모두 0인 경우만 출력이 0이 되고 나머지는 1이 되어 OR 게이트와 동일함을 확인했다. 이는 드모르간의 법칙을 적용한 논리식 변환의 실제 사례를 보여준다. 2. XOR 게이트 (Exclusive-OR Gate) XOR 게이트는 두 입력의 상태가 다를 때 출력이 1이고 같으면 0이다. 세 가지 방법으로 구성했다: (1) NOT, AND, OR 게이트 조합으...2025.11.16
-
Decoder와 Encoder 실험 결과보고서2025.11.161. 4-to-2 Line Encoder TTL IC 7432 OR gate를 사용하여 4-to-2 line encoder를 구성하는 실험. L0는 A에 신호 입력 시 켜지고, L1은 B나 D에 신호 입력 시, L2는 C나 D에 신호 입력 시 켜진다. 진리표를 통해 이론값과 실험값이 일치함을 확인하였으며, timing diagram을 통해 각 출력의 시간적 변화를 분석하였다. 2. 2-to-4 Line Encoder TTL IC 7408 AND gate와 TTL IC 7404 NOT gate를 사용하여 2-to-4 line enco...2025.11.16
-
덧셈 회로(ADDER) 실험 결과보고서2025.11.161. Half Adder(반가산기) TTL IC 7400 NAND gate와 TTL IC 7486 XOR gate를 사용하여 구성한 반가산기 실험. 두 개의 입력(A, B)에 대해 합(S)과 자리올림(C)을 출력. 진리표에 따라 A와 B의 합이 0이면 S=0, C=0; 1이면 S=1, C=0; 2이면 S=0, C=1의 결과를 얻음. 실험 결과가 이론값과 일치함을 확인. 2. Full Adder(전가산기) 두 개의 Half Adder와 TTL IC 7432 OR gate를 조합하여 구성한 전가산기 실험. 세 개의 입력(A, B, 이전...2025.11.16
