총 111개
-
JFET와 증폭기 실험 예비레포트2025.11.181. JFET의 동작원리 및 특성 JFET(접합형 전계효과 트랜지스터)는 Gate, Source, Drain 3단자를 가진 전압제어 소자로, 한 가지 형태의 Carrier에 의해 동작한다. N채널 JFET의 경우 Channel은 N형 반도체이고 양쪽에 P형 반도체인 Gate가 반도체 접합을 이룬다. Gate에 역바이어스를 인가하면 게이트 폭이 넓어지고 채널 폭이 줄어들어 드레인 전류를 제어할 수 있다. 역바이어스가 충분히 크면 채널이 없어져 드레인 전류가 흐르지 않는다. BJT와 달리 JFET은 게이트 전류가 흐르지 않아 높은 입력...2025.11.18
-
공통 에미터 트랜지스터 증폭기 실험2025.11.161. 공통 에미터 증폭기 회로 공통 에미터 증폭기는 높은 전압 이득을 제공하는 회로로, 입력 임피던스는 공통 베이스보다 크고 공통 콜렉터보다 작으며, 출력 임피던스는 공통 콜렉터보다 크고 공통 베이스보다 작다. 따라서 다른 증폭기들에 비해 중간 특성을 가지고 있으며, 일반적으로 10~100의 전압 이득을 제공한다. 2. 전압 이득 및 임피던스 계산 직류 바이어스에서 임피던스는 re = 26(mV)/IEQ(mA)로 구하고, 교류 전압 이득은 Av = -RC/(RE+re)로 계산된다. 주파수가 높을 경우 리액턴스가 0이 되어 RE=0이...2025.11.16
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 7장 연습문제 풀이2025.01.091. JFET 바이어스 JFET은 게이트-소스 전압(Vgs)에 따라 차단 상태와 도통 상태가 결정됩니다. Vgs가 음의 값이면 JFET은 차단 상태가 되어 드레인 전류(Id)가 흐르지 않습니다. Vgs가 양의 값이면 JFET은 도통 상태가 되어 Id가 흐르게 됩니다. 따라서 JFET의 동작 상태는 Vgs에 의해 결정됩니다. 2. MOSFET 바이어스 MOSFET은 게이트-소스 전압(Vgs)에 따라 동작 상태가 결정됩니다. Vgs가 문턱 전압(Vth) 이상이면 MOSFET이 도통되어 드레인 전류(Id)가 흐르게 됩니다. Vgs가 Vt...2025.01.09
-
BJT 이미터 및 컬렉터 귀환 바이어스 실험2025.11.171. 이미터 바이어스 회로 이미터 바이어스 회로는 한 개 또는 두 개의 전원을 이용하여 구성되며, 고정 바이어스보다 향상된 안정도를 제공한다. βRE≫RB 조건에서 이미터 전류는 BJT의 β 영향을 받지 않으므로, 트랜지스터 교환 시 IC와 VCE의 변화가 거의 없다. 실험에서 2N3904 트랜지스터를 사용하여 β값 162.3105를 결정하고, 측정된 VB=5.7902V, VRC=5.0742V로부터 IB=14.2098uA, IC=2.3065mA를 계산했다. 2. 컬렉터 피드백 회로 컬렉터 피드백 회로는 베이스 저항이 BJT의 컬렉터...2025.11.17
-
JFET 특성 및 바이어스 회로 실험2025.11.161. JFET(접합 전계효과 트랜지스터)의 구조 및 동작원리 JFET는 P형 반도체 중간에 N형 반도체로 둘러싼 단극 소자로, Channel, Gate, Drain, Source로 구성된다. N채널의 경우 Drain에 높은 양의 전압을, Gate에 낮은 전압을 공급하면 Depletion 영역이 형성되어 Gate-Source 전압에 의해 채널 크기가 조절되고, 이를 통해 Drain에서 Source로 흐르는 전류량을 제어할 수 있다. BJT와 달리 매우 높은 입력저항을 가지며 게이트-소스 간 전압으로 전류 흐름을 제어한다. 2. Sho...2025.11.16
-
한국기술교육대학교 전자회로실습 CH4. 다이오드 클리퍼 클램프 실험보고서2025.05.051. 클리퍼 회로 클리퍼 회로는 신호를 전송할 때 어떤 값 이상 또는 이하의 신호전압을 제거하는 회로이며, 리미터(limiter), 슬라이서(slicer)라고도 부른다. 정현파를 구현파로 전환하거나 입력신호의 일부 혹은 전부, 양(+) 또는 음(-)의 파형을 잘라 낸 파형을 보내는 정류작용도 한다. 2. 클램프 회로 클램프 회로는 입력파형의 모양은 변화시키지 않고 다른 직류레벨(DC level)에 고정시키는 회로이다. 회로의 시정수 τ=RC가 주기 T에 비하여 충분히 크면 리플전압이 작아져 한 주기동안 커패시터의 양단전압이 계속 유...2025.05.05
-
Emitter Follower와 Class A Amplifier 실험 보고서2025.11.161. Emitter Follower (CC 증폭기) Emitter Follower는 CC 증폭기로 불리며 이득이 1에 가깝고 출력 저항이 매우 작은 회로다. 높은 입력 임피던스와 낮은 출력 임피던스를 특징으로 하여 부하에 충분한 전압을 전달할 수 있다. 실험에서 입력 임피던스는 매우 높지만 출력 임피던스는 27.78Ω으로 매우 작음을 확인했다. 2N3904 트랜지스터를 사용하여 DC 및 AC 특성을 측정하고 부하 저항 연결 시 출력 임피던스 변화를 관찰했다. 2. Class A Amplifier (공통 이미터 회로) Class A ...2025.11.16
-
전자회로실험 과탑 A+ 예비 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 첨부된 그림의 정전류원 회로는 MOSFET 소자 M_4와 M_3를 사용한 구조로 구성되어 있다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공하는 정전류원이다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요...2025.01.29
-
중앙대학교 A+ 클리퍼, 클램퍼 결과 보고서2025.01.291. 직렬 클리퍼 직렬 클리퍼는 다이오드가 저항과 직렬로 연결된 형태이고, 다이오드의 순 바이어스 구간이 출력으로 나타난다. 바이어스 될 경우 (-)바이어스는 입력전압이 바이어스 전압만큼 감소되어 출력되고, (+) 바이어스는 바이어스 전압만큼 증가하여 출력된다. 2. 병렬 클리퍼 병렬 클리퍼는 저항과 병렬로 연결된 형태이고, 다이오드의 역 바이어스 구간이 출력으로 나타난다. 입력전압의 양의 peak 값을 Vm이라고 할 때 출력전압의 음의 peak값은 -Vm이다. 3. 클램퍼 클램퍼는 입력되는 파형의 형태는 변화시키지 않고 입력 파형...2025.01.29
-
공통 에미터 트랜지스터 증폭기 실험2025.11.161. 공통 에미터 트랜지스터 증폭기 공통 에미터 증폭기는 베이스로 공급된 입력신호에 따라 베이스와 에미터 사이의 전류가 증가하고, 콜렉터와 에미터의 전압이 증가하면서 콜렉터 전류가 증가되어 전압이득이 발생한다. 실험에서 Av가 275배 증가하여 입력 신호와 출력 신호의 크기가 100배 이상 증폭되는 것을 확인했다. 공통 에미터 트랜지스터 증폭기는 낮은 출력 임피던스를 가져 증폭된 출력 신호가 다른 회로로 전달될 때 손실이 적고 전력 손실이 적다는 장점이 있다. 2. 전압 분배기 바이어스 공통 에미터 회로의 직류값 측정에서 2N390...2025.11.16
