총 27개
-
전자회로설계 및 실습1_설계 실습1. OP Amp를 이용한 다양한 Amplifier 설계_예비보고서2025.01.221. 센서 측정 및 등가회로 센서의 출력신호가 주파수 2kHz의 정현파이고 peak to peak 전압이 200mV인 것을 확인했다. 센서의 부하로 10KΩ 저항을 연결했을 때 peak to peak 전압이 100mV로 감소했다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 수 있다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 출력을 증폭하기 위해 Inverting Amplifier를 설계했다. 설계 과정과 PSPICE 시뮬레이션 결...2025.01.22
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 2. Op Amp의 특성측정 방법 및 Integrator 설계2025.04.301. Op Amp의 Offset Voltage 측정 OP Amp의 offset 전압을 측정하기 위해 두 개의 Inverting Amplifier 회로를 설계하고, 이 회로의 출력전압을 측정하여 offset 전압을 계산하는 방법을 설명하였습니다. 또한 offset 전압을 최소화하는 방법으로 offset-nulling 단자를 이용한 가변저항 조절과 출력단에 캐패시터 삽입 방법을 제시하였습니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 slew rate를 측정하는 방법으로 full-power bandwidth를 이용하는 ...2025.04.30
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.291. Op Amp를 이용한 Amplifier 설계 이 보고서는 전자회로 설계 실습 예비보고서 1에 대한 내용입니다. 주요 내용은 Op Amp를 이용한 다양한 Amplifier 설계입니다. 구체적으로는 센서의 출력신호를 증폭하기 위한 Inverting, Non-inverting, Summing Amplifier를 설계, 구현, 측정, 평가하는 것입니다. 센서의 Thevenin 등가회로를 구하고, 이를 바탕으로 각 Amplifier 회로를 설계하였으며, PSPICE 시뮬레이션을 통해 출력 파형과 주파수 특성을 분석하였습니다. 또한 실제...2025.04.29
-
[A+]전자회로설계실습 예비보고서 12025.01.041. 센서 측정 및 등가회로 센서의 출력 전압을 오실로스코프로 측정한 결과, peak to peak 전압이 200 mV였고 센서의 부하로 10 kΩ 저항을 연결한 후 10 kΩ 저항에 걸리는 전압을 측정한 결과 peak to peak 전압이 100 mV였다. 이를 통해 센서의 내부저항이 10 kΩ임을 알 수 있으며, 센서의 Thevenin 등가회로를 구할 수 있다. 또한 Function Generator의 출력을 100 mV로 설정하면 실제 출력전압의 peak to peak 전압이 200 mV가 출력된다. 2. Op amp를 사용한...2025.01.04
-
중앙대 전자전기공학부 전자회로설계실습 예비보고서 - OP amp 이용한 다양한 Amp2025.05.021. 센서 측정 및 등가회로 출력신호가 주파수 2kHz의 정현파인 어떤 센서의 출력전압을 오실로스코프(입력임피던스 = 1MΩ)로 직접 측정하였더니 peak to peak 전압이 200mV이고 센서의 부하로 10kΩ 저항을 연결한 후 10kΩ 저항에 걸리는 전압을 역시 오실로스코프로 측정하였더니 peak to peak 전압이 100mV였다. 이를 통해 센서의 Thevenin 등가회로를 구현하기 위해 Function Generator의 출력을 2kHz, 100mV, Offset=0으로 설정해야 한다. 2. Inverting Amplif...2025.05.02
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
Op Amp Digital 회로 pre/post-report2025.05.161. Op Amp (Operational Amplifier, 연산 증폭기) 연산증폭기는 두개의 입력과 한개의 출력을 가지는 직류 연결형 전압 증폭기이다. 하나의 연산 증폭기는 입력 단자간의 전위차보다 백배에서 수 천배 큰 출력 전압을 생성한다. 회로 표기 기호에는 V+: 비반전 신호 입력, V-: 반전 신호 입력, Vout:출력, Vs+:양의 전원 공급 전압, Vs-:음의 전원 공급 전압이 있다. 2. Inverting Amplifier(반전 증폭기) 반전 증폭기는 입력된 신호 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이...2025.05.16
