
총 75개
-
처리 속도에 따른 인텔 계열 프로세스의 변천사2025.01.281. 초기 인텔 프로세서 인텔 4004 칩은 1971년에 개발된 세계 최초의 상용 단일 칩으로, 4비트의 칩이었지만 향후 컴퓨터 전체의 중앙처리장치 기능을 하나의 실리콘 조각이 될 수 있는 가능성을 시사하였다. 이후 인텔 8008은 8비트 마이크로프로세서로 초기의 개인용 컴퓨터를 구동하면서 초기 PC 산업의 원동력이 되었다. 2. 인텔 x86 아키텍처 1974년 이후 클럭 속도의 단위가 KHz에서 MHz로 향상되었고, 인텔 8080의 초기 클럭은 2MHz, 6마이크론 공정으로 제작되어 총 4,500개의 트랜지스터가 장착되었으며 일부...2025.01.28
-
정보통신기기I ) 자동 재전송 방식(ARQ)에 대해서 설명하시오.2025.05.141. ARQ의 개요, 정지대기 ARQ 원리 및 특징 ARQ는 Automatic Repeat reQuest의 약자로, 데이터 전송 중 오류 검출 및 복구를 위한 기술이다. ARQ는 신뢰성이 보장되어야 하는 통신 시스템에서 많이 사용된다. ARQ는 기본적으로 3가지 요소로 구성된다. 첫째, 송신자는 데이터를 분할하여 일정한 크기의 프레임으로 나눈다. 둘째, 수신자는 데이터를 수신하여 CRC 등의 오류 검출 코드를 이용해 오류를 검출한다. 셋째, 오류가 검출된 경우, 수신자는 이를 송신자에게 알리고, 송신자는 이에 대한 응답을 수신자에게...2025.05.14
-
[논리회로실험] 실험7. Shift Register 예비보고서2025.05.081. Shift Register 시프트 레지스터는 일련의 연결된 플립플롭으로써 잠정적 데이터 저장 능력을 갖추도록 하여 클럭 펄스가 들어올 때마다 저장된 데이터가 좌우로 이동합니다. n개의 플립플롭을 연결하여 n비트 레지스터를 구현할 수 있으며, 클럭 신호에 따라 플립플롭의 데이터가 이동합니다. 시프트 레지스터는 직렬-병렬, 병렬-직렬 정보 변환기로도 사용될 수 있습니다. 2. JK 플립플롭 4개의 JK 플립플롭을 동시에 상승 펄스로 레지스터에 데이터를 저장할 수 있습니다. Clear 신호는 클럭 신호가 enable 되기 전에 모든...2025.05.08
-
전기및디지털회로실험 실험 M1-2. I/O 기초와 시리얼 통신 예비보고서2025.05.101. 디지털 I/O 디지털 신호는 High(1) 또는 Low(0)라는 두 가지 값으로 나뉜다. 또한 이 값은 입력 혹은 출력의 값으로 쓰인다. 아두이노의 디지털 입력과 출력은 센서, 엑츄에이터 및 기타 집적회로를 연결할 수 있게 해준다. 2. 아날로그 I/O 아날로그 신호는 디지털 신호와 달리 어떤 값도 가질 수 있는 신호다. 아날로그 신호를 측정하기 위해 아두이노에 내장된 ADC(Analog Digital Converter)를 사용한다. ADC는 아날로그 신호를 디지털 신호로 바꾸어 주는 역할을 한다. 3. 시리얼 통신 시리얼 통...2025.05.10
-
디지털공학개론-컴퓨터의 음수 표현 방법과 해밍 코드2025.05.121. 컴퓨터에서 음수 표현 방법 컴퓨터에서는 0과 1의 2진법 체계를 사용하므로, 실제로는 양의 정수뿐만 아니라 음의 정수도 표현해야 합니다. 컴퓨터에서 음수를 표현하는 방법에는 부호-크기 표현법, 1의 보수 표현법, 2의 보수 표현법이 있습니다. 각 방법의 장단점을 살펴보면, 부호-크기 표현법은 구현이 간단하지만 덧셈과 뺄셈이 복잡하고 0의 표현이 두 가지로 나뉘어져 있어 오류 가능성이 있습니다. 1의 보수 표현법은 덧셈과 뺄셈이 간단하지만 0의 표현이 두 가지로 나뉘어져 있어 오류 가능성이 있습니다. 2의 보수 표현법은 덧셈과 ...2025.05.12
-
한양대 MUX & DEMUX2025.05.041. Multiplexer (MUX) Multiplexer (MUX)는 다수의 정보 장치를 소수의 채널이나 선을 통해 전송하는 회로입니다. Select 신호에 따라 Input 값 중 하나를 고르는 회로로, MUX의 크기는 입력선과 출력선의 개수에 따라 결정됩니다. 여러 통신 채널에서 사용되는 회로로, 여러 개의 신호를 받아 단일 회선으로 보내거나 보낸 신호를 다시 원래의 신호로 되돌리는 기능을 수행합니다. 이번 실험에서는 2X1 4bit MUX를 사용하여 Input 2개 중 한 개를 골라 4bit 출력값을 확인합니다. 2. Demu...2025.05.04
-
디지털시스템설계 2주차 과제2025.05.041. Verilog 프로그래밍 이번 과제에서는 Verilog 프로그래밍을 통해 1-Bit Full Adder와 8-to-1 MUX를 구현하는 것이었습니다. 학생은 Verilog 문법을 처음 다루어 어려움이 있었지만, 실습 예제를 복습하면서 모듈, 포트 선언, 벡터 형식 등 Verilog 기본 개념을 익혀나갔습니다. 특히 s[2], s[1], s[0]를 잘못 입력하여 결과가 올바르지 않았던 경험을 통해 Verilog 코드 작성 시 주의해야 할 점을 배웠습니다. 2. 1-Bit Full Adder 이번 과제에서는 1-Bit Full A...2025.05.04
-
OSI 7계층과 메시지 전송 원리2025.05.121. OSI 7계층 OSI 모델은 국제표준화기구에서 만든 표준 프로토콜을 사용해서 다양한 통신 시스템이 통신할 수 있게 하는 모델입니다. 7개의 계층은 물리계층, 데이터 링크 계층, 네트워크 계층, 전송 계층, 세션계층, 표현계층, 응용계층으로 구성되어 있습니다. 각 계층은 고유한 기능을 수행하여 데이터 전송을 가능하게 합니다. 2. 메시지 전송 원리 네트워크를 통해 사람이 읽을 수 있는 정보를 전송하려면 데이터가 송신 장치의 OSI 7계층을 거쳐 하향 이동한 후 수신 장치의 7계층을 거쳐 상향 이동해야 합니다. 데이터는 전송 계층...2025.05.12
-
OSI 7계층 기능 및 역할2025.05.031. OSI 7계층 개요 OSI(Open Systems Inter-connection)는 서로 다른 컴퓨터나 네트워크 간의 상호 접속을 용이하게 하기 위해 ISO(국제표준기구)가 규정한 네트워크 프로토콜 표준입니다. OSI 모델은 7개의 계층으로 구성되어 있으며, 각 계층은 하위 계층의 기능만을 이용하고 상위 계층에게 기능을 제공합니다. 2. 물리 계층 물리 계층은 두 시스템 간의 데이터 전송을 위해 링크를 활성화하고 관리하기 위한 기계적, 전기적, 기능적, 절차적 기능을 담당합니다. 물리 계층에는 허브, 라우터, 네트워크 카드, ...2025.05.03
-
컴퓨터의 이해: 컴퓨터 기억장치 계층구조의 개념2025.04.291. 컴퓨터 기억장치 계층구조의 개념 컴퓨터 기억장치는 주기억장치와 보조기억장치로 구성된다. 주기억장치는 CPU가 직접 접근할 수 있는 고속의 메모리로, ROM과 RAM이 있다. 보조기억장치는 주기억장치의 단점을 보완하기 위한 장치로, 속도는 느리지만 대용량이며 전원 차단 시에도 데이터가 유지된다. 보조기억장치의 종류에는 자기테이프, 자기디스크, 자기드럼 등이 있다. 2. 운영체제의 유용한 기능 운영체제는 사용자 인터페이스와 다양한 유용한 기능을 제공한다. 1) 인터페이스 제공: 프로세스 관리, 플러그 앤 플레이, 멀티태스킹 등을 ...2025.04.29