
총 306개
-
논리회로와 부울대수, 카르노맵의 기본개념 및 상관관계2025.05.121. 논리회로 논리회로는 논리 게이트를 조합하여 논리식으로 표현한 것으로, 디지털 회로를 구성하는 기본적인 요소이다. 논리회로는 하나 이상의 이진 입력 값에 대해 논리 연산을 수행하여 논리적 출력 값을 얻도록 불 대수를 구현한 물리적 장치이다. 2. 부울대수 부울대수는 논리회로를 간단하게 하기 위한 수학적 도구이다. 부울대수에서는 참을 1, 거짓을 0으로 나타내고, NOT, AND, OR, XOR 등의 논리 연산자를 다룬다. 부울대수는 컴퓨터과학 분야에서 논리 연산을 수행하는데 중요한 역할을 한다. 3. 카르노맵 카르노맵은 임의의 ...2025.05.12
-
광운대학교 전기공학실험 실험6. 논리조합회로의 설계 결과레포트 [참고용]2024.12.311. 논리조합회로의 설계 이 실험에서는 논리게이트 조합을 통해 복잡한 논리적 함수관계를 구하는 연습을 진행하고, K-map을 응용하여 논리함수를 효율적으로 단순화시키는 방법을 배웁니다. 또한 don't care 조건을 다루고, 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 동작을 이해함으로써 논리회로 조작능력을 기릅니다. 2. 논리회로 설계 및 검증 실험을 통해 다양한 논리회로를 설계하고 구현하여 그 동작을 확인합니다. 예를 들어 4개의 버튼을 이용한 논리회로, 반가산기 및 전가산기 회로 등을 ...2024.12.31
-
[A+] 일반 논리게이트 응용 예비보고서2025.05.131. 일반 논리 게이트 실험 목적은 OR Gate, AND Gate, NOT Gate, NAND Gate, NOR Gate, XOR Gate와 같은 논리회로의 기본 게이트들의 기본 논리, 이론, 동작 원리를 공부하고 이해하는 것입니다. 특히 NAND Gate, NOR Gate, XOR Gate에 대해 집중적으로 실험하고 동작 원리를 이해하는 것이 목적입니다. 또한 이러한 논리 게이트들을 이용하여 논리식을 구현하고 진리표를 작성하며 동작을 확인하고 특성을 알아보는 것입니다. 2. 양의 논리와 음의 논리 부울 논리에서 1과 0은 조건을...2025.05.13
-
홍익대 디지털논리실험및설계 1주차 예비보고서 A+2025.05.161. AND 게이트 AND 게이트의 형태(QUAD 2-INPUT AND GATE)와 배치도, 이름(SN54/74S08)이 나와있다. GUARANTEED OPERATING RANGES에는 사용되는 소자들의 최소, 최대 범위와 이의 단위를 나타내며, DC CHARACTERISTICS OVER OPERATING TEMPERATURE RANGE에는 직류(DC)를 연결했을 때의 특징이 나와있다. AC CHARACTERISTICS에는 교류(AC)를 연결했을 때의 특성이 나와있다. 기본 실험(1)은 2개의 값을 입력받아 1개의 값을 출력하는 A...2025.05.16
-
POS형 부울 함수들의 카노프 맵 작성2025.01.171. POS형 부울 함수 POS형 부울 함수는 논리 회로 설계에서 중요한 역할을 하는 함수입니다. 이 함수들의 특성을 이해하고 분석하는 것은 효율적인 회로 설계를 위해 필수적입니다. 카노프 맵은 이러한 함수들의 특성을 시각적으로 표현하는 도구로, 0으로 채워지는 셀들을 확인하면 함수의 간단화 및 최적화에 도움이 될 수 있습니다. 1. POS형 부울 함수 POS형 부울 함수는 논리 회로 설계에서 중요한 역할을 합니다. 이 함수는 AND, OR, NOT 등의 기본 논리 연산을 사용하여 복잡한 논리 회로를 구현할 수 있습니다. POS형 ...2025.01.17
-
[A+보장]한양대에리카A+맞은 레포트,논리설계실험,Breadboard & Basic logic gates2025.01.151. 기본 논리 게이트 실험에서는 NOT 게이트, AND 게이트, OR 게이트, NAND 게이트, NOR 게이트 등의 기본 논리 게이트를 다루었습니다. 각 게이트의 입력과 출력 관계, 진리표, 논리식 등을 확인하고 실험을 통해 게이트의 특성을 이해할 수 있었습니다. 2. 드모르간의 법칙 실험에서는 드모르간의 법칙을 이용하여 NAND 게이트와 NOR 게이트의 특성을 확인하였습니다. 논리 합에 대한 부정을 각 변수의 부정에 대한 논리 곱의 형태로 변환하는 제1법칙과 논리 곱에 대한 부정을 각 변수의 부정에 대한 논리 합의 형태로 변환하...2025.01.15
-
광운대학교 전기공학실험 실험3. 부울대수와 논리조합 예비레포트2024.12.311. 부울대수 부울대수는 논리변수의 입력과 논리변수 출력간의 함수관계를 수식의 형태로 표현하는 수학체계입니다. 부울대수 체계 안에서 모든 논리변수는 0, 1의 두 상태 중 하나를 갖습니다. 부울대수의 기본 연산에는 OR, AND, NOT 연산이 있으며, 이에 따른 교환법칙, 결합법칙, 분배법칙, 흡수법칙 등의 정리가 성립합니다. 드모르강의 정리를 통해 OR과 AND, NOT 게이트 간의 관계를 이해할 수 있습니다. 2. 논리조합 모든 논리적 함수관계는 AND, OR, NOT 세 가지의 기본 동작 조합으로 표현할 수 있습니다. 이를 ...2024.12.31
-
홍익대 디지털논리실험및설계 2주차 예비보고서 A+2025.05.161. NAND 게이트 NAND 게이트는 AND 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (1, 1)을 입력받았을 때에만 1에서 뒤집힌 0이 출력되고 나머지 경우는 모두 1이 출력된다. 2. NOR 게이트 NOR 게이트는 OR 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (0, 0)을 입력받았을 때에만 0에서 뒤집힌 1이 출력되고 나머지 경우는 모두 0이 출력된다. 3. XOR 게이트 XOR 게이트는 AB'+A'B 즉, A,B 둘 중 하나의 입력값만 1일때만 1을 출력한다. 4. ...2025.05.16
-
[A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 9. 4-bit Adder 회로 설계2025.04.291. 조합 논리 회로 조합 논리 회로란, 논리 회로에서 그 출력이 생각하고 있는 시점에서의 회로 입력 값만으로 정해지는 회로를 의미한다. 본 실습 9에서는 이러한 조합 논리 회로의 예로 두 개 이상의 수를 입력하여 이들의 합을 출력으로 나타내는 회로인 가산기 회로를 설계해보았다. 본 실습 9를 통해 조합논리회로의 예시인 전가산기의 동작과 기능에 대해 학습할 수 있다. 2. 전가산기 회로 설계 첫 번째 실험으로, AND/OR gate를 이용하여 전가산기를 설계한 결과, 전가산기 진리표와 동일하게 동작하는 것을 확인할 수 있었다. 두 ...2025.04.29
-
POS형 부울 함수들의 카노프 맵 작성2025.01.121. POS형 부울 함수 제목에 언급된 바와 같이, 이 프레젠테이션은 POS형 부울 함수들에 대한 카노프 맵을 작성하는 것을 다루고 있습니다. POS형 부울 함수는 논리 회로 설계에서 중요한 역할을 하는 함수로, 이를 시각화하는 카노프 맵을 작성하는 방법을 설명하고 있습니다. 2. 카노프 맵 카노프 맵은 부울 함수를 시각화하는 도구로, 입력 변수와 출력 값의 관계를 직관적으로 보여줍니다. 이 프레젠테이션에서는 POS형 부울 함수들의 카노프 맵을 작성하는 방법을 단계별로 설명하고 있습니다. 3. 논리 회로 설계 POS형 부울 함수는 ...2025.01.12