총 106개
-
전기회로1 5장 연산증폭기 회로 분석2025.11.151. 연산증폭기(Op-Amp) 기본 특성 연산증폭기는 높은 입력 임피던스(105~10MΩ), 낮은 출력 임피던스(10~100Ω)를 가지는 소자입니다. 이상적인 연산증폭기는 무한한 이득과 대역폭을 가지며, 입력 임피던스는 무한대, 출력 임피던스는 0에 가깝습니다. 연산증폭기의 출력 전압은 입력 전압의 차이에 비례하며, 피드백 저항을 통해 이득을 제어할 수 있습니다. 2. 반전 증폭기(Inverting Amplifier) 반전 증폭기는 입력 신호를 반전시키고 증폭하는 회로입니다. 출력 전압은 V0 = -(Rf/Ri)×Vi로 표현되며, ...2025.11.15
-
피드백 증폭기 (Feedback Amplifier) 실험 결과보고서2025.05.141. 피드백 증폭기 이번 실험에서는 Op-Amp를 사용하여 양성피드백 회로를 설계하고, Series-Shunt 구조와 Series-Series 구조의 피드백 증폭기를 구현하였습니다. 실험을 통해 양성피드백에 대한 개념을 이해하고, 증폭기의 gain과 이에 영향을 주는 요인들을 확인하였습니다. Series-Shunt 피드백 증폭기의 경우, 입력전압의 두 배가 출력되는 것을 확인하였고, 부하저항의 크기와는 무관하게 gain이 일정함을 관찰하였습니다. 또한 전원전압이 출력전압보다 큰 경우에는 saturation에 의한 제한이 없어 동일한...2025.05.14
-
가산기, 감산기 예비보고서2025.04.271. OP-AMP 증폭실험 이 실험의 목적은 OP-AMP 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해하는 것입니다. 이를 바탕으로 실험 회로를 구성하고 실험 결과를 통해 이론에서 해석했던 내용을 확인하는 것입니다. 2. 연산 증폭기의 기초 이론 연산 증폭기는 고 이득 전압증폭기이며, 두 개의 입력단자와 한 개의 출력단자를 갖습니다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 구성되어 있습니다. 연산증폭기를 사용하여 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산증폭기'라고 부릅니다....2025.04.27
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 10. Oscillator 설계2025.04.291. Oscillator 설계 이 보고서는 OP-amp를 이용한 Oscillator(신호 발생기)의 설계 및 측정을 다루고 있습니다. 주요 내용은 positive feedback의 개념 이해, 피드백 회로의 parameter 변화에 따른 신호 파형 학습입니다. 설계 과정에서 OrCAD PSPICE를 사용하여 회로도를 작성하고 시뮬레이션을 수행하였으며, 이론값과 시뮬레이션 결과를 비교 분석하였습니다. 또한 feedback factor(β)와 feedback 저항(R)의 영향을 분석하였습니다. 1. Oscillator 설계 Oscill...2025.04.29
-
A+ 전자회로설계실습_Push-Pull Amplifier 설계2025.01.211. Push-Pull Amplifier 설계 이 프레젠테이션은 Push-Pull 증폭기의 설계 실습에 대해 설명합니다. 주요 내용은 다음과 같습니다. 1) Classic Push-Pull Amplifier 특성 분석: 부하 저항 100Ω, 전원 전압 12V 조건에서 Dead zone과 Crossover distortion 현상을 확인하고 그 원인을 설명합니다. 2) Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성: Feedback 회로를 통해 Dead zone이 제거되고 Crossover ...2025.01.21
-
중앙대 전자회로설계실습 결과보고서102025.01.121. Oscillator 회로 설계 및 측정 전자회로설계실습 결과보고서에서는 Op-Amp를 이용한 Oscillator 회로를 설계하고 측정하여 positive feedback의 개념을 파악하고 피드백 회로의 parameter 변화에 따른 신호 파형을 학습하는 실습을 진행하였습니다. 대부분의 실험에서 오차는 10% 내외로 발생하였으므로 비교적 정확한 실험을 진행한 것으로 볼 수 있습니다. 오차의 원인으로는 가변저항 R의 값을 조정하는 과정에서 손으로 직접 맞춰야했기 때문에 오차가 발생했을 것이고 측정기기 내의 내부 저항들로 인해 작은...2025.01.12
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
중앙대 전자회로 설계 실습 예비보고서 112025.01.111. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하여 DC Sweep 분석을 통해 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절대 값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 발생하는 것을 확인하였다. 이는 Push-pull 증폭기의 NPN BJT와 PNP BJT가 모두 cut-off모드로 동작하기 때문이다. 2. Feedback loop와 Op-amp를 이용한 Push-Pull Am...2025.01.11
-
[A+, 에리카] 회로이론응용및실험레포트 10. OP Amp의 기초 회로2025.05.151. OP Amp OP Amp는 연산증폭기로서 여러 개의 트랜지스터로 구성된 차동 선형 증폭기이다. 실제 OP Amp의 이득은 상당히 크지만 그 값은 유한하며 인가한 전압보다 더 큰 출력 전압은 나올 수 없다. 또한 실제 OP Amp에서의 전압 이득은 단순한 상수가 아니고 주파수와 상관 관계를 가진다. 2. Inverting Amplifier op amp의 + 단자는 접지되어 있다. Op amp에서 + 단자와 – 단자 는 같은 전압을 유지하기 때문에 + 단자와 – 단자는 그라운드 전압 0V를 유지하고 있다. op amp로 흘러 들어...2025.05.15
-
중앙대학교 전자회로설계실습 결과보고서 9 - 피드백 증폭기 (Feedback Amplifier)2025.01.241. Series-Shunt 피드백 증폭기 실험에서 Series-Shunt 피드백 증폭기 회로를 구현하고 입력전압의 변화에 따른 출력전압의 변화를 측정하였다. 입력전압이 증가함에 따라 출력전압이 약 2의 기울기로 증가하는 것을 확인하였으며, 입력저항, 부하저항, 전원 전압의 변화에도 이득이 약 2V/V로 일정함을 확인하였다. 이를 통해 설계한 Series-Shunt 피드백 증폭기 회로의 입출력 관계식이 Av = Rf/Ri와 같음을 확인하였다. 2. Series-Series 피드백 증폭기 실험에서 Series-Series 피드백 증폭...2025.01.24
