총 87개
-
[중앙대전전][전기회로설계실습][결과보고서]-11.공진회로와 대역여파기 설계2025.05.151. 직렬 공진회로와 병렬 LC+직렬 R 공진회로 설계 전기회로설계실습(11번 실습- 결과보고서)에서는 직렬 공진회로와 병렬 LC+직렬 R로 이루어진 공진회로를 설계하고 Q를 1과 10으로 설정하였다. 오실로스코프를 통해 주파수의 변화에 따른 출력파형을 확인하여 공진주파수, 반전력주파수, 대역폭을 측정하였다. 실험값과 이론값을 비교 분석하여 오차율을 계산하였다. 2. RLC 직렬 공진회로 특성 분석 RLC 직렬 공진회로에서는 최대 전압이 나타나는 주파수를 찾았으며, 이 주파수에서 입력과 출력 파형의 위상이 같아지는 것을 확인하였다....2025.05.15
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 13장 연습문제 풀이2025.01.021. 위상 선행-지연회로 위상 선행-지연회로에서 입력전압과 출력전압의 크기의 비는 공진주파수에서 1/√2가 된다. 따라서 출력전압의 실효치는 입력전압의 실효치의 1/√2배가 된다. 위상 선행-지연회로의 공진주파수 ω0는 다음과 같이 주어진다: ω0 ≅ 1/√(RC) 2. 빈브리지 발진기 빈브리지 발진기는 비반전 증폭기의 전압분배회로에 저항 R과 병렬로 연결된 2개의 제너다이오드 회로가 추가된 구조이다. 제너다이오드가 도통되면 폐루프 이득이 3이 되어 발진조건을 만족하게 된다. 빈브리지 발진기의 발진주파수는 다음과 같이 계산된다: ω...2025.01.02
-
[중앙대전전][전기회로설계실습][결과보고서]-10.RLC회로의 과도응답 및 정상상태 응답 측정회로 및 방법설계2025.05.151. RLC 회로의 과도응답 및 정상상태 응답 이번 실험은 R,L,C 소자로 구성한 RLC 회로의 과도응답과 정상상태 응답을 확인하는 실험이다. 회로를 소자를 이용해 구성하고 과감쇠, 임계감쇠, 저감쇠들의 특성들과 특성이 나타나는 저항을 가변저항과 오실로스코프를 통해 확인하였다. 저항 값을 DMM으로 측정 후 진동 주파수를 확인할 수 있었다. 일부 값들에서 오차가 발생하였지만 대부분의 실험의 경우 5%이내의 오차율을 보여 만족스러운 실험이였다. 다만 인덕터의 저항 성분을 고려하지 않고 실험을 진행하여 오차가 발생한 점을 보완하면 오...2025.05.15
-
RLC 회로의 과도응답 및 정상상태 응답 실험2025.11.111. RLC 회로의 감쇠 응답 저항, 인덕터, 커패시터로 구성된 RLC 회로에서 입력이 사각파일 때 저항값에 따른 세 가지 감쇠 응답을 관찰했다. 저감쇠(Under-damped) 응답에서는 진동하며 감소하는 파형을 보였고, 임계감쇠(Critically damped)에서는 진동 없이 빠르게 수렴하는 특성을 확인했다. 과감쇠(Over-damped) 응답에서는 천천히 수렴하는 특성을 보였다. 각 응답에서 측정한 감쇠 주파수(wd)의 오차율은 0.436~1.846% 범위로 매우 정확한 실험 결과를 얻었다. 2. 정현파 입력 시 임피던스 및...2025.11.11
-
A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 10. RLC 회로의 과도응답 및 정상상태응답2025.05.151. RLC 회로의 과도응답 및 정상상태 응답 RLC회로의 과도응답 및 정상상태 응답을 측정하였다. 또한 특정 주파수에서의 R,L,C에서의 전압의 크기와 위상을 확인하고 이론과 비교하였다. 그리고 LC회로의 공진을 확인하였다. 전체적으로 L=10mH, C=10.2nF에서 오차 5%이내를 만족하였으나 임계감쇠의 저항값과 정현파에서 인덕터의 크기, 위상 축전기의 위상, LC 회로의 공진주파수에서 5%보다 큰 오차율을 보였다. 저감쇠, 임계감쇠, 과감쇠 상황에서의 실험 결과와 이론값을 비교하였으며, 정현파 입력에서의 R, L, C의 크기...2025.05.15
-
전기회로설계실습 RLC회로 특성 분석2025.11.131. RLC회로의 감쇠 특성 RLC회로에서 저감쇠, 임계감쇠, 과감쇠의 세 가지 감쇠 특성을 실험을 통해 확인하였다. 저감쇠는 R<2√(L/C) 조건에서 진동하면서 감소하는 특성을 보이며, 임계감쇠는 R=2√(L/C)에서 가장 빠르게 감소하고, 과감쇠는 R>2√(L/C)에서 진동 없이 천천히 감소한다. 각 감쇠 특성에서 저항, 인덕터, 커패시터에 걸리는 전압파형의 특징을 측정하고 분석하였다. 2. RLC회로의 주파수 응답 및 위상차 정현파 입력 신호에 대한 RLC회로의 주파수 응답을 분석하였다. 각 소자(저항, 인덕터, 커패시터)에...2025.11.13
-
RLC 회로의 과도응답 및 정상상태응답 실험2025.11.151. RLC 직렬회로의 과도응답 RLC 직렬회로에서 저항, 인덕터, 커패시터의 값에 따라 부족감쇠, 과감쇠, 임계감쇠 응답이 발생한다. 공진주파수 ω₀ = 1/√(LC), 감쇠상수 α = R/2L, 진동주파수 ωd = √(ω₀² - α²)의 공식을 사용하여 회로의 특성을 분석한다. R=500Ω, L=10mH, C=0.01㎌인 경우 부족감쇠 응답이 발생하며, R=4kΩ인 경우 과감쇠 응답이 발생한다. 2. 임계감쇠 조건 및 측정 임계감쇠는 α = ω₀인 상황으로, R/2L = 1/√(LC)일 때 발생한다. L=10mH, C=0.01㎌...2025.11.15
-
RLC 회로의 과도응답 및 정상상태응답 분석2025.11.151. RLC 회로의 감쇠 특성 RLC 회로에서 저항, 인덕턴스, 커패시턴스의 값의 관계에 따라 저감쇠, 임계감쇠, 과감쇠의 세 가지 감쇠 특성이 나타난다. 가변저항을 조절하여 각 감쇠 상황을 구현하고 각 소자에 걸리는 전압 파형을 분석한다. 저감쇠 실험에서 진동주파수 오차는 3.89%로 비교적 정확한 결과를 얻었으며, 임계감쇠 측정에서는 이론값 1831.2Ω 대비 실험값 1223Ω으로 33.212% 오차가 발생했다. 과감쇠 조건 α > ω₀를 만족하는 2.834kΩ의 저항값에서 과감쇠 현상을 확인했다. 2. 정현파 입력에 대한 임피...2025.11.15
-
RLC 공진 회로의 주파수 응답 특성 실험2025.11.141. 직렬 RLC 공진 회로 R, L, C가 직렬로 연결된 회로에 교류전원을 인가한 경우의 특성을 분석합니다. 복소수 임피던스 방법을 사용하여 전류를 구하며, 공진주파수 f₀ = 1/(2π√LC)에서 capacitive reactance와 inductive reactance가 상쇄되어 임피던스가 최소가 되고 전류가 최대가 됩니다. 공진주파수에서 위상각은 0이 되어 입력전압과 전류의 위상이 일치합니다. Q-factor Q = ω₀L/R는 공진곡선의 폭을 결정하며, Q값이 클수록 선별 기능이 우수합니다. 2. 병렬 RLC 공진 회로 L...2025.11.14
-
디지털공학개론(1. 카운터의 응용으로 디지털 시계의 회로도를 완성해 가는 과정 설명/ 2.4가지 기본형 레지스터의 분류에 속하는 IC들 정리)2025.04.271. 디지털 시계의 회로도 구성 디지털 시계의 회로도는 발진회로, 분주회로, 카운터 회로, 디코더 및 드라이브 회로로 구성된다. 발진회로는 안정적인 클록 신호를 제공하며, 분주회로는 1Hz 구형파를 생성한다. 카운터 회로는 분, 초, 시 단위의 시간을 계산하고, 디코더 및 드라이브 회로는 이를 7세그먼트 디스플레이로 출력한다. 2. 발진회로의 구현 방식 디지털 시계의 발진회로는 3가지 방식으로 구현할 수 있다. 1) 가정용 220V 전원의 60Hz 주파수 사용, 2) CR 발진회로 사용, 3) 수정 발진자(Crystal Oscill...2025.04.27
