총 127개
-
5주차 예비 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.011. 조합논리회로 조합 논리회로는 입력의 변화가 바로 출력에 반영되며, 특정 시점의 출력이 그 시점의 입력에 의해서만 결정됩니다. 반면 순차 논리회로는 상태 값을 저장해두고 그 상태 값이 다시 입력으로 들어가서 다음 상태 값과 출력을 결정하는 회로입니다. 2. 곱의 합 회로(Sum of Product) 곱의 합 회로는 AND-OR 게이트로 구현되며, 최소항이 1인 칸들을 인접한 항에 대하여 2의 배수로 묶어서 최소화할 수 있습니다. 3. 합의 곱(Product of Sum) 회로 합의 곱 회로는 OR-AND 게이트로 구현되며, 출력...2025.05.01
-
전기및디지털회로실험 실험6 결과보고서2025.01.121. 논리조합회로 설계 실험을 통해 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 익히고, 불필요하게 복잡한 논리함수를 단순화시키는 카르노맵 활용법과 돈케어 조건 다루는 방법을 실습하였다. 또한 조합논리회로 설계의 예로 덧셈기(가산기)의 회로를 구현하여 반가산기와 전가산기의 기본동작을 이해하고 실제 회로설계에 적용하는 능력을 키웠다. 2. 논리회로 설계 및 구현 실험을 통해 주어진 조건을 만족시키는 부울함수를 구하기 위해 카르노맵과 don't care condition을 사용하여 SOM 형태의 부울대수식을 얻고, 이...2025.01.12
-
부울대수와 논리조합 실험 결과 보고서2024.12.311. 부울대수 부울대수의 기본 공리와 정리를 이해하고 논리회로로 표현하여 간단화하는 방법을 익혔습니다. 드모르강의 정리를 이해하고 부울대수에 활용하는 방법을 숙달했습니다. 2. 논리조합 논리조합의 기초를 익히고 대체기호 및 그 의미를 숙지하여 게이트간의 치환을 가능하게 했습니다. 기본 게이트들 간의 상관관계를 이해하고 숙지했습니다. 3. 논리회로 간단화 부울대수로 나타내고 부울대수조작을 통해 간단화한 후 다시 회로로 나타내어 논리회로를 간단화할 수 있었습니다. 게이트를 간단화하면 이론값에 맞게 동작하는 것을 확인했습니다. 1. 부울...2024.12.31
-
전기및디지털회로실험 실험3 결과보고서2025.01.121. 부울대수 부울대수의 기본 공리와 정리를 이해하고, 부울대수식을 논리회로로 표현하고 간단화하는 방법을 익혔다. 드모르강의 정리를 이해하고 부울대수에 활용하는 방법을 익혔다. 2. 논리조합 논리조합의 기초를 익히고, 논리게이트의 대체기호 및 그 의미를 숙지했다. 서로 다른 게이트간의 치환방법을 익히고 이를 통해 기본 게이트들 간의 상관관계를 숙지했다. 3. 논리회로 단순화 복잡해보이는 논리회로를 부울대수와 논리조합의 간단화를 통해 단순화시킬 수 있음을 알게 되었다. 이를 통해 회로를 파악하기 용이하고, 필요없는 부품과 결선을 줄여...2025.01.12
-
아날로그 및 디지털 회로 설계실습 예비보고서 11주차2025.01.171. 조합논리회로 설계 이 실습에서는 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것을 목적으로 합니다. 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구합니다. 이를 바탕으로 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하며, XOR 게이트를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계합니다. 마지막으로 1-bit 가산기 회로를 이용하여 2-bit 가산기 회로를 구성합니다. 1. 조합논리회로 설계...2025.01.17
-
광운대학교 전기공학실험 실험6. 논리조합회로의 설계 결과레포트 [참고용]2024.12.311. 논리조합회로의 설계 이 실험에서는 논리게이트 조합을 통해 복잡한 논리적 함수관계를 구하는 연습을 진행하고, K-map을 응용하여 논리함수를 효율적으로 단순화시키는 방법을 배웁니다. 또한 don't care 조건을 다루고, 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 동작을 이해함으로써 논리회로 조작능력을 기릅니다. 2. 논리회로 설계 및 검증 실험을 통해 다양한 논리회로를 설계하고 구현하여 그 동작을 확인합니다. 예를 들어 4개의 버튼을 이용한 논리회로, 반가산기 및 전가산기 회로 등을 ...2024.12.31
-
광운대학교 전기공학실험 실험3. 부울대수와 논리조합 예비레포트2024.12.311. 부울대수 부울대수는 논리변수의 입력과 논리변수 출력간의 함수관계를 수식의 형태로 표현하는 수학체계입니다. 부울대수 체계 안에서 모든 논리변수는 0, 1의 두 상태 중 하나를 갖습니다. 부울대수의 기본 연산에는 OR, AND, NOT 연산이 있으며, 이에 따른 교환법칙, 결합법칙, 분배법칙, 흡수법칙 등의 정리가 성립합니다. 드모르강의 정리를 통해 OR과 AND, NOT 게이트 간의 관계를 이해할 수 있습니다. 2. 논리조합 모든 논리적 함수관계는 AND, OR, NOT 세 가지의 기본 동작 조합으로 표현할 수 있습니다. 이를 ...2024.12.31
-
[A+, 에리카] [A+] 2021-1학기 논리설계및실험 Flip-Flops, Latch 실험결과보고서2025.05.011. Flip-Flop Flip-Flop은 클럭(CLK) 입력을 받아 그에 따라 상태를 바꾸는 기억소자입니다. 실험에서는 74LS112를 활용하여 JK Flip-Flop의 동작을 확인하였습니다. JK Flip-Flop은 SR Flip-Flop, D Flip-Flop과 달리 negative edge일 때 출력이 바뀌며, J와 K가 둘 다 1인 경우에는 출력값을 반전시켜줍니다. 2. Latch Latch는 클럭(CLK) 입력을 가지지 않는 기억소자입니다. 실험에서는 SR Latch와 D Latch의 동작을 확인하였습니다. SR Latc...2025.05.01
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계2025.05.101. 조합논리회로 설계 이 실습의 목적은 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것입니다. 실습에서는 전가산기 회로의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구하며, 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계합니다. 또한 XOR 게이트를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하고, 2비트 가산기 회로를 설계합니다. 1. 조합논리회로 설계 조합논리회로 설계는 디지털 시스템 설계의 핵심 요소 ...2025.05.10
-
[A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 9. 4-bit Adder 회로 설계2025.04.291. 조합 논리 회로 조합 논리 회로란, 논리 회로에서 그 출력이 생각하고 있는 시점에서의 회로 입력 값만으로 정해지는 회로를 의미한다. 본 실습 9에서는 이러한 조합 논리 회로의 예로 두 개 이상의 수를 입력하여 이들의 합을 출력으로 나타내는 회로인 가산기 회로를 설계해보았다. 본 실습 9를 통해 조합논리회로의 예시인 전가산기의 동작과 기능에 대해 학습할 수 있다. 2. 전가산기 회로 설계 첫 번째 실험으로, AND/OR gate를 이용하여 전가산기를 설계한 결과, 전가산기 진리표와 동일하게 동작하는 것을 확인할 수 있었다. 두 ...2025.04.29
