
총 512개
-
아날로그 및 디지털 회로 설계 실습 결과보고서12 Stopwatch설계2025.05.151. 아날로그 및 디지털 회로 설계 이 보고서는 아날로그 및 디지털 회로 설계 실습의 일환으로 Stopwatch 설계에 대한 내용을 다루고 있습니다. 기본적인 클럭 생성 회로와 카운터 회로를 테스트하고, 1Hz의 클럭 신호를 생성하여 BCD 카운터와 7-segment 디코더를 통해 숫자를 표시하는 회로를 구현하였습니다. 또한 2자리 숫자 표시와 최대 숫자 제어, 3자리 숫자 표시(시간 표현) 카운터 설계 등의 과정을 거쳐 최종적으로 시간을 표시하는 Stopwatch 회로를 설계하였습니다. 2. BCD 카운터 BCD 카운터(10진 카...2025.05.15
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 예비 보고서2025.01.041. Wien bridge RC 발진기 Wien bridge RC 발진기는 아날로그 및 디지털 회로 설계에서 널리 사용되는 신호 발생기입니다. 이 실습에서는 Wien bridge RC 발진기를 설계하고 제작하여 동작을 확인하였습니다. 발진 주파수 1.63 kHz에서 발진하도록 회로를 설계하였고, 시뮬레이션을 통해 출력 파형과 FFT 분석을 수행하였습니다. 또한 다이오드를 이용하여 출력 신호를 안정화하는 방법을 제시하였습니다. 1. Wien bridge RC 발진기 Wien bridge RC 발진기는 안정적이고 신뢰성 있는 발진기로,...2025.01.04
-
중앙대학교 아날로그및디지털회로설계실습 신호 발생기2025.05.101. Wien bridge 신호발생기 설계 및 제작 이번 실험에서는 일정한 주파수와 위상, 크기를 가진 주기 함수를 발생시키는 신호 발생기를 설계하였다. Op amp에 인가되는 저항의 크기로 원하는 주파수와 gain을 설정하고, 다이오드를 연결하여 왜곡이 덜 발생하는 회로를 구성하였다. 첫 번째 실험으로 다이오드를 추가하지 않은 신호발생기에서는 발진 주파수가 1.667kHz가 나왔고, 두 번째 실험으로는 다이오드를 추가한 안정된 신호발생기는 발진주파수가 1.613 kHz가 나왔다. 첫 번째, 두 번째 실험의 출력파형을 비교해보고, ...2025.05.10
-
중앙대학교 아날로그및디지털회로설계실습 6차 예비보고서2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 전압 제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 두 신호의 위상차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. PLL의 3개 기본 요소는 위상 검출기, 루프 필터, 가변 발진기(전압 제어 발진기)입니다. 위상 검출기는 Reference voltage와 VCO의 출력 전압을 비교하여 위상 차이에 해당하는 파형을 출력하며, 실험에서는 XOR 게이트를 사용하여 구현하였습니다. 루프 필터는 RC를 이용한 1차 LPF로, 위상 검출기 출력의 평균값을 DC 전압으로 ...2025.01.04
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 5. 전압제어 발진기2025.04.291. 슈미츠 회로의 특성 실험에 사용될 IC의 datasheet를 참조하여 중요한 전기적 특성을 확인하였습니다. 슈미츠 회로의 특성을 이해하고 PSPICE를 이용하여 슈미츠 트리거 회로를 설계하였습니다. 이를 통해 출력 파형의 특성을 확인하였습니다. 2. 전압제어 발진기의 설계 전압제어 발진기를 설계하고 출력 파형을 관찰하였습니다. 입력 전압 Vc의 변화에 따른 출력 주파수의 변화를 확인하였고, 이를 그래프로 나타내었습니다. 또한 중심 주파수가 2kHz가 되도록 회로의 C1 값을 설계하였습니다. 3. 슈미츠 회로의 저항비와 Capa...2025.04.29
-
아날로그회로실험및설계 Op-Amp 가감산기 실험 보고서2025.01.241. 연산 증폭기(Op-Amp) 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례한 값에 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-Amp를 가정하면, Vp가 0V이고 Virtual short인 Vn의 전압...2025.01.24
-
아날로그및디지털회로설계실습 (예비)설계실습 5. 전압제어발진기 A+2025.01.291. 슈미츠 회로의 특성 실험에 사용될 IC(UA741)의 데이터시트를 참조하여 중요한 전기적 특성을 확인하였습니다. 주요 특성으로는 공급전압 범위, 입력전압 범위, 입력 오프셋 전압, 이득대역폭 곱, 출력전압 스윙 범위, 입력 저항 등이 있습니다. 이러한 특성을 고려하여 실험 설계를 해야 합니다. 2. 슈미츠 트리거 회로 설계 PSPICE 시뮬레이션을 통해 Vdd=+5V, Vth=2.5V인 슈미츠 트리거 회로를 설계하였습니다. 저항 R1과 R2의 값을 계산하여 회로를 구현하였고, DC sweep 시뮬레이션 결과 Vth가 2.5V인...2025.01.29
-
아날로그회로실험및설계 Op-Amp 미분기 실험 보고서2025.01.241. 연산 증폭기 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이것을 증폭으로 구현하는 소자입니다. 이미터 부분에는 들어오는 전류를 전체적으로 통제하고 이를 관리하기 효율적으로 증폭을 구현하는 것에 정의를 두고 있습니다. 컬렉터 부분은 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 그래서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어서 연산증폭기라고 정의를 내리는 것입니다. 2. 반전 증폭기 반전 증폭기는 출력 전압이 입력에 비례한 값에 부호는 반전되어 나타나는 회로 ...2025.01.24
-
중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL) 결과 보고서2025.05.101. 위상 제어 루프(PLL) 이번 실험은 통신 분야에서 채널 설정에 많이 사용하는 PLL을 설계 및 구성하였다. 위상제어루프를 구성할 때 XOR 게이트를 사용했고 5V의 구형파를 인가하였다. VCO의 캐패시터를 10nF, 100nF, 1uF로 바꿔가며 동작주파수 범위가 어떻게 바뀌는지 확인하였다. 첫 번째 실험, 10nF일 때는 약 14~16kHz까지 입출력의 주파수가 같았다. 두 번째 실험, 100nF은 약 5~10kHz까지 입출력의 주파수가 고정되었다. 세 번째 실험, 1uF은 약 1.3k~2.1kHz 까지의 주파수가 고정되었...2025.05.10
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 초전형(Pyroelectric) 적외선 센서2025.05.101. 초전형(Pyroelectric) 적외선 센서 아날로그 및 디지털 회로 설계 실습 예비보고서에서는 초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로를 설계하는 것이 목적입니다. 실습 준비물로는 적외선 센서 RE200B, Op-Amp UA741CN, LED, 커패시터, 저항, 가변저항 등이 사용되며, 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등의 장비가 필요합니다. 회로 설계 과정에서는 HPF(High-Pass F...2025.05.10