
총 27개
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 11. 카운터 설계2025.04.291. 4진 비동기 카운터 4진 비동기 카운터 회로에 1MHz의 구형파를 인가하면 Q1 신호의 주파수는 0.5MHz, Q2 신호의 주파수는 0.25MHz가 된다. 입력 신호, Q1 신호, Q2 신호의 파형을 확인할 수 있다. 2. 8진 비동기 카운터 4진 비동기 카운터에 JK Flip Flop을 하나 더 연결하면 8진 비동기 카운터를 설계할 수 있다. 버튼 스위치를 CLK 입력에 연결하여 버튼을 누를 때마다 카운트가 증가하도록 하고, Q1, Q2, Q3 출력 신호에 LED를 연결하여 카운터 상태를 표시할 수 있다. 3. 10진 비동기...2025.04.29
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 카운터 설계2025.05.101. 4진 비동기 카운터 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 500kHz, Q2 신호의 주파수는 250kHz이다. 입력 신호, Q1 신호, Q2 신호의 파형을 함께 그렸다. 2. 8진 비동기 카운터 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계하였다. Q1, Q2, Q3 출력 신호에 LED를 연결하여 카운터의 상태에 따라 LED에 불이 들어오도록 연결하였다. 3. 10진 비동기 카운터 16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터를 설계하였다. 버튼 입력에 따라 카운터가 증...2025.05.10
-
카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정 설명2025.01.221. 디지털 카운터 디지털 카운터는 펄스 수를 세거나 타이머 동작, 주파수를 분주하는 회로로 플립플롭을 활용한 기억소자와 조합논리소자로 이루어져 있다. 동기회로 상태의 변화는 클럭 펄스에 동기화해서 나타나지만 비동기 회로 상태 변화는 시스템에 오류가 발생할 때 발생한다. 카운터에는 비동기식 카운터와 동기식 카운터가 있으며, 동기식 카운터는 모든 플립플롭이 같은 시간에 자기 상태를 변화하도록 하지만 비동기식 카운터는 플립플롭의 상태 변화가 동시에 나타나지 않는다. 2. 디지털시계 회로도 구현 디지털시계를 카운터를 응용해 만들기 위해서...2025.01.22
-
디지털공학개론 ) 1. JK 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오. 2. T 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오.2025.04.281. 플립플롭 플립플롭은 클럭 입력을 가지는 2진 기억소자로서 쌍안정 회로라고 불리기도 한다. 즉 이는 클럭 입력이 존재하는 동기식 순서논리회로의 기본적인 소자이다. 이 플립플롭은 '클럭' 입력과 '래치' 소자로서 이루어져 있다. 플립플롭은 비트 기억을 위해 순서논리회로에서 사용되는 요소로서 역할하고 있다. SR 플립플롭, JK플립플롭, T 플립플롭, D 플립플롭 등이 존재하고, 이중 JK플립플롭이 가장 많이 사용된다. 2. JK 플립플롭 JK플립플롭은 SR 플립플롭을 보완한 것으로 SR 플립플롭은 입력이 모두 1인 상태에서 부정을...2025.04.28
-
아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_예비보고서2025.01.211. 래치 래치는 순차식 논리회로의 기본 소자로, 다양한 종류의 래치가 있으며 각각의 기능과 동작 조건이 다르다. RS 래치의 진리표와 상태도를 분석하여 래치의 특성을 이해할 수 있다. 2. 플립플롭 플립플롭은 래치와 함께 순차식 논리회로의 기본 소자이다. 플립플롭의 종류와 동작 원리를 이해하고, 실습을 통해 플립플롭의 특성을 확인할 수 있다. 1. 래치 래치는 디지털 회로에서 중요한 역할을 합니다. 래치는 입력 신호를 저장하고 유지하는 기능을 수행하여 디지털 시스템의 안정성과 신뢰성을 높입니다. 래치는 메모리 소자, 카운터, 레지...2025.01.21
-
디지털공학개론 - 플립플롭, 비동기식 J-K 플립플롭, 멀티바이브레이터2025.04.281. 플립플롭 플립플롭은 클럭 입력을 하는 2진 기억소자로 클럭 입력이 있는 동기식 순서논리회로의 기본 소자이다. RS 플립플롭, D 플립플롭, JK 플립플롭, T 플립플롭 등 다양한 종류의 플립플롭이 있으며, 각각의 회로도, 진리표, 여기표를 작성하였다. 2. 비동기식 J-K 플립플롭 비동기식 J-K 플립플롭은 Preset과 Clear 입력이 존재하여 플립플롭을 원하는 상태로 초기화할 수 있다. 비동기식 플립플롭은 입력의 변화에 맞추어 출력을 변화시키는 특성을 가진다. 3. 멀티바이브레이터 멀티바이브레이터는 타이머, 플립플롭, 발...2025.04.28
-
변경 단계 체크리스트 및 영양교육 프로그램 개요2025.05.141. 변경 단계 체크리스트 변경 단계 체크리스트는 개인의 식습관 문제 인식 여부와 식습관 변화 노력 여부를 확인하는 것입니다. 1) 여러분의 식습관이 문제가 있다고 생각하나요? 2) 당신은 본인의 식습관을 바꾸려고 노력하고 있나요? 이 두 질문에 대한 답변에 따라 유지보수 단계, 동기 단계, 수정 단계로 구분됩니다. 2. 동기부여 단계 영양교육 프로그램 개요 동기부여 단계 영양교육 프로그램의 목표는 현재의 식이 행동에 대한 의심을 제기하고 자신감을 형성하며 변화에 대한 동기부여를 높이는 것입니다. 주요 내용으로는 프로그램 소개, 영...2025.05.14
-
디지털 회로 실험 및 설계 - 74LS192를 이용한 Up-Down Counter 실험 22025.05.161. 74LS47 74LS47은 이진 부호화된 4비트 BCD(Binary-Coded Decimal) 입력을 받아서 해당하는 7-세그먼트 LED 디스플레이를 제어하기 위한 7개의 출력을 생성하는 소자입니다. 이 소자를 이용하여 7-세그먼트를 효율적으로 제어할 수 있었습니다. 2. 74LS192 74LS192는 4비트 동기 카운터 칩으로, 디지털 회로에서 주로 사용되며 카운트를 증가 또는 감소시키기 위한 입력 신호를 받는 특징을 가지고 있습니다. 이 소자와 스위치를 이용하여 순차적으로 카운트를 증가 또는 감소시킬 수 있었습니다. 3. ...2025.05.16
-
서강대학교 디지털논리회로실험 6주차 - Flip-flops and registers2025.01.201. Flip-flops 실험을 통해 flip-flop의 종류와 동작 원리를 이해했습니다. SR latch, D latch, JK flip-flop, T flip-flop 등 다양한 flip-flop의 특성을 확인했고, 특히 setup time과 hold time, propagation delay 등의 개념을 배웠습니다. 이를 통해 순차 논리회로 설계 시 고려해야 할 중요한 요소들을 학습했습니다. 2. Registers 여러 개의 flip-flop을 직렬 또는 병렬로 연결하여 register를 구현하는 방법을 배웠습니다. regis...2025.01.20
-
조합 논리 회로와 순차 논리회로의 비교2025.01.031. 조합 논리 회로 조합 논리 회로는 현재의 입력 상태에 따라 출력이 결정되는 회로입니다. 과거의 상태에 영향을 받지 않으며, 데이터 처리 게이트의 조합과 입력 상태에 따라 출력이 결정됩니다. 따라서 조합 논리 회로는 기억 능력을 갖고 있지 않습니다. 2. 순차 논리 회로 순차 논리 회로는 현재의 입력과 과거의 기억 소자에 기억된 입력들의 조합에 따라 출력이 결정되는 회로입니다. 순차 회로에는 논리 게이트 이외에 기억 소자인 플립플롭이 사용됩니다. 순차 회로는 동기식과 비동기식으로 구분되며, 동기식 순차 회로가 더 많이 사용됩니다...2025.01.03