
총 33개
-
홍익대학교 집적회로 최종 프로젝트2025.05.151. 1비트 전가산기 논리회로 분석 및 변환 NAND 게이트, NOR 게이트, 인버터만 사용할 수 있는 Microwind 프로그램의 특성상 회로도를 NAND 게이트, NOR 게이트, 인버터로 구성된 회로도로 변경하였다. Cout을 구성하는 2개의 AND 게이트와 1개의 OR 게이트를 3개의 NAND 게이트로 변경하였고, XOR 게이트를 2개의 NAND 게이트, 1개의 NOR 게이트, 2개의 인버터로 변경하였다. 최종적으로 7개의 NAND 게이트, 4개의 인버터, 2개의 NOR 게이트로 구성된 1비트 전가산기 회로를 설계하였다. 2....2025.05.15
-
[A+] 중앙대학교 아날로그및디지털회로설계실습 결과보고서 7. 논리함수와 게이트2025.04.291. 논리함수와 논리게이트 논리함수란 논리 변수와 논리 출력값이 대응하는 사상 관계의 하나이며, 논리게이트란 불리안(Boolean) 함수를 구현하는 장치를 말한다. 논리게이트는 하나 또는 그 이상의 이진입력에 대해 논리 연산을 수행하고 결과를 단일 이진 출력으로 나타내게 한다. 이처럼 논리함수와 논리게이트는 회로 설계에 사용되는 중요한 개념이다. 2. AND, OR, NOT 게이트를 이용한 NAND, NOR, XOR 게이트 설계 첫 번째로, AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트를 설계해보았다. ...2025.04.29
-
A+ 연세대학교 기초아날로그실험 4주차 예비레포트2025.05.101. PN 접합 반도체는 도체와 부도체 사이에 있는 물질로, 주로 실리콘(Si)이나 저마늄(Ge)으로 이루어져 있다. 순수 반도체에는 자유전자가 없어 전기가 잘 통하지 않는데, 이를 해결하기 위해 13족 또는 15족 원소를 섞어 P형 반도체와 N형 반도체를 만든다. P형 반도체는 양공을, N형 반도체는 자유전자를 주요 캐리어로 사용한다. PN 접합을 하면 전자와 양공이 확산되어 전기장이 형성되며, 이 상태를 평형 상태라고 한다. 순방향 바이어스와 역방향 바이어스에 따라 PN 접합의 전류-전압 특성이 달라진다. 2. 다이오드 다이오드...2025.05.10
-
5주차 결과 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.031. 논리회로 응용 논리회로 응용 및 Karnaugh Map 실험을 통해 논리식의 간략화와 논리회로 구성을 실험하였습니다. 주어진 부울 대수식을 이용하여 논리회로를 설계하고, 카르노 맵을 활용하여 간략화하는 과정을 수행하였습니다. 실험 결과를 통해 간략화된 회로와 원래 회로의 출력이 동일함을 확인하였습니다. 2. Karnaugh Map Karnaugh Map을 활용하여 주어진 부울 대수식을 간략화하는 과정을 수행하였습니다. Karnaugh Map을 통해 얻은 간략화된 식과 부울 대수식을 이용한 간략화 결과가 동일함을 확인하였습니다....2025.05.03
-
555timer 결과 보고서2025.01.061. 555 타이머 회로 555 타이머는 다양한 작동 모드를 가지고 있습니다. 안정적(자유 실행) 모드, 모노스터블(원샷) 모드, 쌍안정(플립플롭) 모드, Schmitt 트리거(인버터) 모드 등이 있습니다. 이 실험에서는 모노스터블 회로와 Not 게이트 회로를 구현하여 각 모드의 동작을 확인하였습니다. 모노스터블 회로에서는 저항과 캐패시터 값을 조절하여 원하는 시간 지연을 만들 수 있었고, Not 게이트 회로에서는 입력 전압의 변화 방향에 따라 출력 전압이 달리 동작하는 Schmitt 트리거 특성을 관찰할 수 있었습니다. 1. 55...2025.01.06
-
[예비보고서] 9.4-bit Adder 회로 설계2025.04.251. 전가산기 설계 전가산기에 대한 진리표를 작성하고, Karnaugh map을 이용하여 간소화된 SOP 또는 POS 형태의 불리언식을 구했습니다. 이를 바탕으로 AND, OR, NOT 게이트를 이용한 논리 회로를 설계하였고, 더 간소화된 XOR 게이트를 활용한 다단계 조합 논리 회로를 설계하였습니다. 마지막으로 2비트 가산기 회로를 설계하였습니다. 1. 전가산기 설계 전가산기는 디지털 회로 설계에서 매우 중요한 기본 구성 요소입니다. 전가산기는 두 개의 이진수를 입력받아 합과 자리올림수를 출력하는 회로입니다. 이를 통해 더 복잡한...2025.04.25
-
5주차 예비 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.011. 조합논리회로 조합 논리회로는 입력의 변화가 바로 출력에 반영되며, 특정 시점의 출력이 그 시점의 입력에 의해서만 결정됩니다. 반면 순차 논리회로는 상태 값을 저장해두고 그 상태 값이 다시 입력으로 들어가서 다음 상태 값과 출력을 결정하는 회로입니다. 2. 곱의 합 회로(Sum of Product) 곱의 합 회로는 AND-OR 게이트로 구현되며, 최소항이 1인 칸들을 인접한 항에 대하여 2의 배수로 묶어서 최소화할 수 있습니다. 3. 합의 곱(Product of Sum) 회로 합의 곱 회로는 OR-AND 게이트로 구현되며, 출력...2025.05.01
-
저궤도위성통신 기술 현황 조사 - 미군과 스타링크 민군 협업을 중심으로2025.05.111. LEO 위성 통신 시스템 LEO 위성 통신 시스템은 사용자 단말/사용자 장비, 지상국/게이트웨이, 위성으로 구성되며, 위성이 지구 궤도를 돌면서 단말과 게이트웨이를 연결하는 동시 링크를 제공합니다. 사용자는 짧은 시간 동안만 해당 위성의 범위에 있기 때문에 여러 위성과 연결해야 하며, 이에 따라 시스템 사용자는 범위 내에 들어오는 다른 위성에 핸드오프됩니다. 2. 스타링크 서비스 개요 스페이스X의 스타링크는 2015년부터 약 1만2000개의 소형 군집위성을 지구 저궤도에 띄워 전세계를 촘촘히 연결하는 인터넷 서비스입니다. 20...2025.05.11
-
아날로그 및 디지털회로 설계 실습 실습9_4-bit Adder 회로 설계_예비보고서2025.01.211. 조합논리회로 설계 조합논리회로의 한 예로 가산기 회로를 설계하는 방법을 이해한다. 전가산기에 대한 진리표를 작성하고 Karnaugh 맵을 이용하여 간소화된 불리언식을 구한다. 이를 바탕으로 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하고, XOR gate를 이용하여 보다 간소화된 다단계 조합 논리회로를 설계한다. 마지막으로 2Bit 가산기 회로를 설계한다. 2. 전가산기 설계 전가산기에 대한 진리표를 작성하고 Karnaugh 맵을 이용하여 간소화된 불리언식을 구한다. 이를 ...2025.01.21
-
디지털 논리실험 7주차 예비보고서2025.05.061. S-R Latch S-R Latch는 S와 R 입력에 따라 출력 값이 변화한다. S=1, R=0 또는 S=0, R=1이면 출력 값이 변화하고, S와 R이 모두 0이면 출력 값을 유지한다. S와 R이 모두 1일 때는 출력 값이 모두 0이 되어 Invalid 상태가 된다. 2. Pulse Detector와 CLK Pulse Detector는 CLK 신호가 내려가는 타이밍에만 가상의 enable 값이 1이 되어 J와 K 값을 읽는다. 이를 통해 CLK 신호의 순간적인 변화를 감지할 수 있다. 3. J-K Flip-flop J-K F...2025.05.06