
총 29개
-
[A+, 에리카] 2021-1학기 논리설계및실험 Verilog HDL 3 실험결과보고서2025.05.011. Verilog HDL Verilog HDL은 FPGA나 집적회로 등의 전자 회로 및 시스템에 사용되는 하드웨어 기술 언어입니다. IEEE 1364로 표준화되어 있으며 회로 설계, 검증, 구현 등의 용도로 사용할 수 있습니다. Verilog HDL을 사용하면 회로도 작성 대신 언어적인 형태로 전자회로의 기능을 구성할 수 있습니다. 회로를 구성하는 Synthesis 부분과 회로의 동작을 가상으로 시험하는 Test bench로 구성되어 있습니다. 주로 Data Flow level과 Structural level을 이용한 설계를 사용...2025.05.01
-
[A+]floyd 회로이론 예비레포트_15 회로해석(LTspice 시뮬레이션+분석)2025.05.131. 망로전류법 회로 내의 각 망로전류를 KVL을 이용하여 구하는 방법. 각 저항에 걸리는 전압을 단자 전류가 아닌 망로전류로 표시해야 한다. 2. 마디 전압법 회로 내의 각 마디 전압을 KCL을 이용하여 구하는 방법. 각 저항에 흐르는 전류를 단자전압이 아니라 마디 전압으로 표시해야 한다. 3. 브리지 회로 실험에서 사용된 브리지 회로에 대해 망 전류법과 마디 전압법을 적용하여 루프 방정식과 절점 방정식을 세우고 해를 구하는 과정을 설명하고 있다. 4. LTspice 시뮬레이션 실험 회로를 LTspice로 시뮬레이션하여 망 전류법...2025.05.13
-
(컴퓨터의이해) 다음 문제에 대하여 주요 내용을 ①, ②, ③, ④ 번호를 붙여서 4가지 이상 설명하고2025.01.241. 슈퍼컴퓨터 슈퍼컴퓨터는 대용량의 과학 계산을 처리할 수 있는 컴퓨터로 일반적인 개인용 컴퓨터의 대략 5만 배 이상의 처리속도를 가지고 있으며 매우 고가의 장비이다. 슈퍼컴퓨터는 원자력 계산이나 우주 개발, 무기를 비롯한 국방 분야, 과학적인 연구와 일기예보 등에 사용된다. 슈퍼 컴퓨터의 성능은 초당 1000조희 연산을 한다는 '페타플롭스'라는 단위를 사용한다. 미국은 서밋 143.5 페타플롭스의 성능을 가진 슈퍼 컴퓨터를 보유하고 있으며, 최근 중국도 슈퍼 컴퓨터 개발에 노력을 기울이며 '텐허-3'라는 좋은 성능의 슈퍼컴퓨터를...2025.01.24
-
[기초전자실험 with pspice] 10 중첩의 원리 예비보고서 <작성자 학점 A+>2025.04.281. 중첩의 원리 중첩의 원리를 적용하는 방법을 익히고, 중첩의 원리를 실험으로 확인한다. 중첩의 원리는 '전원이 2개 이상인 선형회로에서 어떤 부품의 전압과 전류는 전원을 1 개씩 동작시킬 때 나타나는 전압 및 전류의 합이다'로 정의된다. 전원을 1개씩 동작시킨다는 것은 하나의 전원을 동작시킬 때 다른 전원은 제거하는 것이다. 전원이 2개인 회로에 중첩의 원리를 적용하는 방법은 각 전원에 따른 전류와 전압을 구한 후 더하여 실질적인 전류와 전압을 구하는 것이다. 2. 기본 회로 실험 실험 회로를 구성하고 직류전원을 인가한 후 각 ...2025.04.28
-
아날로그회로실험및설계 Op-Amp 단위이득 팔로우와 비교기 실험 보고서2025.01.241. 연산 증폭기 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산증폭기라고 정의됩니다. 2. 반전 증폭기 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 OP amp를 가정하면, 입력 전압에 따른 출력 전압...2025.01.24
-
가산기, 감산기 예비보고서2025.04.271. OP-AMP 증폭실험 이 실험의 목적은 OP-AMP 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해하는 것입니다. 이를 바탕으로 실험 회로를 구성하고 실험 결과를 통해 이론에서 해석했던 내용을 확인하는 것입니다. 2. 연산 증폭기의 기초 이론 연산 증폭기는 고 이득 전압증폭기이며, 두 개의 입력단자와 한 개의 출력단자를 갖습니다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 구성되어 있습니다. 연산증폭기를 사용하여 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산증폭기'라고 부릅니다....2025.04.27
-
디지털 논리실험 7주차 예비보고서2025.05.061. S-R Latch S-R Latch는 S와 R 입력에 따라 출력 값이 변화한다. S=1, R=0 또는 S=0, R=1이면 출력 값이 변화하고, S와 R이 모두 0이면 출력 값을 유지한다. S와 R이 모두 1일 때는 출력 값이 모두 0이 되어 Invalid 상태가 된다. 2. Pulse Detector와 CLK Pulse Detector는 CLK 신호가 내려가는 타이밍에만 가상의 enable 값이 1이 되어 J와 K 값을 읽는다. 이를 통해 CLK 신호의 순간적인 변화를 감지할 수 있다. 3. J-K Flip-flop J-K F...2025.05.06
-
방통대 출석대체시험 컴퓨터 과학개론 요약본2025.01.261. 컴퓨터 과학개론 이 자료는 방송통신대학교 컴퓨터 과학개론 과목의 출석대체시험 요약본입니다. 주요 내용으로는 컴퓨터에서 시간을 나타내는 단위, 회로의 특성, 기억장치의 종류와 특성, 주소지정방식, 추상화와 자료구조, 트리의 차수, 진법 변환, 정렬 알고리즘, 그래프의 개념, 디스크 스케쥴링, 가상기억장치, 연결리스트 노드 삽입, 컴퓨터 시스템의 기억장치 계층구조, CPU 구성요소, 최초의 컴퓨터 EDVAC, 1의 보수와 2의 보수 등이 포함되어 있습니다. 1. 컴퓨터 과학개론 컴퓨터 과학은 현대 사회에서 매우 중요한 역할을 하고...2025.01.26
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
2023년1학년1학기_컴퓨터의이해_과제물2025.01.241. 슈퍼컴퓨터 슈퍼컴퓨터는 대용량의 과학계산을 처리할 수 있는 초고속이며 고성능인 컴퓨터로, 일반 개인용 컴퓨터의 약 5만 배 이상의 처리 속도를 보유하고 있으며 매우 고가이다. 과학기술분야, 기상예측, 금융분석, 의료연구, 우주개발, 원자력 계산, 국방과 무기 분야 등 매우 복잡한 문제를 해결하기 위해 사용되며 또한 매우 방대한 양의 데이터를 다루어야 하는 문제를 해결하는 데에도 사용된다. 2. 메타버스의 사례 - 디지털 휴먼 메타버스의 발전으로 현재 국내에서 가장 활발하게 이용되고 있는 사례 중 한 가지인 '디지털 휴먼' 즉 ...2025.01.24